SU920710A1 - Сумматор последовательного действи - Google Patents

Сумматор последовательного действи Download PDF

Info

Publication number
SU920710A1
SU920710A1 SU802961845A SU2961845A SU920710A1 SU 920710 A1 SU920710 A1 SU 920710A1 SU 802961845 A SU802961845 A SU 802961845A SU 2961845 A SU2961845 A SU 2961845A SU 920710 A1 SU920710 A1 SU 920710A1
Authority
SU
USSR - Soviet Union
Prior art keywords
adder
output
input
trigger
sum
Prior art date
Application number
SU802961845A
Other languages
English (en)
Inventor
Алексей Михайлович Романкевич
Виктор Антонович Остафин
Михаил Георгиевич Лукашевич
Original Assignee
Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции filed Critical Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции
Priority to SU802961845A priority Critical patent/SU920710A1/ru
Application granted granted Critical
Publication of SU920710A1 publication Critical patent/SU920710A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

(54) СУММАТОР ПОСЛЕДОВАТЕЛЬНОГО ДЕЙСТВИЯ
1
Изобретение относитс  к вычислительной технике и может быть использовано в арифметических устдойстеах ЭВМ и устройствах обработки цифровой информации.
Известен сумматор последовательного действи , состо щий из двух комбинационных полусумматоров, двух элементов задержки и трех элементов И 1 .
Недостатком его  вл етс  большой объем оборудовани .
Известен также сумматор последовательного действи , содержащий два комбинационных полусумматора, элемент задержки, элемент И и элемент ИЛИ 2 .
Недостатками его  вл ютс  большой объем оборудовани  и низкое быстродействие , так как длительность одно- го такта сложени  в нем определ етс  временем прохождени  сигнала через четыре уровн  логических схем и линию задержки.
Цель изобретени  - изменение :аппаратурных затрат и повышение быстродействи  сумматора.
Указанна  цель достигаетс  тем, что сумматор последовательного действи , содержащий элемент задержки и полусумматор, входы которого соединены со входами сумматора, содержит также элемент ИЛИ-НЕ и сумматор по
10 модулю два, а элемент задержки выполнен в виде D-триггера, причем выход переноса полусумматора подключен к информационному входу О-триггера , вход синхронизации которого

Claims (1)

15 соединен с выходом элемента ИЛИ-НЕ первый вход которого соединен с шиной тактовых сигналов сумматора, а второй вход подключен к выходу суммы полусумматора и соединен е первым вхо20 дом сумматора по модулю два, второй вход которого соединен с выходом D-триггера, а выход - с выходом сум .мато)а. 3 На чертеже приведена функциональ на  схема сумматора последовательно го действи . Сумматор содержит полу сумматор 1,, D-триггер 2, элемент ИЛИ-НЕ 3 и сумматор 4 по модулю два Один из входов элемента 3 соединен с шиной 5 тактовых сигналов. Работает устройство следующим образом. Триггер 2 перед началом работы устанавливаетс  в состо ние О, В каждом такте суммировани  на информационные входы сумматора посту ,пают одноимённые разр ды двоичных кодов слагаемых, С выхода переноса полусумматора 1 на информационный вход триггера 2 поступает сигнал переноса в следующий разр д. Если на вход сумматора поданы одинаковые значени  разр дов слагаемых (ОО или 11), то сигнал на выходе суммы полусумматора 11 разрешит прохождение тактового импульса через элемент ИЛИ-НЕ 3 на тактовый вход три гера 2, который осуществит запись значени  переноса в триггер. Если значени  разр дов слагаемых различ ны триггер 2 сохран ет предыдущее состо ние. На выход сумматора поступает сумма по модулю два, значени  поразр дной суммы и переноса полученного в предыдущем разр де, В последнем (П+1) -ом такте работы сумматора (п - число разр дов кодо слагаемых) на его информационные в ды поступают нулевые коды, а на 4 выход сумматора поступает сигнал, соответствующий состо нию триггера 2, Формула изобретени  Сумматор последовательного действи , содержащий элемент задержки и полусумматор, входы которого соединены с входами сумматора, отличающийс  тем, что, с целью сокращени  аппаратурных затрат и повышени  быстродействи , он содержит элемент ИЛИ-НЕ и сумматор по модулю два, а элемент задержки выполнен в виде D-триггера, причем выход переноса полусумматора подключен к информационному входу |)-триггера, вход синхронизации которого соединен с выходом элемента ИЛИ-НЕ, первый вход которого соединен с шиной тактовых сигналов сумматора, а второй вход подключен к выходу суммы полусумматора и соединен с первым входом сумматора по модулю два, второй вход которого соединен с выходом D Триггера, а выход - с выходом сумматора. Источники информации, прин тые во внимание при экспертизе 1,Шигин А,Г. Цифровые вычислительные машины (элементы и узлы), М,, Энерги , 1971, с. 2U, рис,9-22, 2,Папернов А,А, Логические основы цифровой вычислительной техники, М,, Советское радио, 1972, с, U8, рис,2 (прототип),
SU802961845A 1980-07-18 1980-07-18 Сумматор последовательного действи SU920710A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802961845A SU920710A1 (ru) 1980-07-18 1980-07-18 Сумматор последовательного действи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802961845A SU920710A1 (ru) 1980-07-18 1980-07-18 Сумматор последовательного действи

Publications (1)

Publication Number Publication Date
SU920710A1 true SU920710A1 (ru) 1982-04-15

Family

ID=20910336

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802961845A SU920710A1 (ru) 1980-07-18 1980-07-18 Сумматор последовательного действи

Country Status (1)

Country Link
SU (1) SU920710A1 (ru)

Similar Documents

Publication Publication Date Title
JPS54109354A (en) Digital filter
SU920710A1 (ru) Сумматор последовательного действи
GB1363707A (en) Synchronous buffer unit
RU2149442C1 (ru) Устройство для умножения по модулю семь
RU2754122C1 (ru) Быстродействующий накапливающий сумматор по модулю произвольного натурального числа
SU799148A1 (ru) Счетчик с последовательным переносом
RU2381547C2 (ru) Устройство суммирования двоичных кодов
SU1115045A1 (ru) Преобразователь @ -ичного позиционного кода в двоичный код
SU1264165A1 (ru) Накапливающий сумматор
SU1728858A1 (ru) Устройство дл умножени элементов конечного пол GF(2 @ ) при м @ 3
JPH06314186A (ja) 加算器連鎖及び加算方法
SU1156066A1 (ru) Устройство дл умножени двоичных чисел
SU440795A1 (ru) Реверсивный двоичный счетчик
SU1260933A1 (ru) Генератор последовательности функций Уолша
SU962914A1 (ru) Преобразователь целых комплексных чисел в двоичный код
SU1056180A1 (ru) Устройство дл сравнени параллельных кодов чисел
SU968809A1 (ru) Устройство дл сложени
JP3312391B2 (ja) n並列データのm回連続一致検出回路
SU450160A1 (ru) Устройство дл параллельного счета количества единиц(нулей)в двоичном числе
JP3155026B2 (ja) 累算器
SU1162040A1 (ru) Цифровой накопитель
SU491129A1 (ru) Устройство дл возведени двоичных чисел в третью степень
RU2012148C1 (ru) Приемное устройство последовательностей максимальной длины
JPS57190420A (en) Serial-parallel converting circuit
SU841049A1 (ru) Ячейка пам ти дл регистра сдвига