RU2149442C1 - Устройство для умножения по модулю семь - Google Patents
Устройство для умножения по модулю семь Download PDFInfo
- Publication number
- RU2149442C1 RU2149442C1 RU99105524A RU99105524A RU2149442C1 RU 2149442 C1 RU2149442 C1 RU 2149442C1 RU 99105524 A RU99105524 A RU 99105524A RU 99105524 A RU99105524 A RU 99105524A RU 2149442 C1 RU2149442 C1 RU 2149442C1
- Authority
- RU
- Russia
- Prior art keywords
- input
- elements
- inputs
- output
- modulo
- Prior art date
Links
Images
Landscapes
- Complex Calculations (AREA)
Abstract
Изобретение относится к вычислительной технике и может быть использовано для построения систем передачи и обработки дискретной информации. Технический результат заключается в упрощении устройства умножения по модулю семь. Технический результат достигается за счет сокращения количества входящих в него элементов и уменьшения числа их входов, а также за счет того, что в устройство, содержащее шесть элементов И и три элемента ИЛИ, дополнительно введены восемь сумматоров по модулю два и два элемента запрет. 1 ил., 1 табл.
Description
Изобретение относится к области вычислительной техники и может быть использовано для построения систем передачи и переработки дискретной информации.
Известно матричное устройство умножения по а.с. СССР N 259479 М.кл. G 06 F 7/38, 1969, содержащее матрицу из КхК элементов И, соединенных выходами с входами К элементов ИЛИ, где К - модуль.
Недостатком устройства является его сложность. В случае К=7 оно содержит 91 элемент И, ИЛИ, НЕ. Кроме того, на его входы необходимо подавать параллельный унитарный позиционный код, а выходной сигнал вырабатывается в этом же коде. Это требует при работе в натуральном двоичном коде установки на входах устройства двух дешифраторов, а на выходе - шифратора из (К+1)-го элемента ИЛИ. В результате суммарная сложность устройства составит 122 элемента И, ИЛИ, НЕ. Таким образом, недостатком устройства является его сложность.
Известно устройство для умножения по модулю семь по а.с. СССР N 1647561 М. кл. G 06 F 7/49, 1991, содержащее шесть групп элементов И, три элемента ИЛИ, три элемента И и три элемента ИЛИ-НЕ, причем каждая группа элементов И содержит по три элемента, вход первого разряда первого сомножителя устройства соединен с первыми входами первых элементов И каждой группы, вход второго разряда первого сомножителя устройства соединен с первыми входами вторых элементов И каждой группы, вход третьего разряда первого сомножителя устройства соединен с первыми входами третьих элементов И каждой группы, вход первого разряда второго сомножителя устройства соединен с вторыми входами второго и третьего элементов И первой группы, вторыми входами первого элемента И второй группы, первого и третьего элементов И третьей группы, второго элемента И четвертой группы, первого и второго элемента И пятой группы и третьего элемента И шестой группы, вход второго разряда второго сомножителя устройства соединен с вторым входом первого и третьим входом второго элемента И первой группы, вторым входом третьего элемента И второй группы, вторым входом второго и третьим входом третьего элементов И третьей группы, вторым входом первого элемента И четвертой группы, третьим входом первого и вторым входом третьего элементов И пятой группы и вторым входом второго элемента И шестой группы, вход третьего разряда второго сомножителя устройства соединен с третьими входами первого и третьего элементов И первой группы, вторым входом второго элемента И второй группы, третьими входами первого и второго элементов И третьей группы, вторым входом третьего элемента И четвертой группы, третьими входами второго и третьего элементов И пятой группы и вторым входом первого элемента И шестой группы, выходы первого, второго и третьего элементов И второй, четвертой и шестой групп соединены с первым, вторым и третьим входами соответственно первого, второго и третьего элементов ИЛИ, выходы которых соединены с первыми входами первого, второго и третьего элементов И, выходы которых соединены соответственно с выходами первого, второго и третьего разрядов результата устройства, а вторые входы - с выходами первого, второго и третьего элементов ИЛИ-НЕ, первый, второй и третий входы которых соединены с выходами первого, второго и третьего элементов И соответственно первой, третьей и пятой групп.
Недостатком устройства является его сложность, поскольку оно содержит 27 многовходовых элементов И, ИЛИ, ИЛИ-НЕ, а в пересчете на двухвходовые элементы, т. е. с учетом сложности использованных в устройстве логических элементов, его сложность составит 42 элемента.
Наиболее близким по технической сущности и функциональным возможностям к заявляемому является устройство для умножения по модулю семь по а.с. СССР N 1647560 М. кл. G 06 F 7/49, 1991, содержащее шесть групп элементов И, три элемента ИЛИ, три элемента И, три элемента ИЛИ-НЕ, причем каждая группа содержит три элемента И, причем вход первого разряда первого сомножителя устройства соединен с первыми входами первых элементов И первой, второй и третьей групп, вход первого разряда второго сомножителя устройства соединен с первыми входами вторых элементов И первой и второй группы, вторым входом первого элемента И третьей группы, первыми входами первых элементов И четвертой, пятой и шестой групп, вход второго разряда первого сомножителя устройства соединен с первыми входами третьего элемента И первой группы и второго элементов И третьей группы и вторым входом второго элемента И второй группы, вход второго разряда второго сомножителя устройства соединен с вторым входом третьего элемента И первой группы, вторым входом первого элемента И второй группы, первым входом третьего элемента И третьей группы и первыми входами вторых элементов И четвертой, пятой и шестой групп, вход третьего разряда первого сомножителя устройства соединен с вторым входом второго элемента И первой группы, первым входом третьего элемента И второй группы, вторым входом третьего элемента И третьей группы, вход третьего разряда второго сомножителя устройства соединен с вторым входом первого элемента И первой группы, вторым входом третьего элемента И второй группы, вторым входом второго элемента И второй группы, вторым входом третьего элемента И третьей группы и первыми входами третьих элементов И четвертой, пятой и шестой групп, выходы первого, третьего и второго элементов И первой группы соединены с первым, вторым и третьим входами первого элемента ИЛИ и вторыми входами соответственно второго, первого и третьего элементов И шестой группы, выходы которых соединены с первым, вторым и третьим входами первого элемента ИЛИ-НЕ, выход которого соединен с первым входом первого элемента И, выход которого соединен с выходом первого разряда результата устройства, а второй вход - с выходом второго элемента ИЛИ, первый, второй и третий входы которого соединены соответственно с выходами второго, третьего и первого элементов И третьей группы и вторыми входами второго, первого и третьего элемента И пятой группы, выходы которых соединены соответственно с первым, вторым и третьим входами второго элемента ИЛИ-НЕ, выход которого соединен с первым входом второго элемента И, выход которого соединен с выходом второго разряда результата устройства, а второй вход - с выходом третьего элемента ИЛИ, первый, второй и третий входы которого соединены соответственно с выходами третьего, первого и второго элементов И второй группы и вторыми входами второго, первого и третьего элементов И четвертой группы, выходы которых соединены соответственно с первым, вторым и третьим входами третьего элемента ИЛИ-НЕ, выход которого соединен с первым входом третьего элемента И, выход которого соединен с выходом третьего разряда результата устройства, а второй вход - с выходом первого элемента ИЛИ.
Недостатком устройства является его сложность, поскольку оно содержит 27 элементов И, ИЛИ, ИЛИ-НЕ, а в пересчете на двухвходовые элементы, т.е. с учетом сложности использованных логических элементов, его сложность составит 33 элемента. Последний из показателей более точно характеризует сложность известного устройства, поскольку учитывает не только количество использованных в нем логических элементов, но и число их входов, т.е. сложность самих логических элементов.
В соответствии с этим задачей заявляемого изобретения является упрощение устройства умножения по модулю семь за счет сокращения количества входящих в него элементов и уменьшения числа их входов.
Указанная задача решается за счет того, что в устройстве для умножения по модулю семь, содержащее шесть элементов И и три элемента ИЛИ, причем входы первого элемента ИЛИ соединены с выходами второго и третьего элементов И, введены восемь сумматоров по модулю два и два элемента запрет, причем вход первого разряда первого сомножителя соединен с первым входом второго сумматора по модулю два, выход которого соединен с первыми входами третьего и четвертого элементов И, вход второго разряда первого сомножителя соединен с первым входом первого сумматора по модулю два, выход которого соединен с первыми входами первого и второго элементов И, вход первого разряда второго сомножителя соединен с первым входом третьего сумматора по модулю два, выход которого соединен с вторыми входами второго и четвертого элементов И, вход второго разряда второго сомножителя соединен с первым входом четвертого сумматора по модулю два, выхода которого соединен с первыми входами первого и третьего элементов И, вторые входы первого и второго сумматоров по модулю два соединены с первым входом пятого элемента И и входом третьего разряда первого сомножителя, вторые входы третьего и четвертого сумматоров по модулю два соединены с вторым входом шестого элемента И и входом третьего разряда второго сомножителя, первый элемент запрет соединен прямым входом с выходом первого элемента И, инверсным входом - с выходом четвертого элемента И, а выходом - с первым входом шестого сумматора по модулю два, первый элемент ИЛИ соединен выходом с первым входом седьмого сумматора по модулю два, второй элемент запрет соединен прямым входом с выходом четвертого элемента И, инверсным входом - с выходом первого элемента И, а выходом - с первым входом восьмого сумматора по модулю два, вторые входы шестого, седьмого и восьмого сумматоров по модулю два соединены с выходом пятого сумматора по модулю два, а выходы - с выходами третьего, второго и первого разрядов результата соответственно, входы пятого сумматора по модулю два соединены с выходами пятого и шестого элементов И, второй вход пятого элемента И соединен с выходом третьего элемента ИЛИ, соединенного входами с входами разрядов второго сомножителя, второй вход шестого элемента И соединен с выходом второго элемента ИЛИ, соединенного входами с входами разрядов первого сомножителя.
Введение восьми сумматоров по модулю два и двух элементов запрет, а также новых связей между элементами обеспечивает получение устройства умножения по модулю семь, имеющего сложность в пересчете на двухвходовые элементы, равную 21, что в 2 раза меньше, чем у известного устройства по а.с. СССР N 1647560, выбранного в качестве прототипа, тем самым получен технический результат, а именно сокращено количество логических элементов в устройстве и уменьшено число их входов, что делает устройство более простым. Кроме того, предложенное устройство за счет меньшего объема оборудования имеет большую надежность.
Сущность заявленного технического решения поясняется чертежом, на котором изображена схема устройства умножения по модулю семь.
Устройство умножения по модулю семь содержит сумматоры по модулю два 1-8, элементы И 9-12, элемент ИЛИ 13, элементы запрет 14 и 15, элементы И 16 и 17, элементы ИЛИ 18 и 19.
Вход первого разряда 20 первого сомножителя соединен с первым входом сумматора 2 по модулю два, выход которого соединен с первыми входами элементов И 11 и 12, вход 21 второго разряда первого сомножителя соединен с первым входом сумматора 1 по модулю два, выход которого соединен с первыми входами элементов И 9 и 10, вторые входы сумматоров 1 и 2 по модулю два соединены с первым входом элемента И 16 и входом 22 третьего разряда первого сомножителя, вход 23 первого разряда второго сомножителя соединен с первым входом сумматора 3 по модулю два, выход которого соединен со вторыми входами элементов И 10 и 12, вход 24 второго разряда второго сомножителя соединен с первым входом сумматора 4 по модулю два, выход которого соединен с первыми входами элементов И 9 и 11, вторые входы сумматоров 3 и 4 по модулю два соединены с первым входом элемента И 17 и входом 25 третьего разряда второго сомножителя, элемент запрет 14 соединен прямым входом с выходом элемента И 9, инверсным входом - с выходом элемента И 12, а выходом - с первым входом сумматора 6 по модулю два, элемент ИЛИ 13 соединен входами с выходами элементов И 10 и 11, а выходом - с первым входом сумматора 7 по модулю два, элемент запрет 15 соединен прямым входом с выходом элемента И 12, инверсным входом - с выходом элемента И 9, а выходом - с первым входом сумматора 8 по модулю два, вторые входы сумматоров 6, 7 и 8 по модулю два соединены с выходом сумматора 5 по модулю два, а выходы - с выходами третьего 26, второго 27 и первого 28 разрядов результата соответственно, сумматор по модулю два 5 соединен входами с выходами элементов И 16 и 17, вторые входы которых соединены с выходами элементов ИЛИ 19 и 18 соответственно, входы элемента ИЛИ 18 соединены с входами 20, 21, 22 разрядов первого сомножителя, а входы элемента ИЛИ 19 - с входами 23, 24, 25 разрядов второго сомножителя.
Функционирование устройства умножения описывается таблицей, в которой приведены выходные сигналы элементов схемы для всех разрешенных комбинаций значений сомножителей, а также для входных комбинаций, соответствующих значениям сомножителей, равном 7.
Из таблицы видно, что при подаче на входы устройства любых комбинаций сомножителей, устройство формирует на выходах двоичный код числа (X+Y)mod7. Причем устройство дает правильный результат даже в том случае, когда сомножители принимают запрещенные значения 111. Если один из сомножителей принимает значение 111, а второй 011, 010 или 001, то устройство умножения формирует на выходах код 111, что по модулю 7 равно 0.
Таким образом, предложенное устройство для умножения по модулю семь обеспечивает уменьшение сложности в 2 раза, т.е. достигается технический результат, заключающийся в сокращении количества элементов в предложенном устройстве и уменьшении числа их входов.
Claims (1)
- Устройство для умножения по модулю семь, содержащее шесть элементов И и три элемента ИЛИ, причем входы первого элемента ИЛИ соединены с выходами второго и третьего элементов И, отличающееся тем, что в него введены восемь сумматоров по модулю два и два элемента запрет, причем вход первого разряда первого сомножителя соединен с первым входом второго сумматора по модулю два, выход которого соединен с первыми входами третьего и четвертого элементов И, вход второго разряда первого сомножителя соединен с первым входом первого сумматора по модулю два, выход которого соединен с первыми входами первого и второго элементов И, вход первого разряда второго сомножителя соединен с первым входом третьего сумматора по модулю два, выход которого соединен с вторыми входами второго и четвертого элементов И, вход второго разряда второго сомножителя соединен с первым входом четвертого сумматора по модулю два, выход которого соединен с первыми входами первого и третьего элементов И, вторые входы первого и второго сумматоров по модулю два соединены с первым входом пятого элемента И и входом третьего разряда первого сомножителя, вторые входы третьего и четвертого сумматоров по модулю два соединены с вторым входом шестого элемента И и входом третьего разряда второго сомножителя, первый элемент запрет соединен прямым входом с выходом первого элемента И, инверсным входом - с выходом четвертого элемента И, а выходом - с первым входом шестого сумматора по модулю два, первый элемент ИЛИ соединен выходом с первым входом седьмого сумматора по модулю два, второй элемент запрет соединен прямым входом с выходом четвертого элемента И, инверсным входом - с выходом первого элемента И, а выходом - с первым входом восьмого сумматора по модулю два, вторые входы шестого, седьмого и восьмого сумматоров по модулю два соединены с выходом пятого сумматора по модулю два, а выходы - с выходами третьего, второго и первого разрядов результата соответственно, входы пятого сумматора по модулю два соединены с выходами пятого и шестого элементов И, второй вход пятого элемента И соединен с выходом третьего элемента ИЛИ, соединенного входами с входами разрядов второго сомножителя, второй вход шестого элемента И соединен с выходом второго элемента ИЛИ, соединенного входами с входами разрядов первого сомножителя.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU99105524A RU2149442C1 (ru) | 1999-03-16 | 1999-03-16 | Устройство для умножения по модулю семь |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU99105524A RU2149442C1 (ru) | 1999-03-16 | 1999-03-16 | Устройство для умножения по модулю семь |
Publications (1)
Publication Number | Publication Date |
---|---|
RU2149442C1 true RU2149442C1 (ru) | 2000-05-20 |
Family
ID=20217332
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU99105524A RU2149442C1 (ru) | 1999-03-16 | 1999-03-16 | Устройство для умножения по модулю семь |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2149442C1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2764707C1 (ru) * | 2021-04-02 | 2022-01-19 | федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" | Арифметическое устройство по модулю семь |
-
1999
- 1999-03-16 RU RU99105524A patent/RU2149442C1/ru active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2764707C1 (ru) * | 2021-04-02 | 2022-01-19 | федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" | Арифметическое устройство по модулю семь |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7437401B2 (en) | Multiplier-accumulator block mode splitting | |
US5448185A (en) | Programmable dedicated FPGA functional blocks for multiple wide-input functions | |
US4187549A (en) | Double precision residue combiners/coders | |
RU2149442C1 (ru) | Устройство для умножения по модулю семь | |
EP0331717B1 (en) | Fast multiplier circuit | |
RU2143722C1 (ru) | Устройство для умножения по модулю семь | |
RU2181904C1 (ru) | Устройство для умножения по модулю пять | |
SU1667059A2 (ru) | Устройство дл умножени двух чисел | |
RU2018927C1 (ru) | Сумматор по модулю три | |
RU2822292C1 (ru) | Сумматор групповой структуры по произвольному модулю с последовательным переносом | |
RU2251144C1 (ru) | Устройство для умножения чисел в коде "1 из 4" | |
RU2790638C1 (ru) | Многоразрядный сумматор по модулю | |
RU2823911C1 (ru) | Конвейерный накапливающий сумматор по произвольным модулям | |
RU2131618C1 (ru) | Устройство для сложения n чисел по модулю | |
SU920710A1 (ru) | Сумматор последовательного действи | |
KR970005175A (ko) | 파이프라인 구조에 근거한 곱셈/나눗셈 공유 처리기 구조 | |
RU2381547C2 (ru) | Устройство суммирования двоичных кодов | |
RU2054709C1 (ru) | Устройство для умножения чисел в позиционном коде | |
EP1566730B1 (en) | Multiplier-accumulator block mode splitting | |
SU1728858A1 (ru) | Устройство дл умножени элементов конечного пол GF(2 @ ) при м @ 3 | |
RU2018931C1 (ru) | Сумматор по модулю пять | |
SU1441395A1 (ru) | Сумматор-умножитель по модулю три | |
RU2012038C1 (ru) | Сумматор по модулю пять | |
SU763897A1 (ru) | Устройство дл умножени | |
RU2129730C1 (ru) | Сумматор кодов "1 из n" |