SU911500A2 - Устройство дл ввода информации - Google Patents

Устройство дл ввода информации Download PDF

Info

Publication number
SU911500A2
SU911500A2 SU792829765A SU2829765A SU911500A2 SU 911500 A2 SU911500 A2 SU 911500A2 SU 792829765 A SU792829765 A SU 792829765A SU 2829765 A SU2829765 A SU 2829765A SU 911500 A2 SU911500 A2 SU 911500A2
Authority
SU
USSR - Soviet Union
Prior art keywords
information
output
input
elements
counter
Prior art date
Application number
SU792829765A
Other languages
English (en)
Inventor
Кирилл Донатович Гузеев
Виктор Иванович Дегтярев
Александр Михайлович Поликанов
Original Assignee
Предприятие П/Я Р-6324
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6324 filed Critical Предприятие П/Я Р-6324
Priority to SU792829765A priority Critical patent/SU911500A2/ru
Application granted granted Critical
Publication of SU911500A2 publication Critical patent/SU911500A2/ru

Links

Description

(5) УСТРОЙСТВО дл  ВВОДА ИНФОРМАЦИИ
Изобретение относитс  к вычислительной технике и может быть использовано длл обработки цифровой информации , записанной на магнитной ленте или другом носителе информации. По основному авт. св. № 783783 известно устройство дл  ввода информации , содержащее блок пуска и останова , счетчики, триггеры, источник сообщени , входной регистр, регистр, буферные блоки пам ти, блок управлени  записью, дешифратор, первые группы элементов И и элементов ИЛИ, вторую схек«у сравнени ,вычислительны блок -третью схему сравнени ,элемен И,НЕ,ИЛИ,блок управлени  считыванием дешифратор, вторую ичетвертую группы элементов И, третью группу элементов ИЛИ, регистр, сумматор и первую схему сравнени . В данном устройстве информаци , поступающа  от источника сообщени  поочередно записываетс  в буферные блоки пам ти, при этом считывание из буферных блоКОВ начинает производитьс  сразу же по мере заполнени  их l. Недостатком данно| о устройства  вл етс  то, что при увеличении скорости поступлени  информации или при снижении скорости ее обработки возможно поступление информации в заполненные буферные блоки, в результате чего может проиаойти искажение ранее записанной информации. Цель изобретени  - повышение надежности . Поставленна  цель достигаетс  тем, что устройство ввода информации введены третий и четвертый элемент И и третий триггер, причем первый вход третьего элемента И соединен с выходом элемента НЕ, второй вход с выходом второй схемь сравнени , а выход - с первым входом третьего триггера, первый вход четвертого элемента И соединен с выходом третьей схемы сравнени , а второй вход - с выходом первой схемы срав39
нени , а выход - с вторым входом третьего триггера, выход которого соединен со вторым входом блока пуска и останова.
На чертеже представлена структурна  схема предлагаемого устройства. Устройство содержит блок 1 пуска и останова, счетчики 2 и 3, триггеры 4 и 5 источник 6 сообщени , входной регистр 7, регистр 8, буферное зaпoми,aющee устройство 9 и 10,. блок 11 управлени  записью, дешифратор 12, группа элементов И 13, группа элементов ИЛИ Т, группа элементов И 15, группа элементов ИЛИ 16, схема 17 сравнени , блок 18 вычислени , схема 19 сравнени , элемент И 20, элемент НЕ 21, элемент И 22, элемент ИЛИ 23, блок 2 управлени  считыванием, дешифратор 25, группа элементов И 2б и 27, группа элементов ИЛИ 28, регистр 29, сумматор 30, схема 31 сравнени , элемент И 32 и 33, триггер 3 (на чертеже приведено по одному элементу И из каждой группы и по одному элементу ИЛИ из каждой группы).
Устройство работает следующим образом .
Перед началом ввода информации по сигналу из блока 1 пуска и останова , счетчики 2 и 3 и триггеры k и
5устанавливаютс  в исходное состо ние (0). Счетчик 2 используетс  дл  формировани  адреса, по которому производитс  запись информации, а счетчик 3 - дл  формировани  адреса, по которому производитс  считывание.
Объем БЗУ выбираетс  таким, чтобы в него можно полностью записать информацию одИого информационного массива (кадра).
По сигналу, поступающему от блока 1 пуска и останова на источник
6сообщени , производитс  запуск источника (например, при ввода информации на магнитной ленте производитс  пуск лентопрот жного механизма ). Информаци  из источника сообщени  поступает на информационные Входы входного регистра 7 и регистра 8. Во входном регистре 7 каждое информационное слово запоминаетс 
на врем  записи его в одном из буферных блоков 9 и 10 пам ти, а в регистр 8 заноситс  информаци  о количестве информационных слов в одном кадре. После записи во входном
4
регистре 7 |-1Нформационного слова в блоке 11 управлени  записью по сигналу из источника 6 сообщени  формируетс  импульс разрешени  записи, поступающий на управл ющий вход дешифратора 12, на разр дный вход которого подаетс  сигнал с выхода триггера , при этом на одном из выходов дешифратора 12 формируетс  импульс . При записи в буферный блок 9 пам ти этим импульсом открываютс  элементы И группы 13, и выходы счетчика 2 через элементы И группы 13 и элементы ИЛИ группы 1 подключаютс  к входам адреса буферного блокs 9 пам ти, и в него производитс  запись информации. Аналогично при записи в блок 10 открываютс  элементы И группы 15 и элементы ИЛИ
группы тб на вход блока 10. После записи информационного слова к по-, казани м счетчика 2 прибавл етс  1 и в счетчике устанавливаетс  адрес , по которому записываетс  следующее информационное слово.
Яапись в какой-либо буферный блок пам ти производитс  до тех пор, пока не записываетс  последнее информационное слово кадра, при этом пока-
зани  счетчика 2 регистра 8 - одинаковые , и импульсы с выхода схемы 17 сравнени  триггер k переходит в другое положение, что соответствует записи в другой блок пам ти, а счетчик 2 устанавливаетс  в О, что соответствует начальному адресу.
Считывание информации из буферного блока пам ти производитс  по. импульсам запроса, поступающим из
вычислительного блока 18. При этом считывание возможно только при наличии в блоке записанной и еще несчитанной информации. Возможны два случа . В первом случае считывание
ведетс  из того буферного блока пам ти , в котором в данный такт записываетс  информаци , во втором случае считывание и запись ведетс  в. разных блоках.

Claims (1)

  1. Если считывание производитс  из того же блока, в котором произведена запись, то на выходах схемы 19 сравнени  формируетс  сигнал, разрешающий прохождение импульсов запроса через элементы И 20 ( случай ). Если считывание ведетс  из другого блока, то разрешаюЙ;ий сигнал с выхода .элемента НЕ 21 посту5 пает на элемент И 22 и разрешает пр хождение импульсов запроса, В первом случае импульсы запроса проход т через элементы И 20, ИЛИ 23, на вход блока 2k управлени  счи тыванием, в котором формируетс  импульс разрешени  считывани , поступающий на управл ющий вход дешифратора 25. В зависимости от того, из какого блока пам ти должно производитьс  считывание, на одном из выходов дешифратора 25 формируетс  импульс. Выход считывани  3 либо через элементы И группы 26 и элементы ИЛИ группы k подключаетс  к адресным входам 9 и информаци  считываетс  из него, либо через элементы И группы 27 и элементы ИЛИ группы 16, подключеннс е к адресным входам блока 10. После считывани  информационного слова к показани м счетчика 3 прибавл  етс  1 и в счетчике устанавливаетс  адрес дл  считывани  следующего информационного слова. Считанна  информаци  проходит через эл менты ИЛИ 28 на вход вычислительног блока 18 и на вход регистра 29, в котором запоминаетс  количество сло в информационном кадре. Считывание из блока пам ти производитс  только в том случае, если показани  счетчика 2 больше показаний счетчика 3, т.е. если в блоке записано информации не меньше, чем считано. Сравнение показаний счетчика производитс  при помощи сумматора 30, на вход которого подаетс код счетчика 3 в пр мом коде, а код счетчика. 2 - в дополнительном, при этом, если показани  счетчика 3 меньше, то перенос на выходе сумматора отсутствует, и на вход элемента 20 поступает сигнал, разрешающий прохождение импульсов запроса инфор мации . Во втором случае импульсы запрос И1;1.формации проход т через элемент И 21 и элемент ИЛИ 22 независимо от показаний счетчиков 2 и 3. Считывание из буферного блока па м ти производитс  до тех пор, пока не будет считана вс  записанна  информаци , при этом на выходе схемы 31 сравнени  будет сформирован импульс , по которому счетчик 3 установитс  в О, а триггер 5 изменит свое состо ние и подготовит считы06 вание информации из другого блока пам ти.. Если скорость поступлени  информации выше скорости обработки информации , то после ввода некоторого массива информации возникает ситуаци , при которой в обоих БЗУ содержитс  необработанйа  информаци . По окончании записи информационного массива в одно БЗУ, если в другом БЗУ имеетс  несчитанна  информаци , на выходе схемы 17 сравнени  формируетс  импульс, который проходит через элемент И 32 устанавливает триггер 3 в состо ние 1, сигнал с выхода триггера поступает на вход блока пуска и останова 1, в которой формируетс  сигнал, по которому прекращаетс  выдача информации источникам сообщени  на устройство, например, останов лентопрот жного механизма накопител  на магнитной ленте. Как только информаци  из обоих БЗУ считываетс i импульс с выхода схемы 19 сравнени  проходит через элемент И 33 и устанавливает триггер 3 в состо ние О, при этом снимаетс  команда останова источника сообщений и информаци  снова поступает в устройство ввода информации. Предлагаемое устройство целесообразно использовать дл  ввода информации в устройствах, в -которых скорость обработки зависит от вида поступающей информации. Введение двух элементов И и триггера позвол ет сформировать сигнал, что оба БЗУ зан ты, который используетс  дл  приостанова источника сообщени  . Формула изобретени  Устройство дл  ввода информации, по авт. св. vr 783783, отличающеес  тем, что, с целью повышени  надежности, в него введены третий и четвертый элементы И и третий триггер, причем первый вход третьего элемента И соединен с выходом элемента НЕ, второй вход - с выходом второй схемы сравнени , а выход - с первым входном третьего триггера, первый вход четвертого элемента И соединен с выходом третьей схемы сравнени , второй вход - с выходом первой
    79115008
    схемы сравнени , а выход - с вторымИсточники информации,
    входои третьего триггера, выход кото- прин тые во внимание при экспертизе рого соединен со вторым входом блока 1 . Авторское свидетельство СССР
    пуска и останова.
    № 783783, кл. G Об F 3/04, 17.07.1979
SU792829765A 1979-10-10 1979-10-10 Устройство дл ввода информации SU911500A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792829765A SU911500A2 (ru) 1979-10-10 1979-10-10 Устройство дл ввода информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792829765A SU911500A2 (ru) 1979-10-10 1979-10-10 Устройство дл ввода информации

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU783783A Addition SU157953A1 (ru)

Publications (1)

Publication Number Publication Date
SU911500A2 true SU911500A2 (ru) 1982-03-07

Family

ID=20854969

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792829765A SU911500A2 (ru) 1979-10-10 1979-10-10 Устройство дл ввода информации

Country Status (1)

Country Link
SU (1) SU911500A2 (ru)

Similar Documents

Publication Publication Date Title
US3209330A (en) Data processing apparatus including an alpha-numeric shift register
US3478325A (en) Delay line data transfer apparatus
US3104375A (en) Intelligence storage equipment
US3311891A (en) Recirculating memory device with gated inputs
SU911500A2 (ru) Устройство дл ввода информации
GB971247A (ru)
US3665424A (en) Buffer store with a control circuit for each stage
JPS6051188B2 (ja) 磁気バブルメモリの駆動法
SU783783A1 (ru) Устройство дл ввода информации
SU506910A1 (ru) Устройство дл регистрации информации
SU496604A1 (ru) Запоминающее устройство
SU699551A1 (ru) Система магнитной записи и воспроизведени информации
SU1529287A1 (ru) Запоминающее устройство
JPS5919376B2 (ja) バツフアメモリのコントロ−ル方式
SU932566A1 (ru) Буферное запоминающее устройство
SU1520597A1 (ru) Стоковое запоминающее устройство
SU487417A1 (ru) Запоминающее устройство
SU1714684A1 (ru) Буферное запоминающее устройство
SU378832A1 (ru) Устройство ввода информации
SU881863A1 (ru) Стековое запоминающее устройство
SU875374A1 (ru) Устройство дл сопр жени
SU1187207A1 (ru) Устройство дл магнитной записи
SU972588A1 (ru) Устройство дл управлени записью информации в блок пам ти
SU484514A1 (ru) Устройство дл ввода информации
SU809182A1 (ru) Устройство управлени пам тью