SU888125A1 - Устройство дл коррекции сбойных кодов в кольцевом распределителе - Google Patents

Устройство дл коррекции сбойных кодов в кольцевом распределителе Download PDF

Info

Publication number
SU888125A1
SU888125A1 SU792900045A SU2900045A SU888125A1 SU 888125 A1 SU888125 A1 SU 888125A1 SU 792900045 A SU792900045 A SU 792900045A SU 2900045 A SU2900045 A SU 2900045A SU 888125 A1 SU888125 A1 SU 888125A1
Authority
SU
USSR - Soviet Union
Prior art keywords
trigger
output
input
counter
ring
Prior art date
Application number
SU792900045A
Other languages
English (en)
Inventor
Владимир Кеворкович Нор-Аревян
Геннадий Николаевич Комаров
Василий Степанович Прищепа
Original Assignee
Научно-Производственное Объединение "Атомкотолмаш"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-Производственное Объединение "Атомкотолмаш" filed Critical Научно-Производственное Объединение "Атомкотолмаш"
Priority to SU792900045A priority Critical patent/SU888125A1/ru
Application granted granted Critical
Publication of SU888125A1 publication Critical patent/SU888125A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относится к устройст^вам, применяемым в системах контроля, автоматике и информационно-измерительной технике и может быть использовано в различных отраслях машиностроения и вычислительной технике, в системах с последовательным опросом контролируемых объектов.
Использование кольцевых распределителей в качестве элементов, обеспечивающих последовательность опроса, решает задачу согласования многоэлементного искателя с одним измерительным каналом, Т.е. появляется возможность использовать информацию от h элементов искателя при наличии одного измерительного канала.
Для выполнения указанной функции в кольцевом распределителе должна циркулировать одна истинная 1, т.е. в каждый момент времени на контроль выводится один объект.
Вследствие возмущающих воздействий в кольцевом распределителе, воз2 никают ложные 1, что приводит к 1 одновременному включению в канал измерения нескольких объектов, а также возможно исчезновение истинной 1. Надежность и помехозащищенность кольцевого распределителя может быть повышена за счет обеспечения коррекции известных. Так, например, известно устройство для подавления помех в бесконтактных кольцевых распределителях, содержащее логические элементы ИЛИ, И, ячейки антисовпадений, генератор запуска и ключ £1]. Однако Это устройство требует установки дополнительного блока, разрывающего линию связи в системе в течение цикла подавления помех.
Известно также устройство для коррекции сбойных кодов, содержащее блок фиксации помех и триггер [2].
Недостатком этих устройств является низкое быстродействие, которое обусловлено тем, что ложная единица исключается из кольцевого распределителя путем последовательной передачи ее из предщцущегЬ ячейки в последующую, пока она не будет передана в последнюю ячейку, в то время как передача единицы из последней ячейки в первую запрещена. Время исключения ложной единицы может составлять до двух циклов.
Наиболее близким решением по технической сущности и достигаемому результату является бесконтактный кольцевой · распределитель с подавлением помех, содержащий >1 триггеров, счетными входами соединенных с выходом генератора тактовых импульсов, элемент И, выход которого подключен к входу установки 1 триггера младшего из V» разряда, элемент ИЛИ, входы которого подсоединены к инверсным выходам И -1 триггеров младших разрядов, вто^ рой элемент И, вторую схему ИЛИ и элемент НЕ. Первый вход второго элемента ИЛИ соединен с выходом первого элемента И, второй - с шиной синхронизации, а выход - с входами установки нуля И триггеров. Первый вход второго элемента И подключен к генератору тактовых импульсов, второй к инверсному выходу триггера старшего разряда, а третий - к выходу первого элемента ИЛИ через элемент НЕ [3J.
Недостатком предлагаемого устройства является то, что оно не обеспечивает высокого быстродействия в подавлении помех, так как ложная единица исключается из кольцевого распределителя путем последовательной передачи единицы из предыдущей ячейки в последующую, пока либо истинная единица, либо ложная единица не достигнет ячейки старшего разряда. Время исключения ложной единицы может составить до 1 цикла, в течение И-2 тактов, при условии, что цикл состоит из И тактов (например, если истинная единица и ложная единица находятся в первых двух ячейках младших разрядов).
Цель изобретения - разработка устройства для подавления помех в кольцевых распределителях, позволяющего повысить быстродействие.
Поставленная цель достигается тем, что в устройство для коррекции, сбойных кодов в кольцевом распределителе, содержащее Я-разрядный кольцевой триггерный регистр сдвига, тактовый генератор, элемент И и элемент ИЛИ, причем выход тактового ге нератора соединен с тактовым входом Я-разрядного кольцевого триггерного регистра сдвига, единичный и нулевой выходы каждого i -го триггера кольцевого Я -разрядного триггерного регистра сдвига соединены соответственно с входами J и К (4+1)-го триггера, а выходы Я-го триггера соединены с входами первого триггера И-разрядного кольцевого триггерного регистра сдвига, выход элемента И соединен с единичным установочным входом триггера первого разряда И-разрядного кольцевого триггерного разряда сдвига., в него введена группа элементов И, двухразрядный счетчик и элемент задержки, причем единичный выход каждого триггера Я-разрядного кольцевого триггерного регистра сдвига соединен с первым входом соответствующего элемента И группы, выход каждого элемента И группы соединен с соответствующим входом элемента ИЛИ, выход которого соединен со счетным входом двухразрядного счетчика, первый.вы-, ход двухразрядного счетчика соединен с нулевым установочным входом всех триггеров, кроме первого Я-разрядного кольцевого триггерного регистра сдвига, выход тактового генератора соединен с входом элемента задержки, И-выходов которого соединены с вторыми входами соответствующих элементов И группы, ( и + 1)-й выход элемента задержки соединен с установочным входом нуля двухразрядного счетчика, второй выход двухразрядного счетчика соединен с первым входом элемента И, второй вход которого соединен с И~м выходом элемента задержки, первый и второй триггеры, причем единичный и нулевой выходы первого триггера соединены соответственно с входом 3 и К второго триггера, единичный выход которого является первым выходом счетчика, нулевой выход первого триггера являет-* ;ся вторым выходом счетчика, входы С [первого и второго триггеров объединены и являются счетным входом счетчика, входы R первого и второго триггеров объединены и являются установочным входом нуля счетчика.
На чертеже изображена блок-схема предлагаемого устройства.
Устройство содержит триггеры 1-4, при этом каждый триггер имеет вход
R установки нуля, управляющие входы
J и К , счетный вход С и вход S установки 1, а также информационный Q и инверсный Q выходы. Счетные входы С триггеров подключены к тактовому генератору 5, а информационные выходы q триггеров соединены с выходами соответствующих элементов И 6, 7, 8, 9 группы, вторые входы которых соединены с отводами 10, 11, 12, 13 элемента 14 задержки, имеющего числоотводов (разрядов), равное (и+1), где Ь - число триггеров в кольцевом распределителе, и соединенного своим входом с выходом генератора 5.
Выходы элементов И группы элементов И соединены с входами элементов ИЛИ 15, выход которого подключен к счетным входам С триггеров 16 и 17, представляющим'соответствующий младший и старший разряды двухразрядного счетчика 18,. при этом единичный выход старшего разряда счетчика соединен с входами R установки нуля триггеров 2-4 кольцевого распределителя, входа R установки нуля счетчика 18 - c(vi + l) отводом 1_9 элемента 14, а инверсный выход” Q младшего разряда счетчика 18 с одним из входов элемента И 20, второй вход которого соединен с отводом 13 элемента 14, а выход его подключен ко входу 5 установки 1 первого триггера кольцевого распределителя.
Для повышения работы устройства рассмотрим сначала нормальный режим, когда в кольцевом распределителе циркулирует только истинная единица.
При поступлении из генератора 5 тактового импульса истинная единица продвигается в следующий триггер, например в первый (при этом остальные триггеры кольцевого распределителя находятся в состоянии нуль).
Тогда с информационного выхода Q триггера 1 поступает единица на вход элемента И 6. Одновременно тактовый импульс поступает на вход элемента 14. Задержанный импульс с отвода 10 поступает на второй вход элемента Й .6.' Поскольку на первом входе последнего есть единица, то на его выходе появляется единица, которая через элемент ИЛИ 15 поступает на счетные входы счетчика 18 и фиксируется в его младшем разряде ί(тогда на его выходе Q- 1, на
Q - 0). С отводами II, 12, 13 элемента 14 задержанные импульсы поочередно, через интервалы времени, равные шагу задержки, поступа> ют на элементы И 7, 8, 9, но не проходят на их выходы, т.е. эти элементы заблокированы нулевыми потенциалами, поступившими с информационных выходов Q триггеров 2, 3, 4. Таким образом, к моменту оконча. ния такта в младшем разряде зафиксирована одна единица, при этом с инверсного выхода Q этого разряда на один из входов элемента И 20 посту·1· пает нуль, который блокирует элемент И 20 и запрещает прохождение 'импульса с отвода 13 элемента 14 через второй вход элемента И 20 на вход 9 установки единицы тригге>0 ра 1, и последний остается поэтому в том же состоянии. В момент окончания такта задержанный импульс с отвода 19 элемента 14 поступает на вход R установки 0 счетчика >8 М и переводит его в исходное состоя. ние 0.
Для нормальной работы схемы длительность такта, длительность тактового импульса и шаг задержки должJ0 ны находиться в следующих временных соотношениях:
Ц где Т - длительность или период такта;
Ъ - длительность тактового импульса ;
Ьу шаг задержки между соседни4® ми отводами линии задержки,
И - число ячеек (триггеров) КР, равное числу тактов в цикле (число пьезоэлементов в многоэлементном искателе).
4S
Далее начинается следующий такт, в котором истинная единица перемещается в триггер 2, распределитель при этом находится в состоянии 0100, де При возникновении одной или нег скольких ложных 1 в кольцевом распределителе в счетчике 18 за время одного такта фиксируются две единицы, Происходит сброс кбльцево$$ го распределителя.
Пусть, например, тактовый импульс вводит истинную 1 в триггер 1, , а в триггере 2 возникает ложная |1. Тогда на первые входы элементов
И 6 и 8 будут поданы 1 с информационных выходов Q триггеров 1 и 3. Одновременно тактовый импульс поступает на вход элемента 14 и после небольшой задержки с вывода 10 поступает на второй вход элемента И 6, далее с выхода последнего в виде 1” через элемент ИЛИ.15 поступает на счетный вход счетчика 18 и фиксируется в младшем разряде триггера 16. В следующий момент времени задержанный импульс с отвода 12 элемента 14 появляется на втором входе элемента И 8 и с выхода его в виде ”1” через элемент ИЛИ 15 поступает на счетный вход счетчика 18 и фиксируется уже в старшем разряде триггера 17, триггер которого переключается при этом в состояние 1”, а триггер 16 - в состояние 0. С выхода триггера 16 1” поступает на входы установки нуля триггеров 2-4 кольцевого распределителя и устанавливает их в нулевое состояние. Одновременно с инверсного выхода Q триггера 16 поступает 1 на вход элемента' И 20, а на второй его вход поступает задержанный импульс с выхода 13 элемента 14. С выхода элемента И 20 поступает на вход S установки I триггера 1 и вводят истинную единицу в кольцевой распределитель.
В момент окончания такта с вывода 19 элемента 14 задержанный импульс поступает на вход· 1 установки нуля счетчика 18 и устанавливает его в исходное состояние (00). Далее работа кольцевого распределителя идет в нормальном режиме.
На выходе элемента ИЛИ 15 в течение такта невозможно появление более двух импульсов при любом количестве ложных единиц в кольцевом ! распределителе по той причине, что при записи второго импульса в старшем разряде очетчика 18, происходит обнуление триггеров 2-4, нулевые потенциалы с информационных выходов которых заблокируют элементы И 7-9, что исключает появление третьего и т.д. импульсов.
Таким образом, при наличии любого количества ложных единиц в кольцевом распределителе, счетчик 18 устанавливается в состояние 10, и поэтому произойдет начальная установка в единицу триггера 1.
При отсутствии помех в счетчик. 18 поступает''один импульс, который
888125 8 переводит его в состояние 0! ив кон це такта происходит установка счетчика в состояние 00 импульсом с вывода 19 элемента 14.
При исчезновении (сбое) истинной единицы в любой момент времени в конце такта происходит установка счетчика 18 в состояние 00 импульсом с вывода 19 элемента 14.
При этом с инверсного выхода ф триггера 16 счетчика 18 будет подана Ί на вход элемента И 20 и в конце следующего такта импульс с вывода 13 элемента 14, пройдя элемент 15 20, произведет начальную установку триггера 1 в единицу и дальнейшая работа происходит так, как описано выше,
Такое выполнение устройства', ког2о Да с каждым из триггеров кольцевого распределителя связан соответствующий элемент И, выходы которых поданы' на элемент ИЛИ, при наличии связи последней с двухразрядным 25 счетчиком, а также в соответствии с описанными связями между элементами устройства, обеспечивает подавление помех за время, меньшее или равное длительности одного такта, в то вреjq мя как максимальное время подавления помех с помощью известного устройства (прототипа) равно длительности одного цикла, состоящее из h тактов, т.е. быстродействие повышено в h раз.

Claims (3)

  1. Изобретение относитс  к устройст|Вам , примен емым в системах контрол  автоматике и информационно-измерительной технике и может быть использовано в различных отрасл х машиностроени  и вычислительной технике, в системах с последовательным опросом контролируемых объектов. Использование кольцевых распределителей в качестве элементов, обес печивающих последовательность опроса , решает задачу согласовани  многоэлементного искател  с одним измерительным каналом, т.е. по вл етс  возможность использовать информацию от h элементов искател  при наличии одного измерительного канала. Дл  выполнени  указанной функции в кольцевом распределителе должна циркулировать одна истинна  1, т.е. в каждый момент времени на кон троль вьшодитс  один объект. Вследствие возмущающих воздействий в кольцевом распределителе, воз никают ложные 1, что приводит к одновременному включению в канал измерени  нескольких объектов, а также возможно исчезновение истинной 1. Надежность и помехозащищенность кольцевого распределител  может быть повышена за счет обеспечени  коррекции известных. Так, например, известно устройство дл  подавлени  помех в бесконтактных кольцевых распределител х , содержащее логические элементы ИЛИ, И,  чейки антисовпадений , генератор запуска и ключ Ll Однако йто устройство требует установки дополнительного блока, разрывающего линию св зи в системе в течение цикла подавлени  помех. Известно также устройство дл  коррекции сбойных кодов, содержащее блок фиксации помех и триггер 2. Недостатком этих устройств  вл гтс  низкое быстродействие, которое обусловлено тем, что ложна  единица исключаетс  из кольцевого распределител  путем последовательной передачи ее из предьщущегЬ  чейки в последующую, пока она не будет передана в последнюю  чейку, в то врем  как передача единиды из послед ней  чейки в первую запрещена. Врем  исключени  ложной единиды может составл ть до двух циклов. Наиболее близким решением по технической сущности и достигаемому результату  вл етс  бесконтактный кольцевой распределитель с подавлением помех, содержащий И триггеров, счетными вхо дами соединенных с вькодом генератора тактовых импульсов, элемент И, выход которого подключен к входу установки 1 триггера младшего из И разр да, элемент ИЛИ, входы которо го подсоединены к инверсным выходам И -1 триггеров младших разр дов, вто . рой элемент И, вторую схему ИЛИ и элемент НЕ. Первый вход второго элемента ШШ соединен с выходом первого элемента И, второй - с шиной синхронизации , а выход - с входами уставов ки нул  h триггеров. Первый вход второго элемента И подключен к генератору тактовых импульсов, второй к инверсному выходу триггера старшего разр да, а третий - к выходу первого элемента ИЛИ через элемент НЕ p Недостатком предлагаемого устройства  вл етс  то, что оно не обеспечивает высокого быстродействи  в подавлении помех, так как ложна  единица исключаетс  из кольцевого распределител  путем последовательной передачи единицы из предыдущей  чейки в последующую, пока либо истинна  единица, либо ложна  единица не достигнет  чейки старшего разр да. Врем  исключени  ложной единицы может составить до 1 цикла, в течение тактов, при условии, что цикл состоит из У тактов (например , если истинна  единица и ложна  единица наход тс  в первых двух  чейках младших разр дов). Цель изобретени  - разработка устройства дл  подавлени  помех в кольцевых распределител х, позвол ющего повысить быстродействие. Поставленна  цель достигаетс  тем что в устройство дл  коррекции/сбой ных кодов в кольцевом распределителе , содержащее VI-разр дный кольцевой триггерный регистр сдвига, тактовый генератор, элемент И и элемент ИЛИ, причем вькод тактового генератора соединен с тактовым входом h разр дного кольцевого триггерного регистра сдвига, единичный и нулевой выходы каждого -i -го триггера кольцевого У -разр дного триггерного регистра сдвига соединены соответственно с входами и и К (f+1)-го триггера, а выходы п-го триггера соединены с входами первого триггера И-разр дного кольцевого триг-гарного регистра сдвига, выход элемента И соединен с единичным установочньм входом триггера первого разр да У -разр дного кольцевого триггерного разр да сдвига., в него введена группа элементов И, двухразр дный счетчик и элемент задержки, причем единичный выход каждого триггера VI -разр дного кольцевого триггерного регистра сдвига соединен с первым входом соответствующего элемента И группы, выход каждого элемента И группы соединен с соответствующим входом элемента ИЛИ, выход которого соединен со счетным входом двухразр дного счетчика, первый,вы-, ход двухразр дного счетчика соединен с нулевым установочным входом всех триггеров, кроме первого И-разр дного кольцевого триггерного регистра сдвига, выход тактового генератора соединен с входом элемента задержки, h-выходов которого соединены с вторыми входами соответствующих элементов И группы, ( и + 1)-й выход элемента задержки соединен с ус гановочньм входом нул  двухразр дного счетчика, второй выход двухраз- р дного счетчика соединен с первым входом элемента И, второй вход которого соединен с И-м выходом элемента задержки, первый и второй триггеры , причем единичный и нулевой выходы первого триггера соединены соответственно с входом 3 и К второго триггера, единичный выход которого  вл етс  первым выходом счетчика, нулевой выход первого триггера  вл етс  вторым выходом счетчика, входы С первого и второго триггеров объединены и  вл ютс  счетным входом счетчика , входы R первого и второго триггеров объединены и  вл ютс  установочным входом нул  счетчика. На чертеже изображена блок-схема редлагаеМого устройства. Устройство содержит триггеры 1-4, ри этом каждый триггер имеет вход R установки нул , управл ющие входы 5 Э и К , счетный вход С и вход S ус новки 1, а информационный G} и инверсный Q выходы. Счетные вх ды С триггеров подключены к тактово му генератору 5, а информационные в ходы Gj триггеров соединены с выхода ми соответствующих элементов И 6, 7 8, 9 группы, вторые входы которых соединены с отводами 10, И, 12, 13 элемента 14 задержки, имеющего числ отводов (Разр дов), равное (и+О, где Vi - число триггеров в кольцево распределителе, и соединенного своим входом с выходом генератора 5. Выходы элементов И группы элемен тов И соединены с входами элементов ИЛИ 15, выход которого подключен к счетным входам С триггеров 16 и 17, представл ющим соответствующий млад ший и старший разр ды двухразр дкого счетчика 18,. при этом единичный выход старшего разр да счетчика соединен с входами R установки нул  триггеров 2-4 кольцевого распределител , входы R установки нул  счетчика 18 - c(vi + l) отводом 9 элемента 14, а инверсный выход Q младшего разр да счетчика 18 с одним из входов элемента И 20, второй вход которого соединен с отводом 13 элемента 14, а выход его подключен ко входу в установки 1 первого триггера кольцевого распределител . Дл  повышени  работы устройст . ва рассмотрим сначала нормальньй режим, когда в кольцевом распределителе циркулирует только истинна  единица. При поступлении из генератора 5 тактового импульса истинна  единица продвигаетс  в следующий триг гер, например в первый (при этом остальные триггеры кольцевого распределител  наход тс  в состо нии нуль). Тогда с информационного выхода G) триггера 1 поступает единица на вход элемента И 6. Одновременно тактовый импульс поступает на вход элемента 14. Задержанный импульс с отвода 10 поступает на второй вхо Ълемента И .6. Поскольку на первом входе последнего есть единица, то на его выходе по вл етс  единица, котора  через элемент ИЛИ 15 поступает на счетные входы счетчика 18 и фиксируетс  в его младшем разр де (тогда на его выходе Q- 1, на 5« Q О). С отводами II, 12, 13 элемента I4 задержанные импульсы поочередно, через интервалы времени , равные шагу задержки, поступают на элементы И 7, 8, 9, но не проход т на их выходы, т.е. эти элементы заблокированы нулевыми потенциалами , поступивпшми с информационных выходов Q триггеров 2, 3, 4. Таким образом, к моменту окончани  такта в младшем разр де зафиксирована одна , при этом с инверсного выхода Q этого разр да на один из входов элемента И 20 поступает нуль, который блокирует элемент И 20 и запрещает прохо здение импульса с отвода 13 элемента 14 через второй вход элемента И 20 на вход 8 установки единицы триггера 1 , и последний остаетс  поэтому в том же состо нии. В момент окончани  такта задержанный импульс с отвода 19 элемента 14 поступает на вход R установки О счетчика t8 и переводит его в исходное состо ние О. Дл  нормальной работы схемы длительность такта, длительность тактового импульса и шаг задержки должны находитьс  в следующих времен ных соотношени х: . где Т - длительность или период такта i tr - длительность тактового импульса |,- шаг задержки между соседними отводами линии задержки, И- число  чеек (триггеров) КР, равное числу тактов в цикле (число пьезоэлементов в многоэлементном искателе). Далее начинаетс  следующий такт, котором кстинна;  единица переме- I аетс  в триггер 2, распределитель ри этом находитс  в состо нии 0100, При возникновении одной или нег кольких ложных 1 в кольцевом аспределителе в счетчике 18 за вре  одного такта фиксируютс  две диницы, происходит сброс кольцевоо распределител . Пусть, например, тактовый импульс водит истинную 1 в триггер 1, в триггере 2 возникает ложна  1. Тогда на первые входы элементов 7 И 6 и 8 будут поданы 1 с информационных выходов Q триггеров 1 и 3. Одновременно тактовый импульс посту пает на вход элемента 14 и после небольшой задержки с вывода 10 поступает на второй вход элемента И 6, далее с выхода последнего в виде 1 через элемент ИЛИ.15 посту пает на счетный вход счетчика I8 и фиксируетс  в младшем разр де тригг ера 16. В следукиций момент времени задержанный импульс с отвода 12 эле мента 14 по вл етс  на втором входе элемента И 8 и с выхода его в виде 1 через элемент ИЛИ 15 поступает на счетный вход счетчика 18 и фикси руетс  уже в старшем разр де триггера 17, триггер которого переключа етс  при этом в состо ние 1, а тр гер 16 - в состо ние 0. С выхода триггера 16 1 поступает на входы установки нул  триггеров 2-4 кольце вого распределител  и устанавливает их в нулевое состо ние. Одновременно с инверсного выхода Q триггеpa 16 поступает 1 на вход элемент И 20, а на второй его вход поступает задержанный импульс с выхода 13 элемента 14. С выхода элемента И 20 поступает на вход 5 установки 1 триггера 1 и ввод т истинную единицу в кольцевой распределитель. В момент окончани  такта с вывода 19 элемента 14 задержанньй импульс поступает на вход- 1 установки нул  счетчика 18 и устанавливает его в исходное состо ние 00). Далее работа кольцевого распределител  идет в нормальном режиме. На выходе элемента ИЛИ 15 в течение такта невозможно по вление более двух импульсов при любом коли честве ложных единиц в кольцевом распределителе по той причине, что при записи второго импульса в старшем разр де &четчика 18, происходит обнуление триггеров 2-4, нулевые по тенциалы с информационных выходов которых заблокируют элементы И 7-9, что исключает по вление третьего и т.д. импульсов. Таким образом, при наличии любого количества ложных единиц в кольцевом распределителе, счетчик 18 устанавливаетс  в состо ние 10, .и поэтому произойдет начальна  установка в единицу триггера 1. При отсутствии помех в счетчик. 18 поступаетОДИН импульс, который 5. В переводит его в состо ние О и в конце такта происходит установка счетчика в состо ние 00 импульсом с вывода 19 элемента 14. При исчезновении (сбое) истинной единицы в любой момент времени в конце такта происходит установка счетчика 18 в состо ние 00 импульсом с вывода 19 элемента I4. При этом с инверсного выхода ф триггера 16 счетчика 18 будет подана I на вход элемента И 20 и в конце следующего такта импульс с вывода 13 элемента 14, пройд  элемент 20, произведет начальную установку триггера 1 в единицу и дальнейша  работа происходит так, как описано вьше. Такое выполнение устройства, когда с каждым из триггеров кольцевого распределител  св зан соответствующий элемент И, выходы которых поданы на элемент ИЛИ, при наличии св зи последней с двухразр дным счетчиком, а также в соответствии с описанными св з ми между элементами устройства, обеспечивает подавление помех за врем , меньшее или равное длительности одного такта, в то врем  как максимальное врем  подавлени  помех с помощью известного устройства (прототипа) равно длительности одного цикла, состо щее из У тактов, т.е. быстродействие повышено в h раз. Формула изобретени  Устройство дл  коррекщ1и сбойных кодов в кольцевом распределителе, содержащее У -разр дный кольцевой триггерный регистр сдвига, тактовый генератор, элемент И и элемент ИЛИ, . причем выход тактового генератора соединен с тактовым входом У1-разр дного кольцевого триггерного регистра сдвига, единичный и нулевой выходы каждого 1-го триггера кольцевого Vi-разр дного триггерного регистра соединены соответственно со входами Э и К (.1 + 1)-го триггера, а выходы триггера соединены с входами первого триггера Vi-разр дного кольцевого триггерного регистра сдвига, выход элемента И соединен с единичным входом триггера первого разр да п-го разр дного кольцевого триггерного регистра сдвига , отличающеес  тем, что, с целью повышени  быстродействи , в него введены группы элементов И, двухразр дный счетчик и элемент задержки, причем единичный выход каждого триггера И-разр дного кольцевого триггерного регистра сдвга соединен с первым входом соответствующего элемента И группы, выход каждого элемента И группы соединен с соответствующим входом элемента ИЛИ, выход которого соединен со счетным входом двухразр дного счетчика , первый выход двухразр дного счетчика соединен с нулевым устано вочным входом всех триггеров, кроме первого h-разрчдного кольцевого триггерного регистра сдвига, выход тактового генератора соединен с входом элемента задержки, У -выходов которого соединены.с вторамк входами соответствующих элементов И группы , ()-й выход элемента задержки соединен с установочным входом нул  двухразрддного счетчика, второй выход двухразрадного счетчика соединен с перва  входом элемента И, втор
    вход которого соединен с Ц-м выходом элемента задержки.
  2. 2. Устройство по,п. 1, отличающеес  тем, что двухразр дный счетчик содержит первый и второй триггеры, причем единичный и нулевой выходы первого триггера соединены соответственно с входами J и К второго триггера| единичный выход которого  вл етс  перв1 м выходом счетчика, нулевой выход первого триггера  вл етс  вторым выходов счетчика, входы С первого и второго триггеров объединены и  вл ютс  счетным входом счетчика, входы R первого и второго триггеров объединены и  вл ютс  установочньм входом нул  счетчика.
    Источники информации, прин тые во внимание при экспертизе
    1.Авторское свидетельство СССР № 208354, кл. G 06 F 11/00, 1969.
    2.Авторское свидетельство СССР № 269614, кл. G 06 F 11/00, 1971.
  3. 3.Авторское свидетельство СССР № 653615, кл. G 06 F 11/00, 1979 (прототип).
    k/
    Ыг
    а
    J
    Q
    tk
    ff
    ю
    /
    W
    Г
    I
    Сп
    г
    1
    ./г
    LS
    г
    ,7
    - I
SU792900045A 1979-03-24 1979-03-24 Устройство дл коррекции сбойных кодов в кольцевом распределителе SU888125A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792900045A SU888125A1 (ru) 1979-03-24 1979-03-24 Устройство дл коррекции сбойных кодов в кольцевом распределителе

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792900045A SU888125A1 (ru) 1979-03-24 1979-03-24 Устройство дл коррекции сбойных кодов в кольцевом распределителе

Publications (1)

Publication Number Publication Date
SU888125A1 true SU888125A1 (ru) 1981-12-07

Family

ID=20885369

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792900045A SU888125A1 (ru) 1979-03-24 1979-03-24 Устройство дл коррекции сбойных кодов в кольцевом распределителе

Country Status (1)

Country Link
SU (1) SU888125A1 (ru)

Similar Documents

Publication Publication Date Title
SU888125A1 (ru) Устройство дл коррекции сбойных кодов в кольцевом распределителе
US3056108A (en) Error check circuit
SU1525884A1 (ru) Формирователь тактовых импульсов
SU1278857A1 (ru) Автоматизированна система тестового контрол
SU902074A1 (ru) Кольцевой сдвигающий регистр
SU1272342A1 (ru) Устройство дл вычислени показател экспоненциальной функции
SU871166A1 (ru) Устройство дл контрол параллельного двоичного кода на четность
SU879581A1 (ru) Преобразователь кодов
SU428385A1 (ru)
SU1238278A1 (ru) Устройство дл мажоритарного выбора сигналов
SU1278850A1 (ru) Устройство дл контрол генератора М-последовательностей
SU818022A1 (ru) Делитель частоты следовани импуль-COB HA 15
SU1672567A1 (ru) Преобразователь кода во временной интервал
SU1401462A1 (ru) Устройство дл контрол логических блоков
SU1005184A1 (ru) Устройство дл записи информации в оперативную пам ть
SU1640694A1 (ru) Устройство дл контрол радиоэлектронных блоков
SU726521A1 (ru) Устройство дл формировани последовательности импульсов
SU955072A1 (ru) Устройство дл проверки функционировани логических схем
SU503242A1 (ru) Устройство дл поиска неисправностей
SU736093A1 (ru) Устройство дл сравнени дес тичных чисел
SU1760631A1 (ru) Кольцевой счетчик
SU1001495A1 (ru) Устройство дл контрол последовательности импульсов
SU839060A1 (ru) Устройство дл контрол -разр д-НОгО СчЕТчиКА
SU1252779A1 (ru) Устройство дл последовательного выделени единиц из двоичного кода
SU641657A1 (ru) Делитель частоты следовани импульсов