SU879581A1 - Преобразователь кодов - Google Patents

Преобразователь кодов Download PDF

Info

Publication number
SU879581A1
SU879581A1 SU802892782A SU2892782A SU879581A1 SU 879581 A1 SU879581 A1 SU 879581A1 SU 802892782 A SU802892782 A SU 802892782A SU 2892782 A SU2892782 A SU 2892782A SU 879581 A1 SU879581 A1 SU 879581A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
input
group
counters
elements
Prior art date
Application number
SU802892782A
Other languages
English (en)
Inventor
Виктор Федорович Евдокимов
Юрий Тихонович Кизим
Владимир Васильевич Соловьев
Валерий Петрович Еременко
Владимир Иванович Зварич
Владимир Владимирович Мохор
Original Assignee
Институт Электродинамики Ан Усср
Опытное Конструкторско-Технологическое Бюро Института Металлофизики Ан Усср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Электродинамики Ан Усср, Опытное Конструкторско-Технологическое Бюро Института Металлофизики Ан Усср filed Critical Институт Электродинамики Ан Усср
Priority to SU802892782A priority Critical patent/SU879581A1/ru
Application granted granted Critical
Publication of SU879581A1 publication Critical patent/SU879581A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

Изобретение относитс  к области автоматики и вычислительной техники и может быть использовано при пост:роении преобразующих устройств при стыковке внешних устройств ЭВМ различных систем. Известен реверсивный преобразователь двоично-дес тичного содержиций регистры, сумматоры и гру пы элементов ИЖ. Недостаток этого устройства состоит в невозможности одновременного преобразовани  двоичного кода в несколько различных кодов, а также в большом количестве оборудовани . Наиболее близким по технической сущности и схемному построению к изо ретению  вл етс  преобразователь кодов 2, содержащий двоичный счетчик , дес тичный счетчик, схемы срав нени  и элементИ-НЕ. Преобразователь содержит также блок опроса, первую и вторую группу элементов И и многовходовый элемент И Недостатком этого устройства  вл етс  невозможность одновременного преобразовани  любого двоичного кода в два и более других-кодов. Целью изобретени   вл етс  расширение функциональных возможностей за счет обеспечени  одновременного преобразовани  входного кода в несколько выходных кодов. Поставленна  цель достигаетс  тем, что в преобразователь кодов, содержащий двоичный счетчик, дес тичшлй счетчик схемы сравнени , первый элемент И-НЕ, включены группа двоично -п-ичных счетчиков, селекторы-мультиплексоры , первую и вторую группы элементов НЕ, группу элементов И-НЕ, элемент НЕ, второй элемент И-НЕ, входы которого через элементы НЕ первой группы соединены с выходами соответствующих схем сравнени , а выход второго элемента И-НЕ соединен с первым входом первого элемента И-НЕ, второй вход которого соединен с тактовьм входом преобразовател , третий вход первого элемента И-НЕ через элемент НЕ соединен с входом сброса преобразовател  и установочными входами двоичного счетчика, дес тичного счетчика и двоично-п-ичных счетчиков группы, счетные входы всех счетчиков соединены с.вьпсодом первого элемента ,iI-HE, а выходы всех счетчиков черЦз соответствующие элементы НЕ втор)Й группы соединены с первыми входами соответствук цих элементов И-НЕ, группы, вторые входы которых соединены с входами выбора вида выходного кода преобразовател  , а выкод(г элементов И-НЕ групп соединены с первой группой входов селекторов-мультиплексоров, втора  i группа входов которых соединена с вы т одами счетчиков. Первый и второй уп равл ющие входы селекторов-мультиплексоров соединены с .адресным входом преобразовател  и с разрешающим входом преобразовател  соответст венно, а выходы - со входами COOTветствукщих схем сравнени . Структурна  схема устройства пред ставлена на чертеже. Преабраэоватвль кодов содержит двоичный счетчик 1, дес тичтай счетчнк 2, группу двоично-п-ичных счетчиков 3, группу элементов НЕ 4, груп пу элементов И-НЕ 5, селекторымультиплексоры 6t схема сравнени  7, группу элементов КБ 8, первь эле менты И-НЕ 9,10 и элемент НЕ 1I. Устройство может содержать любое число счетчиков (на чертике дана схема преобразовател ,, содержащего 3 счетчика по числу разношщностей кодов, с которьвт осуществл етс  преобразование). Предлагаемое устройство работает слепуюпщм образом. Сигнал, поступанщий на вход 12 сброса преобразовател  обнул ет счет чики 1,2,3. На тактовый Bxog; 13 поступают импульсные сигналы. На выходш 14,15,16 выбора вида преобразовани  подаютс  сигналы запрета которые устанавливают элементы И-НЕ группы и селекторы-мультиплексоры 6 в закрытое состо ние. При этом на выходе элемента И-НЕ 9 через схемы сравнени  7, и элементы НЕ группы 8 вырабатываетс  сигнал запрета, поступанлций на элемент И-НЕ 10. Это исходное состо ние преобразовател . 1.4 Входные коды поступают, а выходные снимаютс  с входов (выхрдов) 17-19. В случае подачи кода на входы 17 информаци  поступает на блоки 6. По сигналу на адресном входе 20 и сигналу на разрешающем входе 21 селекторы-мультиплексоры б включают одновременно по два канала, на один из которых поступает информаци  со счетчика, на другой - с входов 17. На выходе элемента И-НЕ 9 вырабатываетс  сигнал разрешени  при условии несовпадени  кодов на схемах 7. Сигнал разрешени  открывает элемент И-НЕ 10. Импульсы, поступающие на вход I3 пройд  через элемент И-НЕ 10, будут одновременно заполн ть счетчики 1,2,3 до тех пор, пока код, поступакнций на входы 17, и код, счетчика 1 сравн ютс , тогда элемент И-НЕ 9 выработает сигнал окончани . Преобразовани , поступающий на управл ющий выход 22, он же  вл етс  сигналом запрета дл  элемента И-НЕ10. Поскольку каждый счетчик работает в своей двоично- п-к-той системе счислени ,а количество импульсов,поступающих на вход всех счетчиков, одинаково , то на выходе счетчиков 2 и о 3 по в тс  эквивалентные кода, которые по сигналу разрешени  вьщачи на входах 15,16 поступ т через элементы групп 4,5 на полюса 18,19. Рассмотрим работу преобразовател  на примере преобразовани  двоично дес тичного в двоичный н двоичнодвенадцатиричт .1й коды и наоборот любого из этих кодов Б два другие. Допустим, счетчик 1 работает в ДВОИЧНОЙ системе счислени , счетчик 2 - в двоично-дес тичной системе счислени , счетчик 3 - в двоичнодвенадцатиричной системе счислени . Подадим на входы 18 двоично-дес тичный коды, на вход 12 - сигнал обнулени  счетчиков 1,2,3, на входы 14, 16 - сигнал разрешени , на вход 15 - сигнал запрета, на вход 20 адреса канала. Двоично-дес тичны код поступает на выходы элементов И-НЕ 5, последние не оказьгаают вли ни  на поступающий код, так как они наход тс  в единичном состо нии, а при построении прегг образовател  соблюдено следующее усгде N - коэффициент разветвлени  по
нагрузка элементов И-НЕ 5; коэффициент разветвлени  по нагрузке устройства, из которого подаетс  код. При этом двоично-дес тичный код поступит на селекторы-мультиплексоры 6, куда подаетс  код из счетчика 2. Так как адрес входов селекторовмультиплексоров 6, куда подаетс  информаци , одинаковый, то по сигналу разреше|ш , идущему на вход 21, коды со счетчиков 2 и 3 поступ т на схемы сравнени  7, элементы НЕ группы 8 и элемент И-НЕ 9. При наличии на входах элемента И-НЕ 9 хот  бы одного нул  и единиц последний вырабатывает сигнал разрешени  на элемент И-НЕ 10. Импульсы, поступаю1цие на вход 3 через элемент И-НЕ О будут заполн ть счетчики 1,2,3 до тех пор, пока код на счетчике 2 и код, поступаюпщй на входы 18, не сравн ютс . Тогда элемент И-НЕ 9 выработает сигнал запрета на элемент И-НЕ 10, и поступление импульсов на счетчики прекратитс . На выходах 17 и 19 по в тс  коды двоичный и двоично-двенадцатиричи , поступшощие и счетчиков I -и3 через элементы грутш 4,5.
Аналогично преобразуетс  двоичнодвенадцатиричный или двоич1а|1й код в другие двоично-п-к-е коды.
Таким образом, предлагаемое устройство преобразует один код в други и наоборот, что расшир ет сферу применени  устройства, в частности позвол ет стыковать специализированные и внешние устройства с ЭВМ различных серий.

Claims (2)

  1. Формула изобретени 
    Преобразователь кодов, содержащий двоичный счетчик, дес тичный счетчик, схемы сравнени , первый элемент И-НЕ, отличающийс   тем, что, с целью расширени  нкциональных возможностей за счет обеспечгни  одновременного преобразовани  входного кода в несколько
    выходных кодов, в него введены группа двоично-п-ичных счетчиков, селекторы-мультиплексоры , перва  и втора  группы элементов НЕ, группа элементов И-НЕ, элемент НЕ, второй элемент
    И-НЕ, входы которого через элеменТы НЕ первой группы соединены с выходами соответствующих схем сравнени , а выход второго элемента И-НЕ соединен с первым входом первого элемёнта И-НЕ, второй вход которого соединен с тактовым входом преобразовател , третий вход первого элемента Й-НЕ через элемент НЕ соединен с входом сброса преобразовател  и с уста-
    новочш 1ми входами двоичного счетчиIка , дес тичного счетчика и двоичноп-ичшлх счетчиков rpyntM,. счетные входы всех счетчиков соединены с выходом первого элемента И-НЕ, а вы
    ходы всех счетчиков через соответствующие элементы НЕ второй группы соедииены ti первыми входами соответствуювдах элементов И-НЕ групгм, вто рые входы которых соединены с входами выбора вида выходного кода преобразовател , а выходы эл 4еитов И-1Ш группы соедине1ш с первой группой : входов селекторов-мультиплексоров, втора  группа входов которик соеди ена с выходами счетчиков, первый и
    второй управл к цие. входы селеКторов мультиплексоров соедивешл о адресшдф
    входом преобразовател  и с разрешают
    tofot входом преобразоват,ел  соответственно , а выхода селекторов--мультиолексоровтсоедагаены с входагга соответствующих схем сравнени .
    Источники информации, прин тые во внимание при экспертизе
    1 Авторское свидетельство СССР 435519, кл. 6 06 F 5/02, 1970.
  2. 2. Авторское свидетельство СССР 691842, кл. G 06 F 5/02 1976 (прототип ).
SU802892782A 1980-03-12 1980-03-12 Преобразователь кодов SU879581A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802892782A SU879581A1 (ru) 1980-03-12 1980-03-12 Преобразователь кодов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802892782A SU879581A1 (ru) 1980-03-12 1980-03-12 Преобразователь кодов

Publications (1)

Publication Number Publication Date
SU879581A1 true SU879581A1 (ru) 1981-11-07

Family

ID=20882146

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802892782A SU879581A1 (ru) 1980-03-12 1980-03-12 Преобразователь кодов

Country Status (1)

Country Link
SU (1) SU879581A1 (ru)

Similar Documents

Publication Publication Date Title
US2827233A (en) Digital to analog converter
US4546445A (en) Systolic computational array
SU879581A1 (ru) Преобразователь кодов
US3573613A (en) Device for the measurement of two frequencies simultaneously present in a complex wave
CA1074920A (en) Detection of errors in digital signals
SU888125A1 (ru) Устройство дл коррекции сбойных кодов в кольцевом распределителе
US3456082A (en) Time position selection system
RU2028659C1 (ru) Устройство для приведения функций к мультипликативному алгоритму вычислений
RU2060602C1 (ru) Устройство для многоканальной обработки информации
SU883906A1 (ru) Устройство переменного приоритета
RU2022465C1 (ru) Аккордный шифратор
SU1594559A1 (ru) Устройство распределени задач по процессорам
SU765801A1 (ru) Устройство дл потенцировани логарифмов п-разр дных двоичных чисел
SU723580A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1282142A1 (ru) Многоканальное устройство дл сопр жени
SU1705821A1 (ru) Устройство дл умножени
SU1290536A1 (ru) Устройство дл преобразовани числа из системы остаточных классов в позиционный код
SU729586A1 (ru) Устройство дл сравнени чисел
SU1633529A1 (ru) Устройство дл мажоритарного выбора асинхронных сигналов
SU1166111A1 (ru) Устройство дл подключени источников информации с измен емыми приоритетами к магистрали
SU792253A2 (ru) Устройство дл последовательного опроса источников информации
SU1368873A1 (ru) Устройство дл сдвига операндов
SU1086420A1 (ru) Устройство дл ввода информации
SU641441A1 (ru) Устройство дл преобразовани двоичного кода в двоично-дес тичный
SU928343A1 (ru) Устройство дл сортировки чисел