SU886001A1 - Устройство дл контрол дешифратора - Google Patents

Устройство дл контрол дешифратора Download PDF

Info

Publication number
SU886001A1
SU886001A1 SU792844169A SU2844169A SU886001A1 SU 886001 A1 SU886001 A1 SU 886001A1 SU 792844169 A SU792844169 A SU 792844169A SU 2844169 A SU2844169 A SU 2844169A SU 886001 A1 SU886001 A1 SU 886001A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
decoder
counter
switch
Prior art date
Application number
SU792844169A
Other languages
English (en)
Inventor
Яков Владимирович Безель
Юрий Александрович Вахрушин
Сергей Иванович Кленов
Исай Львович Сигалов
Original Assignee
Предприятие П/Я В-2655
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2655 filed Critical Предприятие П/Я В-2655
Priority to SU792844169A priority Critical patent/SU886001A1/ru
Application granted granted Critical
Publication of SU886001A1 publication Critical patent/SU886001A1/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ДЕШИФРАТОРА
I
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дн  контрол  и диагностики неисправностей дешифратора при его изготовлении и ремонте.
Известно устройство дл  контрол  дешифратора, содержгидее многовходовой элемент ИЛИ, инвертор, элементы И и пороговые элементы с порогом иа 1 и на 2 СП.
Наиболее близким к предлагаемому по технической сущности  вл етс  устройство дл  контрол  дешифратора, содержащее блок аналогового суммировани , пороговые элементы и элемент ИЛИ С2.
Недостатком известных устройств  вл етс  невысока  достоверность контрол  дешифратора: они не обнаруживают неисправности, которые сопровождаютс  по влением сигнала не на том выходе.
Цель изобретени  - повьш1ение до (товерности контрол .

Claims (2)

  1. Поставленна  цепь достигаетс  тем, что в устройство дл  контрол  дешифратора, содержащее пороговый элемент, выход которого соединей с первым входом элемента ИЛИ,а группа входов соединена с выходами контролируемого дешифратора, введены группа элементов И, переключатель, второй элемент ИЛИ, элемент НЕ, элемент И, счетчик и блок синхронизации, при10 чем первые входы элементов И грзгппы соединены с выходами контролируемого дешифратора, а вторые входы - соответ ственно с группой выходов переключател , выходы элементов И группы соеts динены соответственно со входами второго элемента ИЛИ, выход которого через элемент НЕ соединен со вторым входом элемента ИЛИ, первый вход блока синхронизации  вл етс  тактирую30 щим входом устройства, второй вход :блока синхронизации соединен с первым входом счетчика, с первым входом переключател  и  вл етс  управл ющим входом устройства, первый выход блок синхрониза1щи соединен со вторым вхо дом счетчика, первый выход которого соединен с информационными входами контролируемого дешифратора,.второй выход счетчика соединен с третьим входом блока синхронизации, второй выход которого соединен со входом порогового элемента и со входом синхронизации контролируемого дешифрато ра, третий выход блока синхронизации соединен со вторым входом переключател , а четвертый выход - со вторым входом элемента И, выход которого соединен с четвертым входом блока синхронизации и  вл етс  выходом сиг нала сбо  устройства. Блок-схема предлагаемого устройст ва представлена на чертеже. Устройство дл  контрол  дешифрато ра содержит пороговый элемент 1, пер вый элемент ИЛИ 2, счетчик 3, группу 4 элементов И, второй элемент ИЛИ 5, переключатель 6, элемент НЕ 7, эл мент Ц 8, блок 9 синхронизации, тактирукнций вход 10 и управл ющий вход II На чертеже показан также дешифрат 12, который  вл етс  объектом контро л  и в предлагаемое устройство не входит, Переключатель 6 предназначен дл  переключени  сигнала с его hepBoro входа на один из его выходов по каждому синхроимпульсу, поступающему на второй вход переключател  с выхода блока 9 синхронизации. Пор дковый номер выхода, на который поступает сигнал в результате переключени , соответствует номеру синхроимпульса, В качестве переключател  может быть использован, например, сдвиговый регистр . Устройство работает следующим образом , С приходом управл ницего сигнала Пуск на вход 11 блока 9 синхронизацин устройство подготавливаетс  к работе: обнул етс  счетчик 3, а переключатель б устанавливаетс  в такое положение, когда на всех его выходах присутствуют нулевые (запрещакицие) потенциалы. С приходом сигнала тактовой частоты на вход 10 блок 9 синхронизации начинает вырабатывать последовательность управл ющих сигналов, котора  обеспечивает работу устройства , т.е, сигналом с блока 9 синхрони . зации опрашиваетс  контролируемый дешифратор 12, на вход которого поступает содержимое счетчика 3, и пороговый элемент 1. На соответствующем выходе переключател  6 устанавливаетс  единичньв потенциал, соответствующий содержимому счетчика 3 (первый такт).Прн правильной работе дешифратора 12 на выходе порогового элемента 1 сигнал отсутствует, так как на группе его входов присутствует только один сигнал, а порог срабатывани  элемента равен 2, На выходе же соответствунлцего элемента группы И 4,1 -4.П присутствует единичный сигнал, который, пройд  через элемент ШШ 5, инвертируетс  элементом НЕ 7. Следойательно , на втором входе первого элемента ИЛИ 2 присутствует нулевой потенциал, в результате чего на выходе элемента ИЗ,  вл ющемс  выходом устройства, также присутствует потенциал. Сигналом с выхода блока 9 нулевой синхронизации опрашиваетс  элемеит И 8, и при наличии нулевого потенциала на его выходе происходит прибавление единицы к содержимому счетчика 3, Далее процесс контрол  дешифратора повтор етс  с новым модифицированным на плюс единицу содержимым счетчика 3, В случае, если единичный потенциал присутствует на двух и более выходах дешифратора 12, на выходе порогового элемента 1 по вл етс  единичный потенциал, который, пройд  элемент ИЛИ 2 и элемент И 8, поступает на вход блока 9 синхронизации и на выход устройства как индикаци  неисправности. Наличие единичного сигнала на входе блока синхронизации приводит к его останову. Считыва  содержимое счетчика 3, производ т определение неисправного (лишнего) выхода контролируемого дешифратора, В случае, когда вместо одного выхода дешифратора 12 возбужден другой его выход, неисправность обнаруживаетс  следующим образом. Каждым тактовым импульсом на вход соответствующего элемента группы И 4,1-4,ri через перекл1очатель б подаете разрешающий потенциал, и при наличии сигнала на соответствующем выходе дешифратора I2 на выходе элемента ИЛИ 5 присутствует единичный потенциал . Если же вместо одного выхода дешифратора 12 возбужден другой его выходу то на выходах всех элементов И группы отсутствуют единичные 5 . потенциалы и, следовательно, на выходе элемента ИЛИ 5 присутствует ну левой потенциал, который, пройд  эл мент НЕ 7, элемент ИЛИ 2 и элемент ИВ, поступает на вьгход устройства как и{здикаци  неисправности, а такж на вход блока 9 синхронизации и останавливает его. Этим фиксируетс  неисправность, заключающа с  в том, что вместо одного (требуемого) выхо да дешифратора 12 возбужден другой его выход. Индициру  состо ние счет чика ЗУ можно определить неисправный выход дешифратора. Использование предлагаемого устройства дл  контрол  дешифратора позвол ет контролировать соответствие выходного сигнала входной кодовой комбинации. Кроме того, предлагаемое устройство обеслечивает ш( вление всех видов отказов и сбоев в контроли1 уемом дешифраторе. Таким образом, значительно повышаетс  достоверность контрол  и упрощаетс  диагностика неисправности. Формула изобретени  Устройство дл  контрол  деши4фат ра, содержащее пороговый злемент, выход которого роединен с первым входом эп&н&та ИЛИ, а группа входов соединена с выходами контролиру емого дешифратора, отличаюоц е е с   тем, что, с целью повыше ни  достоверности контрол , в него введены группа элементов И, переклю чатёль, второй элег4ент ИЛИ, элемент НЕ, элемент И, счетчик и блок синхронизации , причем первые входы элементов И группы соединены с выходами контролируемого дешифратора, а вторые входы - соответственно с группой выходов переключател , выходы элементов И группы соединены соответственно со входами второго элемента ИЛИ, выход которого через элемент НЕ соединен со вторым входом элемента ИЛИ, первый вход блока синхронизации  вл етс  тактирующим входом устройства, второй вход блока синхронизагщи соединен с первым входом счетчика, с первым входом переключател  и  вл етс  управл ющим входом устройства, первый выход блока синхронизации соеда1нен со вторым входом счетчика, первый выход которого соединен с информационными входами контролируемого дшпифратора , второй выход счетчика соединен с третьим -входом блока синхронизации ,второй выход которого соединен со Входом порогового элемента и со входом синхронизации контролируемого дешифратора, третий.выход блока синхронизации соединен со вторым ВХОДСЯ4 переключател , а четвертый выход - со BTOfftiM входом элемента И, вызсод которого соединен с четвертым входом блока синхронизации и  вл етс  выходом сигнала сбо  устройства. Источники информации, прин тые во внимание при экспертизе 1.Селлерс Ф. Методы обнаружени  ошибок в работе ЭЦВМ. М., Мир, 1972, с.228.
  2. 2.Авторское свидетельство СССР 9 544969, кл. G Об F 11/00, 1974 (прототип).
SU792844169A 1979-11-23 1979-11-23 Устройство дл контрол дешифратора SU886001A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792844169A SU886001A1 (ru) 1979-11-23 1979-11-23 Устройство дл контрол дешифратора

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792844169A SU886001A1 (ru) 1979-11-23 1979-11-23 Устройство дл контрол дешифратора

Publications (1)

Publication Number Publication Date
SU886001A1 true SU886001A1 (ru) 1981-11-30

Family

ID=20861188

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792844169A SU886001A1 (ru) 1979-11-23 1979-11-23 Устройство дл контрол дешифратора

Country Status (1)

Country Link
SU (1) SU886001A1 (ru)

Similar Documents

Publication Publication Date Title
SU886001A1 (ru) Устройство дл контрол дешифратора
SU1352420A1 (ru) Логический пробник
SU762014A1 (ru) Устройство для диагностики неисправностей цифровых узлов 1
SU746629A1 (ru) Устройство дл отображени информации
SU1251189A2 (ru) Устройство дл контрол полупроводниковой пам ти
SU911532A1 (ru) Устройство дл контрол цифровых узлов
SU936005A1 (ru) Устройство дл контрол преобразователей угла поворота вала в код
SU744582A2 (ru) Устройство дл диагностики неисправностей в логических схемах
SU896597A1 (ru) Устройство дл св зи объектов контрол с системой контрол
SU1175022A1 (ru) Устройство дл контрол серий импульсов
SU809118A2 (ru) Устройство дл обнаружени ошибокВ РЕгиСТРЕ СдВигА
SU1045229A1 (ru) Устройство дл диагностировани сбоев синхронизируемой цифровой системы
SU607218A1 (ru) Устройство дл контрол цифровых блоков
SU1725221A1 (ru) Устройство дл обработки реакции логических блоков
SU968817A1 (ru) Устройство дл автоматического контрол и поиска неисправностей
SU841125A1 (ru) Счетчик импульсов с контролем ошибок
SU773736A1 (ru) Устройство дл контрол запоминающих матриц на магнитных пленках
SU868776A1 (ru) Устройство дл контрол неисправностей объекта
SU1070562A1 (ru) Устройство дл контрол логических блоков
SU1132291A1 (ru) Устройство дл регистрации сигналов неисправности
SU1179348A1 (ru) Устройство дл автоматического контрол блоков
SU598240A1 (ru) Коммутатор
SU811315A1 (ru) Устройство дл индикации
SU1448308A1 (ru) Цифровой измеритель длительности фронта импульса
SU660053A1 (ru) Устройство дл контрол микропроцессора