SU849193A1 - Устройство дл обмена информацией - Google Patents

Устройство дл обмена информацией Download PDF

Info

Publication number
SU849193A1
SU849193A1 SU792840112A SU2840112A SU849193A1 SU 849193 A1 SU849193 A1 SU 849193A1 SU 792840112 A SU792840112 A SU 792840112A SU 2840112 A SU2840112 A SU 2840112A SU 849193 A1 SU849193 A1 SU 849193A1
Authority
SU
USSR - Soviet Union
Prior art keywords
block
information
inputs
outputs
output
Prior art date
Application number
SU792840112A
Other languages
English (en)
Inventor
Андрей Андреевич Авдюхин
Владимир Григорьевич Воржев
Владимир Григорьевич Колосов
Владимир Григорьевич Корольский
Original Assignee
Ленинградский Ордена Ленина Поли-Технический Институт Им. M.И.Кали-Нина
Предприятие П/Я P-6973
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Поли-Технический Институт Им. M.И.Кали-Нина, Предприятие П/Я P-6973 filed Critical Ленинградский Ордена Ленина Поли-Технический Институт Им. M.И.Кали-Нина
Priority to SU792840112A priority Critical patent/SU849193A1/ru
Application granted granted Critical
Publication of SU849193A1 publication Critical patent/SU849193A1/ru

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Description

Изобретение относится к вычислительной технике и может быть исполь- * зовано при построении специализированных мини-ЦВМ для управления технологическим оборудованием, например станками с программным управлением. 5
Известны устройства обмена информацией между ЦВМ и объектом управления, в которых функции регистров связи выполняют ячейки накопителя.. Обраще- .. ние к ним производится через блок, выборки, сигналом с каждого из выходов которого возбуждается очередная ячейка из группы фиксированных ячеек. Высокая помехоустойчивость данного устройства достигается за счет использования внешних устройств (ДУ) с динамической памятью, информация в которых периодически обновляется под управлением блока выборки [>]· 20
Недостатком таких устройств является ограниченность возможностей по варьированию количеством и составом ВУ, обусловленная жесткостью соеди2 нений выходов блока выборки с ключами коммутаций, а также тем, что количество ВУ ограничено сверху количеством ячеек накопителя, выполняющих функ- , ции регистров связи. Последнее обстоятельство, а также то, что блок выборки должен управлять последовательностью опроса этих ячаеек, обусловливает другой недостаток - сложность блока выборки при большом количестве ВУ.
Наиболее близким к предлагаемому по технической сущности является устройство для обмена информацией, содержащее накопитель, имеющий две группы ячеек, дешифраторы адреса считывания и записи, выходы которых подключены к адресным входам первой группы . ячеек накопителя, усилители считывания , входы которых подключены к разрядным шинам накопителя, а выходы подключены к числовой магистрали, регистр адреса, выходы которого подключены через первые ключи ко входу дешифратора считывания, а входы подклю з 849193 4 чены к адресному полю числовой магистрали, блок выборки ячеек второй группы, выходы которого подключены к адресным шинам ячеек второй группы, регистр регенерации, входы которого подключены к разрядным шинам записи накопителя, ключи коммутации, включенные между информационным полем числовой магистрали и узлом сопряжения, блок запросов на обмен, выходы ю которого подключены ко входам блока выборки ячеек второй группы, дешифратор, выходы которого подключены к управляющим входам ключей коммутации, а входа через вторые ключи подключе- 15 ны к адресному полю числовой магистрали, блок управления, первый выход которого соединен со входом считывания блока выборки ячеек второй группы, третий выход подключен к управляющим вхо-20 дам дешифратора считывания и вторых ключей, четвертый выход подключен к управляющим входам дешифратора записи, регистра регенерации и первых ключей.
Такая структура обладает широкими 25 возможностями для варьирования числом ВУ при постоянном и небольшом количестве выходов блока обращения к накопителю. Так как обеспечивается свободная адресация регистров связи, 30 в качестве которых используюся ячейки первой группы. В то же время каждая ячейка первой группы используется для хранения очередного адреса из поля адресов, соответствующего ей. ЭТО35 дает возможность задавать программно как размеры поля связи ячеек, так и расположение его в накопителе. Общее количество ячеек первой группы ограничивает количество полей, что состав- 40 ляет широкие возможности ддя варьирования числом ВУ И.
. Недостатком известного устройства является низкое быстродействие, так 45 как обмен одним словом производится за два обращения к накопителю. В первом обращении производится извлечение . из второй группы ячеек накопителя очередного адреса ячейки связи. Во 50 втором обращении производится считывание по данному адресу из первой группы ячеек накопителя ячейки связи.
„ 55
Цель изобретения - повышение быстродействия устройства.
Поставленная цель достигается тем, что в устройство, содержащее первый блок памяти, соединенный информационным входом с выходом регистра регенерации, адресным входом - с выходом регистра адреса, входом управления считыванием - с первым выходом, блока синхронизации, входом управления записью - со вторым выходом блока синхронизации, а информационным выходом с информационным входом второго блока памяти, информационный выход которого соединен через блок усилителей адресного поля с первым информационным входом регистра регенерации, через блок усилителей информационного поля со вторым информационным входом регистра регенерации, информационным входом коммутатора вывода и информационным выходом коммутатора ввода, входы управления записью и считыванием второго блока памяти подключены соответственно к третьему и четвертому выходам блока синхронизации, а адресные входы - к соответствующим выходам блока формирования запросов на обмен и входом первого элемента ИЛИ, выход которого соединен с первым входом первого элемента И, выходом подключенного к управляющему входу блока усилителей информационного поля а вторым входом - к первому выходу блока синхронизации и первому входу второго элемента И, второй вход и выход которого соединены соответственно с выходом блока усилителей адресного поля и :входом: дешифратора, выходы которого подключены к соответствующим адресным входам коммутаторов ввода и вывода, информационные входы коммутатора ввода и информационные выходы коммутатора вывода соединены с соответствующими входами и выходами блока согласования с объектом, введены второй и третий элементы ИЛИ, группа элементов И и дешифратор нуля, причем входы второго и третьего элементов ИЛИ соединены соответственно со вторым и третьим выходами блоков синхронизации, а выходы - соответственно с синхронизирующими входами первого блока памяти и регистра регенерации, первый информационный вход которого соединен со входом регистра адреса и первыми входами элементов И группы, вторые входы которых подключены к первому выходу блока синхронизации, а выходы - ко входам дешифратора нуля, выходом соединенного со входом блока синхронизации.
На чертеже изображена блок-схема, предлагаемого устройства обмена информацией.
Устройство содержит'накопители и 2. Ячейки накопителя 1 выполни- 5 ют функции регистров связи. Ячейки накопителя 2 предназначены для хранения начальных адресов массивов ячеек обмена, расположенных в ячейках накопителя Ϊ. Разрядные шины ю накопителя 2 подключены ко входам группы 3 блоков усилителей, блока 4 усилителей адресного поля, информационные выходы которого подключены к шинам 5 адресного поля числовой . и магистрали, и-блока 6 усилителей информационного поля, информационные выходы которого подключены к шинам 7 информационного поля числовой магистрали. 20
Информационные шины 7 и адресные шины 5 числовой магистрали подключены ко входам регистра 8 регенерации, выходы дешифраторов 9 считывания и дешифраторов 10 записи под- 25 ключены к адресным входам накопителя 1. Регистр 11 адреса через коммутатор 12 соединен со входом дешифратора 9 считывания, включающего дешифратор 13 первой ступени, коммута- 30 тор 14 и дешифратор 15 второй ступени.
Совокупность накопителя 1, дешифраторов 9 и 10 и коммутатора 12 образует первый блок памяти. Второй блок 35 памяти состоит йз накопителя 2 и блока 16 выборки, включающего узел 17 считывания и узел 18 записи,.
Входа узлов 17 и 18 подключены к выходам блока 19 формирования за- 40 просов на обмен. Каждому выходу блока 19 соответствует единственная ячейка накопителя 2. Выхода 20 блока 19 соответствуют запросам на вывод информации из накопителя в приемники 45 информации. Выходы 21 блока 19 соответствуют запросам на прием информации от источников в накопитель, при этом они подключены ко входам первого элемента ИЛИ 22, выход которого подк- 50 лючен к первому входу первого элемента И 23.
Шины 5 адресного поля числовой магистрали подключены к информационным входам второго элемента И 24,. выходы которого подключены ко входам дешифратора 25. Выхода дешифратора 25 подключены к адресным входам ключей и 27 коммутатора вывода и ключей 28 коммутатора ввода.
Ключи 26 и 27 предназначены для коммутации сигналов из информационного поля числовой магистрали (шины 7) на устройства - приемники информации (например ЦАП?. Поэтому информационные входа ключей 26 и 27 подключены к шинам 7, а выходы - ко входам блока 29 согласования с объектом управления. Ключи 28 предназначены для коммутации выходов устройства - источников информации (например АЦП) на числовую магистраль. Входа ключей 28 подключены к выходам блока 29, а выходы ключей 28 - к шинам 7 информационного поля числовой магистрали.
Блок 30 синхронизации имеет вход 31, который подключен к выходу дешифратора 32 нуля, соединенного входами с элементами И 33 группы. Четвертый 34 и третий 35 выходы блока синхронизации подключены к управляющим входам считывания и записи второго блока памяти. Входы второго и третьего элементов ИЛИ 36 и 37 соединены с первым 38 и вторым 39 и входами блока 30.
Устройство работает следующим образом.
Допустим, имеется запрос на вывод информации, т.е. возбуждён один из выходов 20 блока 19. Этот сигнал готовит цепи узлов 17 и 18 для обращения к фиксированной ячейке из накопителя
2. Работа устройства происходит под управлением импульсов, появляющихся на выходах 34,35,38 и 39 блока 30.
В первом такте появляется импульс на выходе 34. Этот импульс, поступая на управляющий вход узла 17, инициирует считывание ячейки накопителя 2, в которой хранится адрес начальной ячейки из массива ячеек гакопителя 1, соответствующего поступившему запросу на обмен. На выходах блока 4 появляются сигналы. Эта информация через шины 5 записывается в регистр 14 и в резистр 8 регенерации.
Во втором такте появляется импульс на выходе 35 блока 30. Под управлением этого сигнала, поступающего на управляющие входы узла 18 и регистра 8 регенерации, производится регенерация считанной в первом такте информации в прежней ячейке, а также запись адреса ячейки из регистра 11 через коммутатор 12 в дешифратор 13.
В третьем такте появляется импульс на выходе 38 блока 30. Под управлением этого сигнала производится считывание дешифратора 13, что вызывает считывание соответствующей ячейки 5 накопителя 1, а также передача адреса в первую ступень дешифратора 10 записи. На выходе блока 3 появляются сигналы, которые записываются в регистр 8 регенерации. Информация ад- 10 ресного поля слова обмена по шинам 5 записывается в регистр 11 адреса, кроме того, через элемент И 24 .она поступает на дешифратор 25, в результате чего открываются одни из ключей 15 коммутации, например ключи 28, и сигналы из информационного поля числовой магистрали по шинам 7 через ключи 26 поступают на входы блока 29. Кроме того, к адресному полю числовой магист- 20 рапи через элементы И 33 подключается дешифратор 32, который выявляет признак конца цикла (признаком конца цикла может быть равенство нулю (единице) всех разрядов адресного поля 25 слова обмена . Если есть признак, то возникает сигнал на выходе блока 32, и после четвертого такта работа устройства обмена прекращается до появления нового запроса на обмен. При 30 отсутствии сигнала на входе 31 блока 30 после четвертого такта цикл повторяется, начиная с третьего такта.
В четвертом такте возбуждается выход 39 блока 30. Под управлением 35 этого сигнала, поступающего на управляющие входы регистра 8 регенерации и дешифратора 10 записи, производится регенерация считанной в третьем такте информации по прежнему адресу 40 в ячейке накопителя 1, а также передача адреса очередного обращения из регистра 11 через открытый коммутатор 12 в дешифратор 13.
Таким образом, в течение третьего и четвертого тактов работы устройства (один цикл обращения к накопителю) производится выдача одного слова на 50 блок 29 и подготовка адресных цепей устройства к выдаче следующего слова обмена. Если признак конца цикла отсутствовал в третьем такте, то вновь возбуждается выход 38. Из ячейки на- 55 копителя 1 считывается очередное слово обмена и т.д. до тех пор, пока не будет считан весь массив слов обмена, соответствующий данному запросу на обмен, т.е. пока не появится признак конца цикла.
Работа по приему информации от источников отличается от описанного тем, что возбуждается один из выходов 21 блока 19 и присутствует сигнал на выходе элемента ИЛИ 22, который через элемент И 23, управляемый с выхода 38 блока 30, в третьем такте блокирует выходы блока 6 усилителей информационного поля разрядов слова обмена. Тем самым производится обнуление этого поля. Одновременно с выхода блока 29 информация поступает через ключи 28 и через числовую магистраль (шины 1) на входы регистра
8. В остальных тактах работы по приему информации не отличается от работы по выдаче.
Таким образом, для выдачи по запросу на обмен массива ячеек связи необходимо затратить количество обращений к накопителю, на единицу большее количества ячеек связи в этом массиве и плюс обращение к последней ячейке из массива ячеек, в которой находится признак конца цикла (для случая, если признаком конца является наличие нулей или единиц в адресном поле слова обмена). Если-под признак конца' цикла отвести один разряд в информационном поле слова обмена, то этого обращения не потребуется.
В предлагаемом устройстве по сравнению с известным где на выдачу одного слова обмена расходуется два обращения к накопителю, выдача массива слов обмена осуществляется с числом обращений·почти в два раза меньше.
В качестве накопителей в предлагаемом устройстве может использоваться память ЦВМ, обращение к которой производится через общий дешифратор адреса, обновление информации в них осуществляется с помощью обычной команды засылки, что устраняет необходимость в специальной команде и ведет к сокращению числа состояний микропрограммного автомата.

Claims (2)

1.Авторское свидетельство СССР № 507865, кл. G 06F 3/00, 1974.
2.Авторское свидетельство СССР по за вке № 2550392/18-24,
кл. G -06 Р 3/00, 1977 прототип .
SU792840112A 1979-11-06 1979-11-06 Устройство дл обмена информацией SU849193A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792840112A SU849193A1 (ru) 1979-11-06 1979-11-06 Устройство дл обмена информацией

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792840112A SU849193A1 (ru) 1979-11-06 1979-11-06 Устройство дл обмена информацией

Publications (1)

Publication Number Publication Date
SU849193A1 true SU849193A1 (ru) 1981-07-23

Family

ID=20859411

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792840112A SU849193A1 (ru) 1979-11-06 1979-11-06 Устройство дл обмена информацией

Country Status (1)

Country Link
SU (1) SU849193A1 (ru)

Similar Documents

Publication Publication Date Title
SU1561834A3 (ru) Устройство адресации к пам ти
GB1560157A (en) Apparatus for use with memory means
JPS5995783A (ja) 直交変換による3次元デジタル信号の格納方法および装置
SU849193A1 (ru) Устройство дл обмена информацией
EP0057096A2 (en) Information processing unit
SU1702383A1 (ru) Устройство сопр жени процессора с многоблочной пам тью
JP2000065904A (ja) 半導体試験装置
SU1587518A1 (ru) Устройство дл сопр жени процессора с группой блоков пам ти
SU1695382A1 (ru) Запоминающее устройство
SU1345202A1 (ru) Запоминающее устройство с произвольной выборкой
SU1022221A1 (ru) Буферное запоминающее устройство
SU1324071A1 (ru) Ассоциативное оперативное запоминающее устройство
SU1721631A1 (ru) Многоканальное буферное запоминающее устройство
SU1256034A1 (ru) Устройство дл сопр жени двух ЭВМ с общей пам тью
SU1575169A1 (ru) Устройство сортировки битов
SU1001070A1 (ru) Система дл обмена данными между информационными процессорами
SU1236493A1 (ru) Устройство дл сопр жени процессора с многоблочной пам тью
SU1287155A1 (ru) Микропрограммное устройство управлени
SU1388957A1 (ru) Устройство дл контрол многоразр дных блоков пам ти
SU760072A1 (ru) Устройство обмена 1
RU2058603C1 (ru) Запоминающее устройство
SU1656541A1 (ru) Система пр мого доступа к общей пам ти
SU733021A1 (ru) Запоминающее устройство
SU1246109A1 (ru) Коммутационное устройство
SU760077A1 (ru) Устройство для обмена информацией i