SU1345202A1 - Запоминающее устройство с произвольной выборкой - Google Patents

Запоминающее устройство с произвольной выборкой Download PDF

Info

Publication number
SU1345202A1
SU1345202A1 SU864079979A SU4079979A SU1345202A1 SU 1345202 A1 SU1345202 A1 SU 1345202A1 SU 864079979 A SU864079979 A SU 864079979A SU 4079979 A SU4079979 A SU 4079979A SU 1345202 A1 SU1345202 A1 SU 1345202A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
elements
inputs
information
block
Prior art date
Application number
SU864079979A
Other languages
English (en)
Inventor
Нина Андреевна Красилова
Зоя Владимировна Лепешонкова
Вячеслав Михайлович Ордынцев
Original Assignee
Предприятие П/Я Г-4903
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4903 filed Critical Предприятие П/Я Г-4903
Priority to SU864079979A priority Critical patent/SU1345202A1/ru
Application granted granted Critical
Publication of SU1345202A1 publication Critical patent/SU1345202A1/ru

Links

Landscapes

  • Bus Control (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в технике микро-ЭВМ при сопр жении 8-разр дного микропроцессора с 16-разр дными абонентами. Целью изобретени   вл етс  расширение функциональных возможностей запоминающего устройства с произвольной выборкой за счет реализации доступа к устройству абонентов с удвоенной (двухбайт ной) длиной информационного слова. Поставленно  цель достигнута путем введени  в запоминающее устройство блоков 1 и 5 коммутации данных записи и считывани , управл емых неиспользуемыми младшим и старшим разр дами входа 12 адреса. 2 з.п. ф-лы, бил. I (Л (puei

Description

„13
Изобретение относитс  к вычислительной технике.
Цель изобретени  - расширение iliyii- кциональных возможностей за счет pea- лизации доступа к устройству абонентов с удвоенной длиной слова.
На фиг.1 приведена функциональна  схема запоминающего устройства с произвольной выборкой; на фиг. 2 - п 5имер реализации блока шинных формирователей; на фиг.З - функциональна  схема блока коммутации данньгх записи; на фиг.4 -функциональна  схема блока коммутации данных считьгоани ; на фиг„5 - пример реализации блока накопителей; на фиг.6 - пример реализации блока управлени .
Запоминающее устройство с произвольной выборкой содержит блок 1 ком- мутации данньгх записи, блок 2 накопителей , блок 3 шинных формирователей, блок 4 управлени , блок 5 коммутации данных считывани  и имеет информационный вход 6 (16 разр дов), вход 7 разрешени  чтени , вход 8 Запись- Чтение, вход 9 выборки шины, вход 10 разрешени , информационный вход- вьпсод 11 (8 разр дов), вход 12 ад,ре- са (16 разр дов), информационный вы- ход 13 (16 разр дов).
Блок 1 коммутации данньк записи содержит элемент НЕ 14, элементы И 15 и 16, группу 17 из шестнадцати элементов И, группу 18 из восьми эле- ментов И, две группы 19 и 20 из восьми элементов ИЛ- кажда  и имеет первый информационный вход 21 (16 разр дов ), первый вход 22 управлени , второй информационный вход 23, второй вход 24 управлени , вход 25 разрешени , первый 26 и второй 27 информационные выходы.
Блок 2 накопителей содержит 128 запоминающих элементов 28 - 155, 16 элементов И 156 - 171 и имеет первый 172 и второй 173 информационные входы (по 8 разр дов), вход 174 выборки старшего байта, вход 175 выборки младшего байта, вход 176 выборки страниц (8 разр дов), вход 177 Запись-Чтение , вход 178 адреса (10 разр дов), первый 179 и второй 180 информационные выходы.
Блок 3 шинных формирователей со- держит элемент НЕ 181, первый 182 и второй 183 шинные формирователи и имеет -вход 184 выборки шины, вход 185 разрешени , информационный вх(5Д
22
186 (8 разр дов), ииформл ;нониьп1 вход-выход 187 (8 разр дов) и выход 188 (8 разр дов).
Блок 4 управлени  содержит дешифратор 189, элемент ИР 190, элемент И 191, элемент И-НК 192, элемент ИЛИ 193 и имеет; входы 194 адреса, выход 195 дешифрации адреса, выход 196 управлени  старшим байтом, выход 197 управлени  младшим байтом, инверсный 198 и пр мой 199 выходы старшего разр да адреса.
Блок 5 коммутации данньгх считывани  содержит первьт 200 и второй 201 регистры, группу 202 из восьми элементов ИШ-1, первую 203, вторую 204 и третью 205 группы из восьми элементов И и имеет первый 206 и второй 207 информационные входы (по 8 разр дов), вход 208 разрешени , первый 209 и второй 210 входы управлени , первый 211 (16 разр дов) и второй 212 (8 разр дов) информационные выходы.
Устройство работает следующим образом .
Абонент с двухбайтным словом подключаетс  к информационному входу 6 и к информационному выходу 13 устройства . К входу-выходу 11 устройства подключаетс  абонент с однобайтным словом (байтом), При работе со словаи адреса, поступающие на вход 12 ад- реса, принимают только нечетные значени  и измен  ютс  в пределах от до FFFFH, а при работе с байтами адреса принимают любые значени  в пределах от 4000Н до 7FFFH, что соответствует емкости запоминающего устройства 16 К байт или 8 К слов.
В режиме записи слова, поступающего на вход 6 устройства, информаци  с входа-выхода 11 устройства, пройд  через блок 3 шинных формирователей, блокируетс  на второй группе 18 элементов И блока 1 коммутации данных записи нулевым сигналом с выхода элемента И 16, поскольку старший разр д адреса А 15, поступающий на соответствующий вход 12 адреса устройства, равен 1, что  вл етс  признаком ть устройства со словами. Сигнал поступающий с первого входа 22 управлени  блока 1 коммутации данных записи на вход элемента И 15, открывает его и, таким образом, разрешает прохождение информации с информационного входа 6 устройства через группу 17 элементов И, группы 19 и 20 элементов lUW блока 1 коммутации данных записи на информациокные входы блока 2 накопителей.
Разр ды А1 - А10 адреса, поступающие на вход 178 адреса блока 2 накопителей , указьшают адрес слова в одной из восьми страниц блока 2 накопителей , причем номер требуемой страницы поступает на один из входов 176 выборки страниц блока 2 накопителей с соответствующего выхода дешифратора 189 блока 4 управлени . Поскольку в данном режиме младший разр д адреса (нечетный адрес), то на выходах 196 и 197 управлени  старшими и младшими байтами присутствуют сигналы высокого уровн , которые совместно с сигналом высокого уровн  на соответствующем входе 176 выборки страниц открьшают соответствующие элементы И 156 - 171, принадлежащие выбранной странице. По сигналу низкого уровн  на входе 8 Запись-Чтение устройства происходит запись слова в блок 2 накопителей .
В режиме записи байта При этом байт, пройд  с входа-выхода 11. устройства через блок 3 шинных формирователей , поступает на группу 18 элементов И блока 1 коммутации данных записи, открытую сигналом , дублируетс  на выходах групп 19 и 20 элементов ИЛИ. Таким образом, на информационные входы 172 и 173 блока 2 накопителей поступают два одинаковых байта, однако записываетс  один из них: при - старший байт, а при ф ф - младший - в cooтвeтcтвyюшд e запоминающие элементы блока 2 накопителей .
При чтении слова оба его байта, поступающие из блока 2 накопителей, записываютс  в регистры 200 и 201 блока 5 коммутации данных считьшани  по сигналу низкого уровн  на входе 7 разрешени  чтени  устройства. Поскольку в дачном режиме , группа
203элементов И блока 5 коммутации данных считывани  закрыта, а группы
204и 205 элементов,: того же блока открыты и пропускают два байта слова с выходов регистров 200 и 201 на первый информационный выход 211 устройства .
При чтении байта , в зависимости от младшего разр да адреса , считываетс  байт из области старшего либо младшего байта блока 2 накопителей
и записываетс  в один из регистров 200 или 201 блока 5 коммутации данных считывани . Далее считанный байт проходит через группу 202 элементов ИЛИ и через открытую сигналом А1 5- группу 203 элементов блока 5 коммутации данных считывани  на информационный вход 186 блока 3 шинных формирователей, пройд  которые байт по вл етс  на входе-выходе 11 устройства.

Claims (3)

1. Запоминающее устройство с произвольной выборкой, содержащее блок накопителей, блок шинных формирователей и блок управлени , входы которого соединены с первым и с двенадцатого по шестнадцатый разр дами входа адреса устройства, разр ды входа адреса с второго по одиннадцатый которого соединены с соответствуюш тми разр дами адресного входа блока накопителей, информационный вход-выход устройства соединен с информационным входом-выходом блока шинных формирователей, вход выборки шины и вход разрешени  которого соединены с одноименными входами устройства, вход Запись-Чтение ус тройства соединен с входом Запись-Чтение блока накопителей, входы выборки страниц которого соединены с выходами дешифрации адреса блока управлени , выход управлени  старшим байтом которого подключен к входу выборки старшего байта блока накопителей, вход выборки младшего байта которого подключен к выходу Q управлени  младшим байтом блока управлени , отличающеес  тем, что, с целью расширени  функциональных возможностей за счет реализации доступа к устройству абонентов с удвоенной длиной слова, в него вве-- дены блок коммутации данных записи и блок коммутапд и данных считьшани , причем информационный вход устройства соединен с первым информационным входом блока коммутации данных записи , вход разрешени  которого соединен с входом Запись-Чтение устройства, первый вход управлени  блока коммутации данных записи соединен с входом шестнадцатого разр да адреса устройства и с первым входом управлени  блока коммутации данных считьшани , второй вход управлени  которого соединен с .инверсным выходом старшего
5
5
513
разр да адреса блока управлени  и с вторым входом управлени  блока коммутации данных записи, первьй и второй информационные выходы которого соединены с первым и втор1 гм информационными входами блока накопителей, первый и второй информационные выходы которого соединены с первым и вторым информационными входами блока коммутации данных считывани , вход разрешени  которого соединен с входом разрешени  чтени  устройства, перньш и второй информационные выходы блока коммутации данных считьгаани  соединены с информационным выходом устройства и с информационным входом блока шинных формирователей, выход которого соединен с вторым информационным входом блока коммутации данных записи,,
2. Устройство по П.1, от л и - чающеес  тем, что блок коммутации данных записи содержит элемент НЕ, два элемента И, две группы элементов И, две группы элементов ИТШ, причем разр ды первого информационного входа блока соединены с первыми Входами соответствующих элементов И первой группы, вторые входы которых: подключены к выходу первого элемента И, первый вход которого соединен с первым входом управлени  блока, второй вход первого элемента И соединен с первым входом второго элемента И и с выходом элемента НЕ, вход которого соединен с входом разрешени  блока, второй вход управлени  блока соединен с вторым входом второго элемента И, выход которого соединен с первыми входами элементов Ji второй группы, вторые входы которых соединены с соответствующими разр дами- второго информационного входа блока, выходы с первого по восьмой элементов И первой группы подключены к первым входам элементов ИЛИ первой группы,, вторые входы которых соединены с выходами
3202
второй г руппы элементов И и с первыми входами элементов ИЛИ второй группы, вторые пходь которых соединены с выходами с дев тог о по шестнадцатый элементов И первой группы, выходы первой г руппы элементов КПИ соединены с соответст;вую1цими разр дами первого информационного выхода блока, выходы второй группы элементов ИЛИ соединены с соответствующими разр дами второго информационного выхода блока.
3. Устройство по п,1, о т л и чающеес  тем, что блок коммутации данных считывани  содержит два регистра, группу элементов ИЛИ и три группы элементов И, причем первый информационный вход блока соединен
с информационным входом первого регистра , вход разрешени  которого соединен с входом разрешени  блока и с входом разрешени  второго регистра, информационный вход которого соедииен с информационным входом блока, выходы регистра соединены с первыми входами элементов ИЛИ группы и с первыми входами элементов И третьей группы, выходы которых соединены с соответствующими разр дами первого информационного выходы блока, выходы элементов И второй группы соединены с соответствующими разр дами первого информационного вькода блока, первые входы элементов И второй группы соединены с выходами первого регистра и с вторыми входами элементов ИЛИ группы, выходы которых соединен) с первыми входами элементов И первой группы, выходы которых соединены с соответствующими разр дами второго информационного выхода блока, вторые входы элементов И первой группы соединены с вторым входом управлени  блока, первый вход управлени  блока
подключен к вторым входам элементов И второй и третьей групп.
ue.Z
17
19
JV
22
2
25
19
20
Фиг. 5
20В
200
202
208
т
209 210
//74
20
212
205
172
N
J80
V
т
189
т
196
198
Фиаб
Составитель И.Андреев Редактор И.Касарда Техред Л,Сердюкова Корректор С .Черни
Заказ 4922/48 Тираж 670Подписное
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб, д, 4/5
Производственно-полиграфическое предпри тие, г, Ужгород уЛо Проектна , 4
SU864079979A 1986-06-19 1986-06-19 Запоминающее устройство с произвольной выборкой SU1345202A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864079979A SU1345202A1 (ru) 1986-06-19 1986-06-19 Запоминающее устройство с произвольной выборкой

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864079979A SU1345202A1 (ru) 1986-06-19 1986-06-19 Запоминающее устройство с произвольной выборкой

Publications (1)

Publication Number Publication Date
SU1345202A1 true SU1345202A1 (ru) 1987-10-15

Family

ID=21242325

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864079979A SU1345202A1 (ru) 1986-06-19 1986-06-19 Запоминающее устройство с произвольной выборкой

Country Status (1)

Country Link
SU (1) SU1345202A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Полупроводниковые запоминающие устройства и их применение. Под ред. А.ЮоГордонова. - М.: Радио и св зь, 1981, с. 344. ГСП.КТС ЛИУС-2, Элемент оперативной пам ти КС54.09. Техническое описание и инструкци по эксплуатации г ШЗ.069.00810, Харьков, с.8. *

Similar Documents

Publication Publication Date Title
US5392411A (en) Dual-array register file with overlapping window registers
GB1360930A (en) Memory and addressing system therefor
SU1345202A1 (ru) Запоминающее устройство с произвольной выборкой
JPH05113929A (ja) マイクロコンピユータ
SU894866A1 (ru) Устройство коммутации
SU1163358A1 (ru) Буферное запоминающее устройство
SU733020A1 (ru) Запоминающее устройство
SU1022216A1 (ru) Устройство дл контрол доменной пам ти
SU769622A1 (ru) Запоминающее устройство
US4077029A (en) Associative memory
SU1388957A1 (ru) Устройство дл контрол многоразр дных блоков пам ти
SU926712A1 (ru) Запоминающее устройство
SU815769A2 (ru) Посто нное запоминающее устройство
RU2115160C1 (ru) Устройство динамического изменения адресов памяти
SU773728A1 (ru) Матричный накопитель
SU1735907A1 (ru) Ассоциативное запоминающее устройство
SU504247A1 (ru) Посто нное запоминающее устройство
SU849302A1 (ru) Буферное запоминающее устройство
SU1188788A1 (ru) Устройство дл переадресации информации в доменной пам ти
SU980163A1 (ru) Посто нное запоминающее устройство
SU439810A1 (ru) Устройство обмена
SU1173446A1 (ru) Запоминающее устройство
SU1211870A1 (ru) Устройство коммутации
SU1339558A1 (ru) Программное устройство управлени
SU1372316A1 (ru) Запоминающее устройство дл графического диспле