SU824197A1 - Вычислительное устройство - Google Patents
Вычислительное устройство Download PDFInfo
- Publication number
- SU824197A1 SU824197A1 SU792773818A SU2773818A SU824197A1 SU 824197 A1 SU824197 A1 SU 824197A1 SU 792773818 A SU792773818 A SU 792773818A SU 2773818 A SU2773818 A SU 2773818A SU 824197 A1 SU824197 A1 SU 824197A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- bus
- output
- subtractor
- operand
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Description
1
Изобретение относитс к вычислительной технике и может быть исполь зовано в качестве узла ЭВМ дл полу- чени алгебраических сумм трех слагаемых и умножени на посто нные коэффициенты . .
Известно устройство дл последовательного алгебраического сложени и умножени на посто нный коэффициент , содержгицее регистры хранени сомножителей, сумматоры, дешифраторы , элементы И l.
Однако известное устройство имеет сложную структуру, и затраты оборудовани на его реализацию растут с ростом ДШ1НЫ используемой разр дной сетки. .
Наиболее близким к предлагаемому по технической сущности вл етс вычислительное устройство в избыточной системе счислени , содержащее сумматор-вычитатель, регистр сдвига, коммутатор, элемент И, элемент ИЛИ, причем вход первого операнда сумматора-вычитател соединен с шиной первого операнда устройства, вход второго операнда - с выходом первого элемента ИЛИ, первый вход котороч го соединен с шиной второго операнда устройства, а второй с вц
ходом элемента И, первый вход элемента И соединен с первой шиной управлени устройства, а второй вход с выходом коммутатора, вход управлени сумматора-вычитател соединен со второй шиной управлени устройства, а выход - с информационным входом регистра сдвига, разр дные выходы которого соединены с информационными вхо0 дами коммутатора, вход управлени которого соединен с третьей шиной управлени устройстваТ2.
Недостатком известного устройства вл етс отсутствие возможности
5 умножени в неизбыточной системе счислени .
Цель изобретени - расширение функциональных возможностей за счет умножени в неизбыточной системе счисле0 ни .
Поставленна цель достигаетс тем, что устройство, содержащее первый сумматлр-вычитатель, регистр сдвига, первый коммута ор, первый элемент И, 5 первый элемент ИЛИ, причем вход первого операнда сумматора-вычитател соединен с шиной первого операнда устройства, вход второго операнда с выходом первого элемента ИЛИ, первый вход которого соединен с шиной второго операнда устройства, а второй вход - с выходом первого элемента И, первый вход первого элемента И соединен с первой шиной управлени устройства, а второй вход - с выходом первого коммутатора, вход управлени первого сумматора-вычитател соединен со второй шиной управлени устройства, а выход - с информационным входом регистра сдвига, разр дные выходы которого соединены с информационными входами первого коммутатора , вход управлени которого Сое динен с третьей шиной управлени уст ройства, содержит второй коммутатор, второй сумматор-вычитатель, второй элемейт И, второй элемент ИЛИ, при этом разр дные выходы регистра сдвига соединены- с информационными входа ми второго коммутатора, вход управлени которого соединен с четвертой шиной управлени устройства, первый и второй входы второго элемента И со динены соответственно с п той шиной управлени устройства и выходом второго коммутатора, первый и второй вх ды второго элемента ИЛИ соединены со ответственно с выходом второго элеме та И и шиной третьего операнда устро ства, выход первого сумматора-вычитател соединен со входом первого on ранда второго сумматора-вычитател , вход второго операнда сумматора-вычитател соединен с выходом второго Элемента ИЛИ, вход управлени - с шестой шиной управлени устройства, а выход - с выходной шиной устройств На чертеже представлена схема пре ложенного устройства. Схема содержит первый сумматор-вы читатель 1, регистр 2 сдвига, первый коммутатор 3, первый элемент 4 И, элемент 5 ИЛИ, шину 6 первого операн да устройства, шину 7 второго операн да устройства, первую, вторую и третью шины 8-10 управлени устройст ва, -второй коммутатор 11, второй сум матор1-вычитатель 12, второй элемент 13 И, второй элемент 14 ИЛИ, четвертую и п тую шины 15 и 16 управлени .устройства, шину 17 третьего операнда устройства, шестую шину 18 управлени устройства, выходную шину 19 устройства. Устройство работает следующим образом , В режиме суммировани -вычитани по. шинам 8 и 16 подаютс сигналы, ко торые закрывают элементы 4 и 13 И. . Одновременно по шинам 9 и 18 на входы управлени сумматоров-вычитателей 1 и 12 подаютс сигналы, определ ющие выполн емую операцию (суммирование или вычитание). По шинам 6, 7 и 17 поступают последовательно коды трех операндов в пор дке от младшего разр да к старшим. На выходе второго , сумматора-вычитател 12 и выходной шине 19 устройства образуетс алгебраическа сумма операндов в зависимости от вида сигналов, поступающих по управл ющим шинам 9 и 18. Дл осуществлени режима умножени на посто нный коэффициент в неизбыточной системе счислени на шины 8 и 16 устройства подаетс набор управл ющих сигналов, который разрешает поступление информации с выходов коммутаторов 3 и 11 через элементы 4 и 13 И и элементы 5 и 14 ИЛИ на входы второго операнда сумматоров-вычитателей 1 и 12. В этом режиме работы операнды по шинам 7 и 17 не подаютс . Множимое поступает по шине 6 первого операнда. Подача множимого производитс последовательнЕлм кодом в пор дке от младших разр дов к старшим . Разр ды суммы с выхода сумматора-вычитател 1 поступают на вход регистра 2 и вход первого операнда сумматора-вычитател 12. Информаци с выходов регистра 2 поступает через коммутатор 3, элемент 4 И, элемент 5 ИЛИ на вход второго операнда первого сумматора-вычитател 1, а через коммутатор 11, элемент 13 И и элемент 14 ИЛИ на вход второго операнда -сумматора-вычитател 12. Очевидно, разр д регистра 2, с выхода которого информаци подаетс в сумматоры-вычитатели 1 и 12.определ етс сигналами, поступающими по шинам 10 и 15. В режиме умножени на посто нный коэффициент сумматор-вычитатель 12 работает в режиме вычитани . При этом вычитаемым вл етс информаци , поступающа с выхода регистра 2. На выходе сумматора-вычитател 12 разр д за разр дом, начина с младшего образуетс произведение на посто нный коэффициент . Ниже приведен численный пример paiботы устройства в режиме умножени на посто1 нный коэффициент. Пример приведен дл обычной двоичной системы счислени . Пусть, например, требуетс умножить число X 1011011 на посто нный коэффициент К 10101010... Результаты расчета, произведенного в соответствии с чертежом, сведены в таблицу. 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10 9 8 7 б 5 4 3 2 1 О 1
Claims (2)
1.Автррское свидетельство СССР 557363, кл, G Об F 7/5, 1975.
2.Авторское свидетельство СССР по за вке № 2585524/18-24
кл. G Об F 7/39, 1978 (прототип).
17
19
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792773818A SU824197A1 (ru) | 1979-06-01 | 1979-06-01 | Вычислительное устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792773818A SU824197A1 (ru) | 1979-06-01 | 1979-06-01 | Вычислительное устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU824197A1 true SU824197A1 (ru) | 1981-04-23 |
Family
ID=20830970
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792773818A SU824197A1 (ru) | 1979-06-01 | 1979-06-01 | Вычислительное устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU824197A1 (ru) |
-
1979
- 1979-06-01 SU SU792773818A patent/SU824197A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0849664B1 (en) | Apparatus for computing transcendental functions quickly | |
EP0239899B1 (en) | Multiplier array circuit | |
EP0098685B1 (en) | Multiple bit encoding technique for combinational multipliers | |
GB1390385A (en) | Variable length arithmetic unit | |
US4110831A (en) | Method and means for tracking digit significance in arithmetic operations executed on decimal computers | |
US3641331A (en) | Apparatus for performing arithmetic operations on numbers using a multiple generating and storage technique | |
SU824197A1 (ru) | Вычислительное устройство | |
GB913605A (en) | Improvements in or relating to electronic calculating apparatus | |
Ashenhurst | The Maniac III arithmetic system | |
GB1476603A (en) | Digital multipliers | |
SU1223249A1 (ru) | Арифметическое устройство дл обработки комплексных чисел | |
JPH0797312B2 (ja) | 演算装置 | |
JPS54159833A (en) | Decimal multiplier | |
GB871477A (en) | Improvements in or relating to electric digital computers | |
SU822181A1 (ru) | Устройство дл умножени чиселВ дОпОлНиТЕльНыХ КОдАХ | |
SU991414A1 (ru) | Устройство дл умножени | |
SU1024910A1 (ru) | Матричное вычислительное устройство | |
JPS5663649A (en) | Parallel multiplication apparatus | |
SU868751A1 (ru) | Устройство дл умножени | |
ES8401272A1 (es) | "un registro de procesamiento para sistemas de procesamiento de una senal digital". | |
SU1517023A1 (ru) | Устройство дл умножени комплексных чисел | |
JPS5941122B2 (ja) | インチ・ミリ・デ−タ変換方式 | |
SU734683A1 (ru) | Устройство дл умножени п-разр дных чисел | |
SU754413A1 (ru) | Вычислительное устройство в избыточной системе счисления 1 | |
SU805304A1 (ru) | Устройство дл вычислени сумм произведений |