SU809199A1 - Многоканальный многомерныйцифРОВОй КОРРЕлОМЕТР - Google Patents

Многоканальный многомерныйцифРОВОй КОРРЕлОМЕТР Download PDF

Info

Publication number
SU809199A1
SU809199A1 SU782698195A SU2698195A SU809199A1 SU 809199 A1 SU809199 A1 SU 809199A1 SU 782698195 A SU782698195 A SU 782698195A SU 2698195 A SU2698195 A SU 2698195A SU 809199 A1 SU809199 A1 SU 809199A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
counter
address
Prior art date
Application number
SU782698195A
Other languages
English (en)
Inventor
Борис Сергеевич Демченко
Николай Олегович Герусов
Арнольд Францевич Зубович
Юрий Иванович Грибанов
Владимир Николаевич Андреев
Original Assignee
Краснодарский Ордена Трудовогокрасного Знамени Завод Электро-Измерительных Приборов
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Краснодарский Ордена Трудовогокрасного Знамени Завод Электро-Измерительных Приборов filed Critical Краснодарский Ордена Трудовогокрасного Знамени Завод Электро-Измерительных Приборов
Priority to SU782698195A priority Critical patent/SU809199A1/ru
Application granted granted Critical
Publication of SU809199A1 publication Critical patent/SU809199A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

Изобретение относитс  к цифровой электроизмерительной технике и предназначено дл  из|уюрени  в реальном масштабе врекени автокоррел ционной функции кмогомерного случайного процесса, имеющего п случайных составл ющих и представл квдего собой матрицу размера плп коррел ционньсс функций. При этом все элементы матрицы вычисл ютс  одновременно. ИзобЕЮтение может быть использова но в системах автоматического управлени , обработки измерительной информации , технологического контрол , технической диагностики и т.д. В насто щее врем  известны и полу чили широкое распространение цифровы коррелометры параллельно-последовательного действи , которые вычисл ют в реальном масштабе времени m ордииа автокоррел ционной функции случайного процесса одного канала измерени  или m ординат взаимной коррел цион ной функции случайных процессов двух каналов измерений. Известен коррелометр, который можно назвать двухканальным (по числу обрабатываемых случайных процессов ) , содержащий два аналого-цифровы преобразовател  (АЦП), два регистра сомножител , в которые из АЦП поступают дискретные отсчеты входных сигналов , множительное устройство,сум- матор произведений,входное sanoNSHHSuoщее устройство (ЗУ) дл  хранени  дискретных отсчетов входных сигналов и выходное запоминающее устройство дл  хранени  частичных сумм произведений отсчетов в процессе вычислени  и после их завершени . Количество запоминаекмЯ ординат . во входном ЗУ дл  некоррелированной выборки входных сигналов,частично коррелированной и сильно коррелированной различно и зависит от степени коррелированности отсчетов. При сильно коррелированной выборке требуетс  входное ЗУ на m чисел. При некоррелированной выборке требуетс  входное ЗУ на одно число, при этом обрабатываютс  входные сигнгшы с наибольшим значением верхней частоты по сравнению с другими способами выборки, однако при некоррелированной выборке входных сигналов требуетс  значительное увеличение длительности обрабатываемой реализации по сравнению с сильно коррелированной выборкой.
На практике увеличение длины реализации не всегда возможно,так как длина реализации может быть ограничена услови ми эксперимента или стационарности процесса. Особенно часто встречаютс  задачи с ограниченными услови- ми стационарности в управлении технологическими про-цессами .
Во многих задачах технологического контрол , автоматического управлени , технической диагностики, самонастройки и т.д. необходимо вычисл ть в реальном масштабе времени взаимные и автокоррел ционные функци нескольких случайных процессов (авто-КФ многомерного процесса). Такие задачи можно решать, использу  необходимое количество (по числу вычисл емых коррел ционных функций) описанных двухканальных коррелометро параллель но-последов ательного действи  fl .
Однако подобна  вычислительна  система дорога, сложна по количеству используемого оборудовани  и ее применение не всегда оправдано.
Наиболее близким к предлагаемому  вл етс  многоканальный цифровой коррелометр , содержащий блок управлени  , выход которого подключен ко входу адресного счетчика, выходы адресного счетчика через дешифратор подключены к запоминающему устройств выход которого соединен с сул№1атором подключенным к блоку умножени , выхс сумматора соединен с запоминакндим устройством, аналого-цифровые преобразователи по числу каналов, выход каждого из которых подключен ко входам регистра сомножител  своего канала , блок выбора сомножителей,входы которого соединены с выходами младши разр дов адресного счетчика, а выходы подключены,соответственно,к первы входам введенных в каждый канал блоков схем И, вторые входы которых подключены ко входам соответствующих регистров сомножителей, а третьи входы объединены и подключены ко входам блока управлени , выходы блоков схем И объединены и подключены ко входам блока умножени  t2} .
Недостатком такого устройства  вл етс  возрастание статистической погрешности при обработке реализаций ограниченной длительности или стационарности , а также возможность по влени  дополнительной погрешности погрешности синхронности.
При решении многих задач технологического контрол  автоматического управлени , технической диагностики, например при ферментации белкововитаминных концентратов из нормальных парафинов нефти, требуетс  работа коррел тора с ограниченными по длительности реализаци ми случайного процесса или с ограниченными услоВИЯМИ стационарности в управлении процессом, а следовательно, необходимость введени  алгоритмов частично и сильно коррелированных выборок , которые совместно с некоррелированной выборкой перекрывают весь диапазон возможных реализаций .случайного процесса.
Работа описанного прототипа только с относительно длинными и стационарными реализаци ми случайного (Процесса при наличии в нем широкого набора функциональных узлов сужает его функциональные возможности,увеличивает статистическую погрешность вычислений и, сл едовательно, неприемлема дл  разрабатываемого коррелометра .
Цель изобретени  - повьииение точности вычислений.
Поставленна  цель достигаетс  тем, что в многоканальный многомерный цифровой коррелометр, содержгидий адресный счетчик СТВЕЙНИХ разр дов, аналого-цифровые преобразователи,входы которых  вл ютс  соответствуквдиьм входами коррелометра, а выход каждог аналого-цифрового преобразовател  подключен ко входам первого и второго регистров сомножителей, выходы ка одого из которых соединены с первыми входами соответствующих блоков элементов И первой и второй группы, вторые входуа блоков элементов И подключены к первому выходу блока синхронизации , третьи входы блоков элементов И соединены с выходом блока выбора сомножителей, входы которого подключены к разр дным выходам адресного счетчика ь4падших разр дов, выходы блоков элементов И первой группы подключены к соответствующим входам первой группы блока у лножени , выход которюго соединен с первы входом сумматора, второй вход которого подключен к выходу блока пам ти, адресный вход которого соединен с выходом дешифратора, перва  группа входов которого подключена к разр дным выходам адресного счетчика младших разр дов, информационный вход блока пам ти подключен к выходу сумматора , введены два коммутатора,третий блок элементов И, блок сравнени  адресов, элемент 2И-ИЛИ, блок задани коррелированности выборки, счетчик коррелированности выборки и счетчик адреса входных отсчетов, информационный вход которого соединен с выходом счетчика коррелированноути выборки, управл ющий вход - со вторым выходом блока синхронизации, третий, четвертый , п тый и шестой выходы которого подключены.соответственно,к управл ющим входам первого и второго коммутаторов , к первым входам элемента 2 И-ИЛИ и третьего блока элементов И, выходы элементов И второй группы подключены, соответственно, ко второй группе входов третьего блока элементов И и первой группе входов второго коммутатора, выход которого сое динен со второй группой входов блока умножени , выход третьего блока элементов И соединен с информационным входом блока пам ти, выход которого соединен со вторым входом второго коммутатора, первый вход счетчика коррелированности выборки и второй вход элемента 2 И-ИЛИ подключены к выходу адресного счетчика младших разр дов, вход которого соединен с седьмым выходом блока синхро низации, первый вход которого соединен с выходом блока сравнени  адресов , выхода блока задани  коррелированности выборки соединены,соответственно , со вторым входом счетчика коррелированности выборки и со вторы входом блока синхронизации, выходы счетчика адреса входных отсчетов под ключе ны. соответственно к первым вхоДсЛ1 первого коммутатора, блока сравн ни  адресов и адресного счетчика старших разр дов, второй вход которо го соединен с выходом элемента 2 И-ИЛИ, а выход адресного счетчика старших разр дов подключен ко вторым входам блока сравнени  ещресов и первого коммутатора, выход которого соединен со вторым входом дешифратора . Предлагаемый коррелометр включает в себ  п аналого-цифровых преобразователей - АЦП 1, выходы которых соединены со входами регистров сомножителей 2, поразр дные выходы регистров 2 соединены со входами блоков элементов И 3, количество элементов И в блоке равно числу разр дов в регистре . Каждый, из разр дных выходов регистра соединен с одним входом одного элемента И, второй вход элег«1ента И всех блоков - с блоком синхронизации 4; третий вход схем совпадени  с соответствующим выходом блока 5 выбора сомножителей (пар сомножителей ) . выходы первой группы элементов И подключены к первой группе входов блока умножени  б, выход которого подключен ко входу сумматора 7 произведений,  вл гадегос  регистром числа выходного блока пгцл ти 8 (БП). Выбор адреса БП.производитс  с помощью дешифратора 9,соединенного с адресным счетчиком 10, точнее, с разр дными выходами адресного счет чика младших разр дов 11. Вход адресного счетчика 12 старших разр дов подключен к выходу элемента 2 И-ИЛИ 13, первый вход которого соединен с выходом адресного счетчика младших разр дов, второй вход - с третьим выходом блока 4. Первый выход блока задани  коррелированности выборки 14 соединен со входом блока 4, второй выход - со входе счетчика корр лированности выборки 15, второй вход которого подключен к выходу адресного счетчика 11 младших разр дов, а выход - ко входу счетчика 16 адреса входных отсчетов. Выход счетчика 12 соединен со входом блока сравнени  адресов 17 и со входом коммутатора 18, выход которого св зан со входом дешифратора 9, второй вход счетчика адреса входных отсчетов - с четвертым выходом блока 4, а выход - со вторым входом счетчика 12, а также со вторым входом блока сравнени  17 и с дешифратором 9 через коммутатор 18, третий вход которого соединен с п тым выходом блока 4. Выход блока срав ,неНИН 17 адресов св зан со вторым входом блока 4, седьмой выход которого соединен со входом коммутатора 19, второй и третий вход которого подключены , соответственно, к выходам второй группы элементов И 3 и к выходу ВП 8, а выход кокмутатора 19 соединен со второй группой входов блока умножени  6. Шестой выход блока синхронизации 4 соединен со входом третьего блока элементов И 20, вторые входы которого св заны с выходами второй группы первых элементов И 3, а выходы - со входом БП 8. На коммутатор 19. MOt-yT поступать значени  входных отсчетов, записанные в ВП 8, и далее ко вторым входам блока умножени . Управление прохождением информации через блок 20, а также выбор направлени  на коммутаторе 19 осуществл етс  блоком 4. албор направлени  адреса производитс  коммутатором 18, при этом дл  записи (считывани ) в (из) ВП8 частичных сумм произведений коррел ционных функций используетс  адресный счетчик 10, а запись (считывание) в (из) БП8 входных отсчетов производитс  по адресу из счетчика.11 младших разр дов и счетчика адреса входных отсчетов 16, Управление коммутатором 18 осуществл етс  от блока синхронизации. 4. Счетчик 16 реверсивный, управление сложением-вычитанием осуществл етс  от четвертого выхода блока синхронизации . Перенос на счетчик 12 от счетчика 11 может быть эаблоки- рован по команде, поступаквдей от третьего выхода блока 4 на второй вход элемента 2 И-ИЛИ 13. На блоке 14 задани  коррелированности выборки в зависимости от степени коррелированности выборок устанавливаетс  число, которое поступает на первый вход блока 4 дл  выбора соответствующего гшгоритма вы- f числений (программ работы коррелометра ) , а со второго блока задани  через установочные вход счетчика 15 коррелированности ьыборок записываетс  коэффициент пересчета q в счетчик 15, Существует цепь из счетчика 16 адреса входных отсчетов на установо ные входы счетчика 12 дл  переписи адресной информации при коррелированных выборках. Выходы счетчиков 12 и 16 поступают на блок схемы сра . нени  адресов 17, результат сравнени  с выхода которого поступает на второй вход блока синхронизации 4 и  вл етс  признаком окончани  пересчета адресов. Выходы адресного счетчика 11 поступают на блок выбор сомножителей 5/, выход с которого управл ет выбором соответствующих сомножителей (входных отсчетов). В счетчике 11 производитс  пересчет тактовых импульсов блока 4 на п где число обрабатываемых процессов (входов). Счетчик 15 коррелированности выборок производит пер счет переносов счетчика 11 при неко релированных выборках на т, сильнокоррелированных - на 1, частично ко релированных - на q (). Счетчик 1Ь производит пересчет н S. При некоррелированных выборках , частично коррелированных 1- S т, сильнокоррелированных остальные т/2  чеек сохран ютс  дл  вычислени  коррел ционных функций. Счетчик 12 производит пересчет на m при некоррелированных и на m-S при коррелированных выборках. Все дополнительно введенные блок состо т из известных элементов/например задатчик коррелированности 14 представл ет собой переключатель с определенной коммутацией его контактов , а счетчик корредированности 15 - двоичный счетчик с переменным коэффициентом передачи. Предлагаемый коррел тор работает при некоррелированной (НКВ), сильнокоррелированной (СКВ) и частично коррелированной (4KB) выборках вхо ных сигналов. Математическа  модель алгоритма при 4KB .S (v-).|ciV.K )atj, ( где R -оценка ординат коррелированной функции; -шаг задержки; -объем выборки (число циклов накоплени ); -коэффициент пересчета; -количество запоминаемых ординат (степень коррелированности); 0,1. .(S-1) ; К,. 0,1... (q-1) - коэффициенты i 1,2...п; j 1,2...п; V - текущий цикл накоплеX ,, xi - значени  дискретных отсчетов. При СКВ () формула (1) видоизмен етс  в соответствии с К ,j О и МАКС К т-1. При НКВ () формула (1) видоизмен етс  в соответствии с q-m: К,,0, К К 0,1. ..... ,т-1. Алгоритм НКВ, описанный в характеристике известного устройства, выполн етс  в предлагаемом коррелометре таким же образом, дл  чего блок синхронизации 4 по сигналу блока 14 блокирует прохождение информации через блок 20, запрещает работу счетчика 16 и блока сравнени  17, разрешает прохождение переносов от счетчика 11 к счетчику 12 и разрешает прохождение информации от элементов И 3 через коммутатор 19 на блок 6, а также от счетчика 12 через коммутатор 18 на дешифратор 9. Дл  вновь введенных гшгоритмов СКВ и 4KB,-также как и дл  НКВ, отводитс  m  чеек ЗУ дл  вычислени  коррел ционных функций. Часть отведенных  чеек т используетс  дл  хранени  частичных сумм произведений в ходе обработки, а после нее дл  хранени  ординат (точек) КФ. Друга  часть  чеек S используетс  дл  хранени  входных отсчетов. При сильнокоррелированной выборке СКВ , m m-rS Перед обработкой случайных процессов сильно коррелированной выборки (СКВ) производитс  предварительна  записьвходных отсчетов по адресам  чеек S дл  всех КФ. Процедура обработки случайных процессов , также как и при некоррелированной выборке, состоит из N полных циклов вычислений. Каждый полный цикл вычислений состоит из трех подциклов. В течение первого подцикла вычислений определ ютс  i произведений по одному дл  каждого временного сдвига К дТ (К 0,1.., ffl-l). Каждый первый подцикл состоит из тчастных циклов первого подцикла, в течение каждого из которых вычисл етс  по одному произведению дл  одного значени  временного сдвига . Каждый частный цикл первого подцикла состоит из п- тактов. В течение такта вычисл етс  произведение одной из пар сомнож телей. Во втором подцикле вычислений производитс  параллельный сдвиг входных отсчетов по адресам S на один адрес так, что отсчеты с максимальным сдвигом стираютс , а первые адреса  чеек 5 всех КФ освобождаютс  дл  записи вновь поступагацих отсчетов . Каждый второй подиикл состоит из S частных пиклов второго подцикла, в течение которого производитс  сдвиг на один адрес дл  одного временного сдвига вход щих отсчетов. Каждый частный цикл второго подцикла состоит из п тактов. В течение такта производитс  сдвиг отсчета на один адрес. В течение третьего подцикла производитс  запись вновь поступивших входных отсчетов в первые адреса  чеек S. Третий подцикл состоит из п тактов. В течение каждого такта производитс  запись одного отсчета. Предварительна  запись входных отсчетов состоит из S частных циклов записи., в течение которых записываютс  все входные отсчеты дл  всех КФ дл  каждого временного сдвига. В течение частного цикла записываютс  все отсчеты с одним сдвигом КдТ. Частный цикл состоит из п тактов. -В течение такта записы|ваетс  один отсчет. Рассмотрим работу коррелометра при предварительной записи входных отсчетов и дл  V -того полного цик ла вычислений СКВ. В исходном состо нии от блока 14 в блок синхронизации 4 поступает сигнал, указывающий иа сильно коррелированную выборку, и одновременно в счетчик 15 коррелированности выборок по установленным входам заноситс  код, поэвол кадий производит пересчет переноса из счетчика 11 на 1. Счетчик 16 устанавливаетс  а единичное состо ние, а на управ л ющий вход поступает команда на разрешение вычитани . Сигналы адре са со счетчика 16 через коммутатор 18 поступают на вход дешифратора 9 прохождение гщреса осуществл етс  по команде от блока 4. Одновременн блок 4 вырабатывает разрешающий по тенциал на прохождение кодов, вход ных отсчетов на вход БП 8 от элеме тов И 3 через третий блок элемен-. тов И 20. Иэ блока 4 вызываетс  под программа предварительной записи входных отсчетов по адресам S.Выбо пар отсчетов (сомножителей) аналог чен выбору при некоррелированной в борке, но при этом дл  записи в БП используютс  отсчеты, наход щиес  регистрах 2(n+j). В результате выполнени  п первых тактов в послед ние адреса  чеек S записываютс  от счеты с самым большим временным сд гом. - Х.тЧ)Л-С, j i,2...n Первый частный цикл записи вход ных отсчетов заканчиваетс . На вто ром частном цикле из счетчика 16 вычитаетс  единица, а в счетчик 12 добавл етс  1 (перед записью сче чик 12 установлен в О).В результате выполнени  второго частного цикла в предпоследние адреса  чеек S запишутс  входные отсчеты. ,1 Xjgm-2)t:j На S-OM частном цикле по первому адресу 3 записываютс  отсчеты с минимальным сдвигом , ( .р.лг на счетчиках 16 и 12 после S частных циклов фиксируютс  одинаковые коды . Момент совпадени  кодов адресов фиксируетс  блоком сравнени  адресов 17, сигнал с которого поступает на блок 4, на этом предварительна  запись входных отсчетов заканчиваетс  При работе коррел тора на i) -ом полном цикле вычислений блок управлени  вырабатывает вначале подпрограмму первого подцикла. На регистрах сомножителей 2() наход тс -занесенные входные отсчеты на последнем такте (i)-l)-го цикла. Входные отсчеты с минимальным сдвигом записываютс  с регистров 2(n+j) в ВП 8 по первым адресам  чеек. Эти отсчеты ,используютс  дл  вычислений на -i) -ом полном цикле. Подпрограмма вычислений ансшогична nporpawvie V -го полного цикла при некоррелированной выборке . Отличие состоит в том,.что вторые сомножители дл  получени  произведени  считывани  из ВП и через коммутатор 19 по команде от блока 4 поступают на вторые входы блока умно ени  б, блокируетс  прохождение информации на вход ВП 8 через йторой блок схем И 20 и прохождение информации от элементов И 3 на вход блока умножени  6. Считывание входных отсчетов из ВП 8 производитс  по адресу счетчиков 11 и 16, запись частичных сумм произведений - по адресу счетчиков 11 и 12. Счетчик 12 сброшен в О, в счетчике 16 установлен первый адрес  чеек 5. В течение первого подцикла вычислений получают набор произведений , которые суммируютс  с частичными суммами произведений -1 подцикла и получают (e-K)ui: к 0,i...m-l i,,2,..,n Сумма произведений с нулевым сдвигом записываетс  в  чейки т БП 8 по первому адресу, со сдвигом дТ - по второму адресу, со сдвигом (m-l)AT - по последнему адресу  чеек m БН 8, , При достижении единичного состо ни  16 блок синхронизации 4 переходит на подпрограмму второго подцикла и вырабатывает команду
на вычитание переносов счетчика 16 и запрет прохождени  переносов из счетчика 11 на счетчик 12. Счетчик 16 остаетс  в единичном состо нии, счетчик 12 сбрасываетс  в О. Адрес из счетчика 16 по установочным входам переписываетс  в счетчик 12 «(считанна  информаци  из БП 8 до перезаписи хранитс  на регистре И 8). Считывание входных отсчетов производитс  по адресам счетчиков 11 и 16, запись - по адресам счетчиков 11,12.
Дл  первых h тактов первого частного цикла входные отсчеты считываютс  из последних адресов  чеек S БП 8 и записываютс  по тем же адресам. В конце последнего такта первого частного цикла счетчик 12 сбрасываетс  в О, затем в него по установленным входам переписываетс  содержимое счетчика 16. По первому такту второго частного цикла второго подцикла перенос из счетчика 11 поступает в счетчик 16, где из содержимого вычитаетс  1. Дл  всех h. тактов второго частного цикла входные отсчеты-считываютс  по предпоследнему адресу  чеек, а записываютс  по последнему и т.д. Йа S-OM частном цикле входные отсчеты из первых  чеек S БП 8 пере писываютс  во вторые  чейки, освободив первые  чейки дл  з.аписи новых отсчетов. На этом второй подцикл заканчиваетс .
Блок 4 вырабатывает подпрограмму третьего подцикла, в результате которой на регистре 2 (i) 2 (n-fj) записываютс  отсчеты дл  вычислени  на (i-fl) полном цикле. Отсчеты на регистрах 2(i) заполн ютс  на +1 полный цикл вычислений, а отсчеты с 2() регистров записываютс  в БП 8 по первым адресам  чеек S. Вырабатываютс  команды дл  прохождени  входных отсчетов на вход БП 8 от выходов элементов И 3 второй группы через второй блок 20 и адреса на дешифратор от счетчика 16 через коммутатор 18.
На этом полный цикл вычислений оканчиваетс . Через N полных циклов вычислени  прекрамаютс  и в БП 8 оказываютс  оценки п коррел ционных функций по т ординат (точек) кажда  при сильнокоррелированной выборке входных сигналов.
Работа коррелометра при частично коррелированной выборке (4KB) входны сигналов аналогична работе при СКВ.
Дл  4KB m S (m m-fS) . Количество  чеек S, отводимых дл  записи в ЗУ входных отсчетов (или степень коррелированности ) определ етс  из соотношени  , где q - коэффициент пересчета счетчика 15.
В исходном состо нии от задатчика коррелированности 14 в блок синхронизации 4 поступает сигнал, указывгиощий на частнокоррелированную выборку, и одновременно в счетчик коррелированности заноситс  код, позвол кйдий производить пересчет в счетчике на
q m/S .
В результате предварительной записи входных отсчетов в  чейках будут зафиксированы отсчеты
X.CV(V-KM-C
к 0,1...S-1 j 1,2. . .п В течение пецвого подцикла вычисл етс  произведений по одному дл  каждого временного сдвига
(qK +KjUt; к:, 0,1...S-1;
0,l...q-l.
О.
Первый поддикл состоит из m S частных циклов. В пределах одного частного цикла вычисл етс  п произведений дл  одного временного сдвига ()AT, Частный цикл состоит из тактов. В течение одного такта первых п тактов из числа вычисл етс  одно произведение.
4.
,2.
m q. частного цикла вычисл ютс  произведени , которые суммируютс  с частичными суммами произведений т)-1 полного цикла, наход щимс  по первым адресам  чеек т и результаты записываютс  по тем же адресам.
i,jni---«
в течение первых п- тактов т частного цикла вычисл ютс  произведени , которые суммируютс  с частичными суммами произведений V-l полного цикла, наход щимис  по q адресам счетчика 12, и результаты Записываютс  по тем же адресам. V+5+1,
Е х..,( {еЧ2-)дг}
На mq частном цикле получаем SX.t(.,- e4S-i)ATj ,
и результаты записываютс  по m-q адресам счетчика 12. На последнем такте mg частного цикла на регистры 2{i) занос тс  отсчеты (q,Ati)At.
На первом такте т час -ного цикла счетчики 12 и 16 сбрасываютс  в О в счетчике 16 устанавливаетс  первый адрес  чеек, сигнал от блока 4 через схему 2 И-ИЛИ устанавливает в счетчике 12 второй адрес. На
частичных циклах процесс
11
ЗД

Claims (2)

  1. вычислений аналогичен т частным циклам, только результат вычислений записываетс  в  чейки m начина  со второго адреса и далее через q адресов. Частична  су ма произведений т., частного цикла -0+5 Е Х.(с}1)нМТ Хз 1 еЧ5-) 2-S и записываетс  по т -(q-1) адресам счетчика 12. Результат, полученный на m частном цикле, записываетс  по т адресам БП 8. В течение второго и третьего подцикла вычислений производитс  параллельный сдвиг входных отсчетов по адресам S и запись в БП 8 по первым адресам  чеек S всех вновь поступающих отсчетов. Второй и третий подциклы выполн ютс  так же как и при СКВ. На этом полный V -ый цикл заканчиваетс . Через N полных циклов вычислени  прекращаютс . В ЗУ фиксируютс  КФ по т ординат при 4KB входных сигналов. Предлагаелий коррелометр определ ет в реальном масштабе времени полный набор авто и взаимных корре л ционных функций п случайных процессов при некоррелированной, частичнокоррелированной и сильнокоррелированной выборке входных сигналов и может использоватьс  во многих област х науки, техники и народном хоз йстве. Наличие 4KB и СКВ входных сигна лов позвол ет использовать данный коррелометр в управлении технологи ческими процессами в большом диапазоне частот с ограниченной длительностью и стационарностью,уменьш статическую погрешность вычислений. Нсшичие 4KB расшир ет частотный диапазон обрабатываемых процессов сравнительно с СКВ почти на пор док пр том же быстродействии элементов схем Формула изобретени  Многоканальный многомерный дифровой коррелометр, содержащий адрес ный счетчик старших разр дов, аналого-цифровые преобразователи, вход которых  вл ютс  соответствующими входами коррелометра, а выход каждо го аналого-цифрового преобразовател подключен ко входам первого и второ го регистров сомножителей, выходы из которых соединены с первыми входами соответствующих блоков элементов И первой и второй группы соответственно, вторые входы блоков элементов И подключены к первому выходу блока синхронизации, третьи входы блоков элементов И соединены с выходом блока выбора сомножителей входы которого подключены к разр д ным выходам адресного счетчика мла ших разр дов, выходы блоков элемен тов И первой группы подключены к соответствующим входам первой груп : блока умножени , выход которого соединен с первым входом сумматора, второй вход которого подключен к выходу блока пам ти, адресный вход которого соединен с выходом дешифратора, перва  группа входов которого подключена к разр дным выходам адресного счетчика младших разр дов, информационный вход блока пам ти подключен к выходу сумматора, отличающийс  тем, что, с целью повышени  точности, в коррелометр введены два кс «мутатора, третий блок элементов И, блок сравнени  адресов, элемент 2 И-ИЛИ, блок задани  коррелированности выборки, счетчик коррелированности выборки и счетчик адреса входных отсчетов, информационный вход которого соединен с выходом счетчика коррелированности выборки, управл ющий вход - со вторим выходом блока синхронизации, третий, четвертый, п тый и шестой выходы которого подключены, соответственно к управл ющим входам первого и второго коммутаторов, к первым входам элемента 2 И-ИЛИ и третьего блока элементов И, выходы блоков элементов И второй группы подключены,соответственно , ко второй группе входов третьего блока элементов И и первой группе входов второго коммутатора, выход которого соединен со второй группой входов блока умножени , выход третьего блока элементов И соединен с информационным входом блока пам ти, выход которого соединен со вторым входом второго коммутатора,первый вход счетчика коррелированности выборки и второй вход элемента 2 И-ИЛИ подключены к выходу адресного счетчика младших разр дов, вход которого соединен с седьмлм выходом блока синхронизации, первый вход которого соединен с выходом блока ср.авнени  адресов, выходы блока эадани  коррелированности выборки соединены , соответственно со вторым входом счетчика коррелированности выборки и со вторым входом блока синхронизации , выходы счетчика адреса входных отсчетов подключены,соответственно , к первым входам первого коммутатора , блока сравнени  адресов и адресного счетчика старших разр дов, второй вход которого соединен с выходом элемента 2 И-ИЛИ, а выход адресного счетчика старших разр дов подключен ко вторым входам блока сравнени  адресов и первого коммутатора , выход которого соединен со вторым входом дешифратора. Источники информации, прин тые во внимание при экспертизе 1.Грибанов Ю.И.,и др. Автоматические цифровые коррел торы.М., Энерги , 1971, С. 152.
  2. 2.Авторское свидетельство СССР № 419895, кл. G Об F 15/34, 1974.
SU782698195A 1978-12-13 1978-12-13 Многоканальный многомерныйцифРОВОй КОРРЕлОМЕТР SU809199A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782698195A SU809199A1 (ru) 1978-12-13 1978-12-13 Многоканальный многомерныйцифРОВОй КОРРЕлОМЕТР

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782698195A SU809199A1 (ru) 1978-12-13 1978-12-13 Многоканальный многомерныйцифРОВОй КОРРЕлОМЕТР

Publications (1)

Publication Number Publication Date
SU809199A1 true SU809199A1 (ru) 1981-02-28

Family

ID=20799178

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782698195A SU809199A1 (ru) 1978-12-13 1978-12-13 Многоканальный многомерныйцифРОВОй КОРРЕлОМЕТР

Country Status (1)

Country Link
SU (1) SU809199A1 (ru)

Similar Documents

Publication Publication Date Title
SU809199A1 (ru) Многоканальный многомерныйцифРОВОй КОРРЕлОМЕТР
US3644724A (en) Coded decimal multiplication by successive additions
SU942037A1 (ru) Веро тностный коррелометр
RU2046251C1 (ru) Устройство для определения мест повреждения напорного трубопровода
SU951322A1 (ru) Статистический анализатор дл определени количества информации
SU924703A1 (ru) Устройство дл вычислени квадратного корн
SU480079A1 (ru) Устройство дл реализации алгоритма быстрого преобразовани фурье
SU962975A1 (ru) Цифровой знаковый коррелометр
SU1429110A1 (ru) Устройство дл делени
SU1003082A1 (ru) Цифровое устройство дл вычислени логарифма числа
SU326576A1 (ru) Устройство умножения
SU855658A1 (ru) Цифровое устройство дл вычислени функций
RU2063613C1 (ru) Способ автономных измерений физических величин
SU888114A1 (ru) Устройство дл вычислени логарифмов
SU491946A1 (ru) Устройство дл извлечени корн -ой степени
SU888111A1 (ru) Синусно-косинусный функциональный преобразователь
SU1357947A1 (ru) Устройство дл делени
SU714404A1 (ru) Дифференцирующе-сглаживающее устройство
SU922765A1 (ru) Устройство дл определени законов распределени веро тностей
SU1280598A1 (ru) Многоканальный микропрограммный счетчик
SU1249551A1 (ru) Устройство дл делени
SU819773A1 (ru) Устройство дл преобразовани СЕйСМичЕСКОй иНфОРМАции
SU1264200A1 (ru) Цифровой коррел тор
SU928363A1 (ru) Устройство дл выполнени преобразовани Фурье
SU419895A1 (ru) Многоканальный цифровой коррелометр