SU807305A1 - Устройство дл контрол цифровыхблОКОВ - Google Patents

Устройство дл контрол цифровыхблОКОВ Download PDF

Info

Publication number
SU807305A1
SU807305A1 SU792745104A SU2745104A SU807305A1 SU 807305 A1 SU807305 A1 SU 807305A1 SU 792745104 A SU792745104 A SU 792745104A SU 2745104 A SU2745104 A SU 2745104A SU 807305 A1 SU807305 A1 SU 807305A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
switch
control
unit
output
Prior art date
Application number
SU792745104A
Other languages
English (en)
Inventor
Элик Хаимович Лиснянский
Борис Хононович Хейман
Владимир Степанович Омелюсик
Original Assignee
Рижский Ордена Ленина Государствен-Ный Электротехнический Завод Вэф Им.B.И.Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рижский Ордена Ленина Государствен-Ный Электротехнический Завод Вэф Им.B.И.Ленина filed Critical Рижский Ордена Ленина Государствен-Ный Электротехнический Завод Вэф Им.B.И.Ленина
Priority to SU792745104A priority Critical patent/SU807305A1/ru
Application granted granted Critical
Publication of SU807305A1 publication Critical patent/SU807305A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Description

Изобретение относитс  к вычисли тельной технике. Известно устройство дл  проверки логических субблоков, содержащее счетчик, выходной регистр, блок анализа и индикации, узел контрол , узел управлени  и коммутатора fl.. Недостатком известного устройства  вл ютс  ограниченные функциональ ные В9зможности. Наиболее близким к предлагаемс 1у по технической сущности  вл етс  уст ройство дл  контрол  цифровых узлов содержащее- блок ввоДа, блок пгш ти, коммутатор, блок сравнени , блох индикацип , блок управлени  и регистр настройки, при этом первый выход бло ка ввода соединен с входом блока пам ти, выход которого подключен к первому входу коммутатора, выходами соединенного с внешними контактгми контролируемого узла, второй выход блока ввода соединен с входом блока управлени ,- выход которого подключен соответственно к управл ющим вхо дам блока ввода, блока пам ти и блока индикации, вход регистра настройки соединен с блоком сравнени  21. Недостатком известного устройства  вл етс  недостаточна  точность и диапазон контрол . Цель изобретени  - повышение точности контрол . . Дл  достижени  поставленной цели в устройство дл  контрол  цифровых блоков, содержащее коммутатор, блок индикации и накопитель, причем первый выход коммутатора подключен к первому входу блока индикации, второй и третий выходы коммутатора подключены соответственно к первому и второму входам накопител  введены адаптер, блок переключени , дополнительный коммутатор, блок питани , блок фиксации тестового слова, при этом вход-выход адаптера подключен к контролируемому объекту, первый вход адаптера соединен с выходом блока переключени , первый вход которого -подключен к четвёртому выходу коммутатора, п тый выход которого соединен со вторым входом адаптера , выход которого соединен с первым входом ксииму атора, второй вход которого соединен с первым выходом дополиительного коммутатора, второй выход которого подключен к первому входу блока фиксации тестового елова , выход которого соединен с третьи входом коммутатора, четвертый вход которого  вл етс  тестовым входом устройства, второй вход блока переключени  соединен с выходом блока питани , вход которого подключен к третьему выходу дополнительного коммтатора , четвертый выход которого соединен с третьим входом блока переключени , первый вход дополнительного коммутатора  вл етс  информационным входом устройства, объединен со вторым входом блока фиксации тестового слова и поключен к третьему выходу коммутатора, второй вход дополнительного коммутатора  вл етс  управл ющим входом устройства, п тый выход дополнительного коммутатора соедин.ен с третьим входом накопител , шестой выход дополнителного коммутатора подключен ко второму входу блока индикации.
На чертеже представлена структурна  схема предлагаемого устройства .
Устройство содержит блок 1 переключени , блок 2 питани , контролируемый объект 3, ад-аптер 4, коммутатор 5, блок 6 фиксации тестового слова, коммутатор 7, блок 8 индикации , накопитель 9, информационный вход 10, управл гадий вход 11 и тактовьт вход 12.
Первый вход блока 1 переключени  предназначен дл  подачи и отключени  от адаптера 4, питающего контролируемый объект 3, напр жени . Блок 2 питани  служит дл  подачи питающего напр жени  на контролируемый объект 3, причем уровень питающего напр жени  может измен тьс  в требуемом дл  контрол  диапазоне. Адаптер 4 предназначен дл  сопр жени  устройства с контролируемым объектом, а дл  подачи на объект тестового слова и тактовых импульсов служит коммутатор 5. Блок б фиксации тестового слова предназначен дл  формировани  тестового слова по накопленным изменени м. Ксммутатор 7 служит дл  распределени  и обработки данных, поступаиицих с информационного входа 10 и управл ющего входа 11, и дл  формировани  управл ющих воздействий на перечисленные блоки в устройстве.
Накопитель 9 предназначен дл  импульсов на контролируемом выходе с входа 12 контролируемого объекта 3. Блок 8 индикации предназ1Я указани  координат неиспpaBHOCT iianpHMep обрыв, короткое эа1Факание JI..H хода контрол  контролируемого о&&«цста 3.
Информационный вхо -адпрвдназначен дл  подачи на устройство-лунных о состо нии очередной операции KI . рол  и съема информации о состо нии блоков устройства, управл киций вход
11 которого служит дл  подачи на него сигналов управлени  и взаимодействи , например от ЭВМ. По тактовому входу 12 устройства производитс  подключение к устройству генератора тактовых импульсов.
Устройство работает следук цим образом .
Все операции выполн ютс  при подаче на управл ющий вход 11 команд действие или контроль. На первоМ такте обеих команд со стороны внешнего управл ющего устройства на информационный вход 10 выставл етс  информаци  о выборе данного устройства дл  контрол  и вид операции которую устройство должно выполнить Затем на управл ющий вход 11 подаетс  1-  часть команды,, коммутатор 7 подготавливает данные дл  управлени блоками устройства.
На втором такте команды действи внешнее управл кнцее Устройство смен ет инфо амацию на информационном входе 10 и подает на управл ющий вход 11 2-ю часть команды. При этом коммутатор 7 подает подготовленные данные на входы блоков устройства, и операции выполн ютс .
На втором такте команды контроль внешнее управл ющее устройство снимает с информационного входа 10 информацию и подает на управл ющий вход 11 2-ю часть команды. При этом KONDnytaTop 7 подает подготовленные данные на входы блоков устройства . Выполнение операции заключаетс  в подаче на информационный вход 10 информации о состо нии блоков устройства в сторону внешнего управл ющего устройства.
Проверка контролируемого блока выполн етс  в 2 этапа. 1-й этап начальный контроль, 2-й этап - рабоча  проверка.
На первом этапе коммутатор 7 подает на блок 1 переключени  сигнал о подключении к адаптеру 4 выходов ксхлмутатора 5, соответствующих входам подачи питани  на провер емый цифровой блок 3. Блок 6 фиксации тестового слова заполн етс  значени ми пассивных сигналов дл  контролируемого объекта 3, коммутатор 5 полностью подключаетс  к блоку б фиксации тестового слова., после чего к входу 12 подключаетс  конролируемый объект 3. Таким образом, на всех входах контролируемого объекта 3 установлены пассивные сигналы , и с него сн то питающее напр жение . Затем происходит последовательный прогон активного сигнала, начина  от первого контакта контролируемого объекта 3 до последнего, причем после подачи активного сигнала на каждый контакт происходит нтроль состо ни  остальных контакTo& C L целью вы снени  коротких замыканий на контролируемом объекте 3 контактами. В конце 1-го этапа блок 6 фиксации тестового слова устанавливаетс  в пассивное состо ние , коммутатор 7 подает на блок 1 переключени  сигнал о подключении к адаптеру 4 номинального напр жени  дл  работы провер емого цифрового блока.
2-й этап состоит из трех циклов, отличающихс  лишь значени ми питающего контролируемый объект 3 напр жени , номинальное, минимально допустимое и максимально допустимое. Установку значений питающего напр жени  на блоке 2 питани  производит коммутатор 7. Выполнение цикла состоит в выполнении необходимого количества микротестов, заключающихс  в формировании блоком б тестового слова путем накоплени  изменений и в проведении контрол  состо ни , всех контактов контролируемого объекта 3,
Во врем  проверки на блоке 8 индикации высвечиваетс  состо ние всех контактов контролируемого объекта 3 и координаты проверки, т.е. номер микротеста, номер контакта, на котором сформировалс  ошибочный сигнал. Состо ние контактов индицируетс  непосредственно с коммутатора 5, а координаты проверки индицируютс  посредством подачи их с коммутатора 7 по окончании ангшиза ситуации внешним управл ющим устройством.
Дл  проверки схем .типа счетчики, регистры коммутатор 5 переключает в сторону контактируемого объекта 3 при подаче соответствук дего управл ющего воздействи  от коммутатора 7 тактовый вход 12 на указанные в микротесте контакты.
Дл  проверки схем типа генератор, формирователь коммутатор 5 переключает в сторону накопител  . 9 при подаче соответствующего управл ющего воздействи  от .коммутатора 7 указанные в микротесте контакты, после чего на динамический накопитель 9 подаетс  управл ющее воздействие от коммутатбра 7 и накопитель 9 передает на двухнаправленный информационный вход 10 в сторону внешнего управл ющего устройства накопленную информацию .
Изобретение обеспечивает повышег ние точности контрол  за счет контрол  цифровых блоков на всем допустимом диапазоне питающего напр жени  после введени  в устройство управл емого блока питани . Кроме того обеспечиваетс  автоматический предварительный контроль замыкани  между контактами провер емого цифрово-го блока за счет введени  в устройство блока переключени .

Claims (2)

1.Авторское свидетельство СССР 477412, кл. 6 Об Е 11/00, 1976.
2.Авторское свидетельство СССР 198619, кл. G Об F 11/00, 1974 (прототип).
0
SU792745104A 1979-01-08 1979-01-08 Устройство дл контрол цифровыхблОКОВ SU807305A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792745104A SU807305A1 (ru) 1979-01-08 1979-01-08 Устройство дл контрол цифровыхблОКОВ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792745104A SU807305A1 (ru) 1979-01-08 1979-01-08 Устройство дл контрол цифровыхблОКОВ

Publications (1)

Publication Number Publication Date
SU807305A1 true SU807305A1 (ru) 1981-02-23

Family

ID=20818815

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792745104A SU807305A1 (ru) 1979-01-08 1979-01-08 Устройство дл контрол цифровыхблОКОВ

Country Status (1)

Country Link
SU (1) SU807305A1 (ru)

Similar Documents

Publication Publication Date Title
SU807305A1 (ru) Устройство дл контрол цифровыхблОКОВ
SU679945A1 (ru) Устройство дл контрол электронных объектов
SU813430A1 (ru) Устройство дл контрол логическихблОКОВ
SU883917A2 (ru) Устройство дл контрол монтажных схем
SU966764A2 (ru) Устройство дл испытани дискретных интеграторов
SU777873A1 (ru) Устройство проверки матриц коммутации
SU762014A1 (ru) Устройство для диагностики неисправностей цифровых узлов 1
SU1173449A1 (ru) Устройство дл контрол блоков пам ти
KR100430220B1 (ko) 피엘씨의 데이터 수집 방법
RU2127447C1 (ru) Система диагностирования цифровых устройств
SU963058A2 (ru) Устройство питани тактовыми импульсами систем телемеханики
SU883912A1 (ru) Устройство дл обнаружени неисправностей
SU868843A1 (ru) Устройство дл контрол блоков посто нной пам ти
SU1684757A1 (ru) Устройство дл диагностировани логических схем
SU1647569A1 (ru) Система дл контрол больших интегральных схем
SU799021A1 (ru) Устройство дл контрол блоковпОлупРОВОдНиКОВОй пАМ Ти
SU1697073A1 (ru) Устройство дл ввода информации с самоконтролем
SU1425688A1 (ru) Устройство формировани управл ющих сигналов дл потактового контрол микропроцессорной системы
SU734694A1 (ru) Устройство дл контрол логических блоков
SU1571590A1 (ru) Устройство дл контрол последовательности импульсов
SU1522209A2 (ru) Система дл контрол сложных релейных распределителей
SU840770A1 (ru) Способ контрол логическихСХЕМ
SU583437A1 (ru) Устройство дл функционального контрол
SU1273848A1 (ru) Способ обнаружени обрывов и коротких замыканий в электрическом монтаже
SU1177815A1 (ru) Устройство для тестового контроля цифровых блоков