SU1522209A2 - Система дл контрол сложных релейных распределителей - Google Patents

Система дл контрол сложных релейных распределителей Download PDF

Info

Publication number
SU1522209A2
SU1522209A2 SU874239007A SU4239007A SU1522209A2 SU 1522209 A2 SU1522209 A2 SU 1522209A2 SU 874239007 A SU874239007 A SU 874239007A SU 4239007 A SU4239007 A SU 4239007A SU 1522209 A2 SU1522209 A2 SU 1522209A2
Authority
SU
USSR - Soviet Union
Prior art keywords
block
elements
control
register
information
Prior art date
Application number
SU874239007A
Other languages
English (en)
Inventor
Николай Константинович Мамков
Федор Петрович Иванищев
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU874239007A priority Critical patent/SU1522209A2/ru
Application granted granted Critical
Publication of SU1522209A2 publication Critical patent/SU1522209A2/ru

Links

Landscapes

  • Emergency Protection Circuit Devices (AREA)

Abstract

Изобретение относитс  к контрольно-измерительной технике и  вл етс  усовершенствованием изобретени  по а.с. N1252780. Цель изобретени  - сокращение времени контрол  распределителей - достигаетс  введением в систему блока элементов НЕ, осуществл ющего инвертирование сигналов, которые большую часть времени проверки представлены единичной информацией, что также позвол ет непрерывно контролировать информацию на выходах объекта контрол  без потерь машинного времени на опрос. 1 ил.

Description

Изобретение относитс  к контрольно-измерительной технике и может быть использовано дл  автоматической проверки правильности функционировани  программно-управл емой электротехнической и радиоэлектронной аппаратуры и  вл етс  дополнительным к основному по автоСВо № 1252780
Цель изобретени  - сокращение времени контрол  распределителей.
На чертеже изображена функциональна  схема системы.
Система содержит цифровую вычислительную машину 1, сдвиговый регистр 2, блок сравнени  3, счетчик 4, тактовый генератор 5,, распределитель импульсов 6, шину тестовых сигналов 7, цепь запроса прерывани  8, шину адреса неисправности 9, шину эталонных сигналов 10, блок 1 гальванической разв зки, цепь останова 12, коммутатор 13, который в своем составе имеет блок свертки 14 и мультиплексор 15, регистр 16, шину адреса 17,шину
информации 18, таймер 19 и блок элементов НЕ 20.
Система работает следующим образом.
В каждом цикле проверки цифрова  вычислительна  машина 1 вьщает на объект контрол  очередной тестовый набор кодов, состо щий из единиц и нулей и по шине эталонных сигналов 10 записывает в регистр .16 эталонный набор кодов, соответствующий ответным сигналам контролируемого объекта,запускает тактовый генератор 5, которьгй начинает вырабатывать последовательность тактовых импульсов Запустив тактовый генератор 5, щфрова  вычислительна  машина I освобождаетс  от контрол  данного объекта и может быть использована дл  решени  других задач. По прин тии очередного кода на выходе провер емого устройства в цеп х с измен ющейс  информацией по вл ютс  сигналы в виде напр жени  посто нного или переменного toKa,которые в каждой цепи через диодный
IV
выпр мительный мост, стабилизатор тока и оптрон блока гальванической разв зки 11 поступают на входы блока свертки 14,
Сигналы объекта контрол  с неиз- мен ющейс  большую часть времени проверки информацией (напр жение шин питани  и ТоПо) через блок гальванической разв зки 11 поступают на вход блока элементов НК 20, с выхода которого сигналы в виде нулевого уровн  в каждом разр де поступают на блок свертки 14, После формировани  таймером 19 необходимой временной задержки распределитель импульсов-6 выдает управл ющий сигнал в регистр 16, Из  чеек первого адреса регистра 16 считьшаетс -информаци  об адресе уп- .равл емого входа мультиплексора 15 (по шине 17), который подключает шину Ш верхнего уровн  блока свертки 14 к блоку сравнени  3„ Одновременно из регистра 16 по шине 18 в блок сравнени  3 вьщаетс  эталонный код В результате сравнени  в блоке сравнени  3 образуетс  код, который по следзто- щему тактовому импульсу переписываетс  на сдвиговьй регистр 2 I В исходном состо нии сдвиговьш регистр 2, блок сравнени  3, счетчик 4 мультиплексор 15, регистр 16 таймер 19 обнулены, тактовый генератор 5 и распределитель импульсов 6 наход тс  в ждущем режиме о
I Блок сравнени  3 содержит регистр {формировани  результата и узел сравнени , который поразр дно сравнивает эталон (код, поступивший с регистра 16) и ответную реакцию объекта контрол  (код, поступивший с провер емого прибора через коммутатор 13)«Регистр блока сравнени  3 по управл ющему сигналу с распределител  импульсов 6 формирует код, содержащий нули . в тех разр дах, где произошло сравнение , и единицы, где информаци  в сравниваемых разр дах различна.
Блок свертки 14 и мультиплексор 15, которые.вход т в коммутатор 13, построены на логических элементах И и ИЛИ, при этом преобразованные в логический уровень сигналы с каждого выхода блока гальванической разв зки 11 сгруппированы по N (где, К - число разр дов блока сравнени  З) и подаютс  на первые входы элементов И, а также на входы элементов ИЛИ первого уровн , выходы которых также
сгруппированы по N и соединены с первыми входами других элементов и с входами элем ентов ИЛИ следующего уровн  и так далее
Таким образом, на каждом уровне свертки контролируемых сигналов становитс  в К.раз меньше, чем в предыдущем Свертку продолжают до тех
пор, пока количество контролируемых сигналов в вершине пирамиды не станет меньше или равно N. Вторые входы элементо1в. И мультиплексора 15  вл ютс  стробирующими, при подаче на которые сигнала из регистра 16 по шине адреса 17 происходит считывание информации в блок сравнени  3. Последующие тактовые импульсы поступают. на сдвиговый регистр 2 и счетчик 4,
где на каждом тактовом импульсе происходит сдвиг на один разр д и прибавление единицы к числу в счетчике .4, Если на выходе сдвигового регистра 2 по вл етс  сигнал лог. 1, что
свидетельствует о несовпадении одного из сигналов контролируемого блока с эталоном, то по цепи запроса прерывани  8 в ЦВМ поступает комаща Прерывание , Содержимое счетчика 4 в
этот момент указывает номер разр да, в котором произошло несравиение,Получив сигнал прерывани , ЦВМ I принимает и записьгаает в Пам ть содержи- мое счет-чика 4 по шине 9 адреса неисправности , после чего переходит к контролю других устройств При по в- лении следующего несовпадени  процесс повтор етс о
Отличие системы дл  контрол  слож- ных релейных распределителей от сие- тетш контрол  сложных релейных распределителей (прототип) заключаетс  в с едующемо При выдаче на объект контрол  питани  входного воздействи ,допустим Установка в исходное, когда напр жение на измен ющих свое состо ние контрольных цеп х равно нулю - (выключенное), а на неизмен ющих
свое состо ние (вклю енное) не равно нулю, которое на выходе блока 11 будет преобразовано в единичный уровень , на выходе блока элементов НЕ 20 и входе блока свертки 14 будет нулевой уровень во всех разр дах, так же
как и выключенных цеп х. Таким образом, вс  информаци  контролируемого устройства описана одним словом с нулевыми уровн ми и не требуетс 
51522209
дальнейшей развертки по уровн м,что позвол ет сократить в 7-8 раз количество эталонных слов в программе проверки и соответственно общее врем  контрол о В случае неисправности, - например несанкционированное сн тие питани  с одной из контролируемых шин, информаци ,на .выходе блока элементов НЕ 20 будет единичной, .Q что немедленно будет зафиксировано при очередном цикле провер - ки.
6 .

Claims (1)

  1. Формула из обре тек и-  Система дл  контрол  сложных релейных распред|ёлителей по авт.св. № 1252780, отличающа с  тем, что, с целью сокращени  времени контрол  распределителей, она содержит блок элементов НЕ, группа входов которого подключена к второй группе выходов блока гальванической разв зки , а группа выходов блока элементов НЕ соединена с второй группой информационных входов коммутаторав
SU874239007A 1987-04-30 1987-04-30 Система дл контрол сложных релейных распределителей SU1522209A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874239007A SU1522209A2 (ru) 1987-04-30 1987-04-30 Система дл контрол сложных релейных распределителей

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874239007A SU1522209A2 (ru) 1987-04-30 1987-04-30 Система дл контрол сложных релейных распределителей

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1252780A Addition SU276266A1 (ru) Автомат для просмотра снимков пузырчатых и опознавания событий на нихкамер

Publications (1)

Publication Number Publication Date
SU1522209A2 true SU1522209A2 (ru) 1989-11-15

Family

ID=21301924

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874239007A SU1522209A2 (ru) 1987-04-30 1987-04-30 Система дл контрол сложных релейных распределителей

Country Status (1)

Country Link
SU (1) SU1522209A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское сввдетельство СССР № 1252780, кло G 06 F 11/00, 1985„ *

Similar Documents

Publication Publication Date Title
EP0262330A2 (en) High performance clock system error detection and fault isolation
IT8322191A1 (it) Sottosistema di autoprova per sistema di protezione di reattore nucleare
US4222515A (en) Parallel digital data processing system with automatic fault recognition utilizing sequential comparators having a delay element therein
SU1522209A2 (ru) Система дл контрол сложных релейных распределителей
JPS61141022A (ja) キ−ボ−ド・インタ−フエ−ス回路の試験装置
US4926427A (en) Software error detection apparatus
GB1122472A (en) Systems for testing components of logic circuits
SU1548787A1 (ru) Устройство дл контрол счетчиков
SU1348838A2 (ru) Система дл контрол электронных устройств
RU2187142C1 (ru) Устройство для контроля параметров
SU1336037A1 (ru) Устройство дл контрол электрического монтажа
SU1173415A1 (ru) Устройство дл статистического контрол логических блоков
RU1784981C (ru) Устройство дл контрол последовательности прохождени сигналов
SU955072A1 (ru) Устройство дл проверки функционировани логических схем
SU1104589A1 (ru) Устройство дл контрол записи информации в программируемые блоки пам ти
SU1354195A1 (ru) Устройство дл контрол цифровых узлов
SU1252780A1 (ru) Система дл контрол сложных релейных распределителей
SU1255996A1 (ru) Система дл контрол параметров
SU1086433A1 (ru) Устройство дл тестового контрол цифровых блоков
SU1640694A1 (ru) Устройство дл контрол радиоэлектронных блоков
RU1790783C (ru) Устройство дл контрол логических узлов
SU1524069A1 (ru) Устройство дл контрол и измерени допустимого разброса параметров
SU1644168A1 (ru) Самодиагностируемое парафазное асинхронное логическое устройство
SU1539763A1 (ru) Устройство дл ввода информации
SU960826A1 (ru) Устройство дл контрол цифровых блоков