SU1252780A1 - Система дл контрол сложных релейных распределителей - Google Patents

Система дл контрол сложных релейных распределителей Download PDF

Info

Publication number
SU1252780A1
SU1252780A1 SU853845608A SU3845608A SU1252780A1 SU 1252780 A1 SU1252780 A1 SU 1252780A1 SU 853845608 A SU853845608 A SU 853845608A SU 3845608 A SU3845608 A SU 3845608A SU 1252780 A1 SU1252780 A1 SU 1252780A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
elements
information
inputs
Prior art date
Application number
SU853845608A
Other languages
English (en)
Inventor
Николай Константинович Мамков
Сергей Федорович Козлов
Федор Петрович Иванищев
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU853845608A priority Critical patent/SU1252780A1/ru
Application granted granted Critical
Publication of SU1252780A1 publication Critical patent/SU1252780A1/ru

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

Изобретение относитс  к контрольно-измерительной технике, может быть использовано дл  автоматической проверки правильности функционировани  программно-управл емой электротехнической и радиоэлектронной аппаратуры и позвол ет сократить программу и врем  контрол . От цифровой вычислительной машины 1 (ЦВМ) по шине 7 тестовых сигналов на контролируе- объект поступают тестовые сигналь ), отклик на которые от контролируемого объекта поступает через блок I I гальванической развертки на информационный вход коммутатора 13, который параллельно коммутирует сигналы с входа на выход под воздействием управл ющих сигналов, поступающих на адресный вход коммутатора 13 с регистра 16. В регистр 16 из ЦВМ 1 записываетс  информаци , содержаща  пары адресов входов ком татора 13, подлежащих коммутации, и код эталонного отклика, поступающего в блок 3 сравнени . При несовпадении кодов эталонного и контролируемого откликов , поступающих с коммутатора 13, на выходе блока 3 сравнени  по вл с 8 U) ютс  I в соответствующих разр дах. ю

Description

;. i м pt.( чанис.ываюп СЯ n сдвиговый pe- inri-p 2 и гдлиг аютс  на каждом так- le работ. cHCTPMiji. При несовпадении кчдпн сдвиговый регистр 2 выдает в ЦВМ 1 чапрос на прерывание, а счетИзобретение относитс  к контроль- но-ичмерительной технике и может быть использовано дл  автоматической проверки правильности функционировани  программно-управл емой электротехнической и радиоэлектронной аппаратуры .
Цель изобретени  - сокращение программ и времени контрол .
На фиг.I изображена функциональна  схема системы дл  контрол  сложных релейных распределителей; на фиг.2 - функциональна  схема составного элемента блока гальванической разв зки; на фиг.З - функциональна  схема коммутатора.
Система (фиг.1) содержит цифровую пычислительную машину 1, сдвиговый регистр 2, блок 3 сравнени , счет- гик 4, тактовый генератор 5. распределитель 6 импульсов, шину 7 тесто- Fibix сигналов, цепь 8 запроса прерывани , шину 9 адреса неисправности, шину 10 эталонных сигналов, блок 11 гальванической разв зки, цепь 12 останова, коммутатор 13, содержащий блок 14 свертки и мультиплексор 15, регистр 16, шину 17 адреса, шину 18 информации, таймер 19.
Блок гальванической разв зки состоит из групггы элементов (фиг. 2) гальванической разв зки, содержащих электромагнитное реле, состо щее из обмотки 20 и контакта 21, элемент Шт-НЕ 22 и резистор 23.
Коммутатор 13 (фиг.З) содержит младшую группу 24 элементов И, младшую группу 25 элементов ИЛИ, старшую группу 26 элементов И, старшую груп пу 27 элементов ИЛИ и оконечную rpyi ly 28 элементов И, в которые вход т элементы И 29-40, элементы ИЛИ 41- 52 и элементы И 53.
Система работает следующим обра- юм.
чик 4 - код адреса неисправности. С инхрониэаци  работы системы осуществл етс  тактовым генератором 5, таймером 19 и распределителем 6. 2 з.п. (tr-лы, 3 ил.
В каждом цикле проверки цифрова  вычислительна  машина считывает из пам ти очередной тестовый набор кодов , состо щий из 1 и О, выдает
управл ющий код на объект контрол  и по шине 10 эталонных сигналов в регистр 16 - эталонный набор кодов, соответствующим ответным сигналом контролируемого объекта, и по цепи запуска запускает тактовый генератор 5, который начинает вырабатывать последовательность тактовых импульсов. Запустив тактовый генератор 5, цифрова  вычислительна  машина 1 освобождаетс  от контрол  данного объекта и может быть использована дл  контрол  других устройств.
Тактовые импульсы поступают на распределитель 6 импульсов и таймер
19. Первые тактовые импульсы используютс  дл  формировани  временной задержки, необходимой дл  переключени  релейно-контактных устройств объекта контрол  (провер емого релейного распределител ). Задержка формируетс  с помощью таймера 19, который запускаетс  первым импульсом тактового генератора 5. Одновременно импульсы тактового генератора 5
поступают на первый вход распределител  6 импульсов, но последний не вырабатывает управл ющих выходных импульсов до прихода на второй вход разрешени  с выхода таймера 19.
После формировани  необходимой временной задержки распределитель 6 импульсов выдает первый управл юпщй сигнал в регистр 16, в последнем из  чеек первого адреса считываетс  информаци  об адресе управл ющего входа мультиплексора 15 (по шине 17), который подключает шину верхнего уровн  блока 14 свертки к блоку 3 сравнени . Одновременно из блока 16 по шине 18 в блок 3 срапне)П1  ныдлютс  эталонные сигналы. В результате сравнени  в блоке 3 сравнени  образуетс  код, содержащий единицы в тех разр дах, где не произоишо сравнени  По следующему тактовому импульсу код несравнени  переписываетс  на сдвиговый регистр 2. Последующие тактовые импульсы поступают на сдвиговый регистр 2 и счетчик 4, где по каждому тактовому импульсу происходит сдвиг на один разр д, и прибавление единицы к nicлy в счетчике Д. Если на выходе сдвигового регистра 2 по вл етс  сигнал логической еди1тцы, что свидетельствует о несовпадении одного из сигналов контролируемого блока с эталоном, то по цепи 8 Прерывание в цифровую вычислительную машину 1 поступает сигнал на прерывание . Содержимое счетчика 4 в этот момент указывает номер разр да, в котором произошло несравнение. Получив сигнал прерывани , цифрова  вычислительна  машина 1 принимает и записывает в пам ть содержимое счетчика А по шине 9 адреса неисправности , после чего цифрова  вычислительна  шина t переходит к контролю других устройств. При по влении следующего несовпадени  процесс повтор -. етс  .
Преобразование релейно-контактные сигналы с каждого выхода элемента гальванической разв зки сгруппированы по N (где N - число разр дов блока 3 сравнени ) и подаютс  на первые входь элементов И 29-37 младшей группы 2U элементов И, а также на входь1 элементов ИЛИ 41-49 младшей группы 25 элементов ИЛИ. Выходы указанных элементов ИЛИ также сгруппированы по N и соедине1гь с первыми входами других элементов И 38-40 старшей группы 26 элементов И и с входами элементов ИЛИ 50-52 старшей группы 27 элементов ИЛИ и т.д. Таким образом, на каждом уровне свертки контролируемых сигналов становитс  в N раз меньше, чем в предьщушем. Свертку продолжают до тех пор,пока количество контролируемых цепей в вершине пирамиды не станет меньше или равно N. Вторые входы элементов И  вл ютс  стробируюшими, при подаче на
них сигнала происходит считывание ий-55 Лог.1 на шинах Н, К) свидетельстформации , котора  присутствует навует о том, что несанкц о(гированные
первых входах элементов И. При от-состо ни  по входам 10-27 коммутатосутствии стробирующсго сигнала входра 13 отсутствуют, поэтом состо ни 
5
и выход элемеитор И разомкнуты. Таким образом, элементы И со стробиро- ванием - это мультиплексор, задача которого - подключать по команде 5 (строб) сигналы соответствующих групп входов коммутатора к N выходным М, Н, К информационным шинам.
Коммутатор 13 работает следующим образом.
О На вход блока 14 свертки поступают сигналы логических уровней в виде Лог.1 и Лог.О с блока 11, причем исходному (выключенному)состо нию выходов контролируемого объ- 5 екта соответствует Лог.О, а вклю- :ченному - Лог.1.Допустим, в данном 1цикле проверки сложного релейного распределител  при выдаче входного воздействи  (кода) выходь 2, 3 и 6 20 контролируемого объекта должнь включитьс . Соответственно на входах 2, 3 и 6 блока 14 свертки по вл ютс  электрические сигналы, соответствующие Лог.1, на всех остапьных будут Лог.О. Сигналы, соответствующие Лог. Г , поступают на первые входы элементов И 29 и 30, а также па второй и третий входы элемента ШШ 41 и третий вход элемента ИЛИ 42.
0 На вЕ 1ходах этих элементов и первых входах элементов И будут присутствовать Лог. 1, соответственно Лог.1 будет присутствовать на выходе элемента ПТИ 50 и первом входе элемента И 53.
После окончани  переходных процессов переключени  релейно-контакт- пых устройств контролируемого объекта и элементов блока 11 сопр жени 
0 распределитель 6 импульсов выдает
запрос в первую строку  чеек регистра 16, в которой записан адрес A|j высшего уровн  контрол  и эталонный код, который долже11 поступить через
5 соответствующие шины на блок 3 сравнени  . При подаче строба на вход А, т.е., на элементы И 53, выходы элементов ИЛИ 50-52 подключаютс  к выходн})1М шинам М, Н, К. На первый
0 вход блока 3 сравнени  подаетс  код 100, а на второй - аналогичный эталонный код, эаписаш1ый в первой строке регистра 16. Сравнение ответного и эталонного кодов (отсутствие
5
5
элементов И 32-37 опрашивать не имеет смысла. Весь этот массив цепей иг норируетс  .
На второй строке регистра 16 записан адрес А ,Q (Б рассматриваемом примере А,р - это информаци  с выходов элементов ШП1 41-ДЗ) и эталонна  информаци  011. Из сравнени  кодов по отсутствию Jlor.t на выходе эл мента ИЛИ 43 игнорируетс  массив входов 7, 8 и 9, коммутатора 13, так как наличие на выходе элемента ИЛИ 43 Лог.О свидетельствует об отсутствии несанкционированных состо ний на входах 7, 8 и 9. Остаетс  убедитьс  в правильности информации на входах . В третьей строке регистра 16 записан адрес А, и эталонтш код 110, а в чествертой - адрес А2 и эталонный код 00. По данным адресам аналогично описанному стробируют соответствующие элементы И 29 и 30, и на блок 3 сравнени  поступает информаци  вначале с входов 1-3, затем 4-6. Таким образом осуществл ет- с  локализаци  выходных цепей контролируемого объекта, которые в данном цикле проверки имеют включенные состо ни ; одновременные без затрат машинного времени контролируютс  все остальные выходные цепи на отсутствие несанкционированных включений.
В случае несравне}{и  с эталонным кодом кода с любого уровн  сверки по цепи В Прерывание, как описано выше , в цифровую вычислительную машину 1 поступает сигнал на прерывание пос ледн   принимает и записывает содержимое счетчика 4 по шине 9 адреса неисправности. По результатам сравне ии  кодов цифрова  вычислительна  машина 1 либо продолжает проверки контролируемого объекта, либо производит расшифровку неисправности, определ   адрес (номер выходного контакта контролируемого объекта) неисправности . Алгоритмы поиска неисправности анапог ичны описанному алгоритму работы с коммутатором 13.
При наличии лишней Лог.1 в ответном коде номер элемента ИЛИ, с которого пришла лиа1Н   Лог.1 соответствует адресу мультиплексора 15, на который следует подать строб, чтобы сразить информацию на ее входе и, тлки образом, установить номер выход  контролируемого объекта, имеюпк го неглнкционированное состо 527804
ние. Например, лишн   Jlor.l бьша обнаружена в самом первом такте контрол  на самом верхнем уровне контрол  по адресу А, в третьем разр де 5 слова (шина К), что соответствует выходу элемента ИЛИ 52. В следующем такте контрол  подают строб по адресу А, и определ ют, с каким из элементов ИЛИ 47-49 поступает несанкциот- 10 нированна  Лог.1. Затем в зависи- от результата анализа определ ют номер адреса мультиплексора 15 AJ, Ag или А, подава  строб на который подключают соответствующие це15 пи контрол  и определ ют номер контакта , имеющего несанкционированное (включенное) состо ние.
Дл  более полной проверки контролируемого объекта часто требуетс  провер ть не только факт срабатывани  тракта и отсутствие несанкционированных состо ний выходов, но и факт отключени  каналов при сн тии 25 команды управлени  или обнулени  неконтролируемого объекта. В этом случае факт отключени  выходных реле распределител  устанавливаетс  после контрол  информации на самом нем уровне свертки А на отсутствие Лог.1, что резко сокращает программу и врем  проверок.
35
40
45
50
S3

Claims (3)

1. Система дл  контрол  сложных релейных распределителей, содержаща  цифровую вычислительную машину, блок сравнени , сдвиговый регистр, счетчик, тактовый генератор и рас- пределитель импульсов, первый, второй и третий выходь которого соединены соответственно с управл ющим входом блока сравнени , управл ющим входом сдвигового регистра}тактовыми входами счетчика и сдвигового регистра , информационный вход которого соединен с информационным выходом блока сравнени , а выход - с входом Прерывание цифровой вычислительной машины, информационный вход которой соединен с информационным выходом счетчика, выход переноса которого соединен с входами Останов цифровой вычислительной машины и тактового генератора, выход которого соединен с первым входом распределител  импульсов, а вход Запуск - с управл юищм выходом цифровой вычислительной машины, первый информационный выход которой подсоединен к входу контролируемого объекта, о личающа с  тем, что, с целью coKpaniefcHH программ и времени контрол , введены блок гальванической разв зки, коммутатор, регистр и таймер, первый управл ющий вход которого соединен с выходом переноса счетчика, второй управл ющий вход - с выходом тактового генератора, а выход - с вторым входом распределител  импульсой, четвертый выход которого соединен с управл ющим входом регистра, информационный вход кото- рого соединен с вторым информационным выходом цифровой вычислительной машины, информационный выход - с вторым информационным входом блока сравнени , первый информационный вход которого соединен с информационным выходом коммутатора, адресный вход которого соединен с управл ющим выходом регистра, информационный вход - с информационным входом бло- ка гальванической разв зки, информационный выход которого подсоединен к выходу контролируемого объекта.
2. Система поп.1,отличаю- га а   с   тем, что коммутатор со- держит оконечную группу элементов И и группы элементов И и ИЛИ, причем первые входы младшей группы элементов И соединен. с соответствующими разр дами информационного входа комь|у 1 лто 5; ( И входами кпадшей группы элементов ИЛИ, РЫХОДЫ которой соединены с первыми входами следующей группы элементов И и входами следую ией группы элементов ИЛИ, причем входы старшей группы элементов ИЛИ соединь :Го с пегг.;,;ми входами старшей группы элементов И и выходами предп1егт вующей группы элементов ИЛИ,а выходы - с первыми входаж оконечной группы элементов И, выходы которой соединены с соответствующими разр дами .информационного выход  коммутатора и выходами групп элементов И, вторы входы оконечной группы элементов И и групп элементов И соединены с соответствующими разр дами адресного входа коммутатора.
3. Система по п.1, о т л и ч а- ю щ а   с   тем, что блок гальванической разв зки содержит в каждом разр де электромагнитного реле, резистор и элемент ИЛИ-НЕ, причем один вывод обмоток электромагнитных реле заземлен, а другой соединен с соответствующими разр дами информационного входа блока, разр ды информационного выхода которого соединены с выходами соответствующих элементов ИЛ}1-НЕ, вход которого соединен через резистор с источником питани  и выводом контакта электромагнитного реле, другой вывод контакта электромагнитного реле заземлен.
MiiiMwOfWDi mo
Редактор В.Петраш
Составитель В.Копылов
Техред В.Кадар Корректор Т.Колб
Заказ A62I/49 Тираж 671 Подписное ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д.4/5
Производственно-полиграфическое предпри тие,г.Ужгород,ул.Проектна ,4
SU853845608A 1985-01-18 1985-01-18 Система дл контрол сложных релейных распределителей SU1252780A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853845608A SU1252780A1 (ru) 1985-01-18 1985-01-18 Система дл контрол сложных релейных распределителей

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853845608A SU1252780A1 (ru) 1985-01-18 1985-01-18 Система дл контрол сложных релейных распределителей

Publications (1)

Publication Number Publication Date
SU1252780A1 true SU1252780A1 (ru) 1986-08-23

Family

ID=21159250

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853845608A SU1252780A1 (ru) 1985-01-18 1985-01-18 Система дл контрол сложных релейных распределителей

Country Status (1)

Country Link
SU (1) SU1252780A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 696464, к . G 06 F 11/00, 1977. Патент DE 2619159, кл. G 06 F 11/00, 1982. *

Similar Documents

Publication Publication Date Title
US3517174A (en) Method of localizing a fault in a system including at least two parallelly working computers
EP0182816B1 (en) Fault tolerant, frame synchronization for multiple processor systems
US4366535A (en) Modular signal-processing system
US4322580A (en) Clock selection circuit
US3564145A (en) Serial loop data transmission system fault locator
EP0029705B1 (en) Status reporting system and data transmitters for use in such a system
GB2070779A (en) Apparatus for testing digital electronic circuits
US4490581A (en) Clock selection control circuit
SU1252780A1 (ru) Система дл контрол сложных релейных распределителей
US4305136A (en) Method of symptom compression
SU1522209A2 (ru) Система дл контрол сложных релейных распределителей
SU1104589A1 (ru) Устройство дл контрол записи информации в программируемые блоки пам ти
SU1363216A1 (ru) Мажоритарно-резервированное счетное устройство
SU1348838A2 (ru) Система дл контрол электронных устройств
CA1041203A (en) Idle/busy status detector for a telephone switching network
GB1133143A (en) Improvements in or relating to supervisory arrangements for information transfer
SU1734251A1 (ru) Двухканальна резервированна вычислительна система
RU2109318C1 (ru) Автоматическое контрольное устройство
SU881678A1 (ru) Устройство дл контрол терминалов
SU1718398A1 (ru) Устройство дл управлени реконфигурацией резервированной вычислительной систем
SU1691842A1 (ru) Устройство тестового контрол
SU1751761A1 (ru) Асинхронное автоматическое устройство дл контрол цифровых систем
SU1474662A1 (ru) Устройство контрол операций ввода-вывода
SU1213470A1 (ru) Устройство дл регистрации неисправностей
RU1820391C (ru) Многопроцессорна вычислительна система