SU796835A1 - Harmonic oscillation generator - Google Patents
Harmonic oscillation generator Download PDFInfo
- Publication number
- SU796835A1 SU796835A1 SU792731422A SU2731422A SU796835A1 SU 796835 A1 SU796835 A1 SU 796835A1 SU 792731422 A SU792731422 A SU 792731422A SU 2731422 A SU2731422 A SU 2731422A SU 796835 A1 SU796835 A1 SU 796835A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- oscillation generator
- harmonic oscillation
- register
- adder
- registers
- Prior art date
Links
Landscapes
- Processing Of Solid Wastes (AREA)
- Control Of Position, Course, Altitude, Or Attitude Of Moving Bodies (AREA)
- Prevention Of Electric Corrosion (AREA)
Description
Работа генератора основана навычислени х рекурстного видаGenerator operation based on recursive computation
(1)(one)
где . Решением (1) вл етс функци sin, котора реализуетс в виде последовательных цифровых отсчетов и преобразуетс в известную форму с помощью цифроаналогового преобразовател .where The solution to (1) is the sin function, which is implemented as consecutive digital samples and is converted into a known form using a digital-to-analog converter.
Значение К может быть задано в виде- .The value of K can be set as -.
К 2 -1/2 ,K 2 -1/2,
где 1 - целое положительное число. Тогдаwhere 1 is a positive integer. Then
j,--2.- - y;-Cl (2)j, - 2.- - y; -Cl (2)
Выражение (2) поддаетс простой аппаратурной реализации, посколь ку умножение на 2 и деление на 2 осуществл етс простым сдвигом цифрового кода уу, .Значени у , у„ и результата вычислений уу на п-ом шаге хран тс в регистрах 1, 2 и 3 соответственно. Выходы регистра 1 поразр дно подключеньа к двум группам входов сумматора 4, причем к одной группе входов со сдвигом на один разр д в сторону старших разр дов , а к другой - со сдвигом на 1 разр дов ( 1 не превышает числа разр дов в регистрах) в сторону младши разр дов. В результате на выходе сумматора 4 реализуетс значениеExpression (2) is a simple hardware implementation, since multiplication by 2 and division by 2 is done by simply shifting the digital code yy, y.y, y and the result of the yy calculation in step n are stored in registers 1, 2 and 3 respectively. The outputs of register 1 are bitwise connected to two groups of inputs of adder 4, and to one group of inputs with a shift by one bit towards the higher bits, and to the other with a shift by 1 bits (1 does not exceed the number of bits in registers) in the direction of the younger bit. As a result, the output of the adder 4 is the value
Зи-( Zi (
a--2s. и-1 a - 2s. i-1
а на выходе сумматора 5 значение цха-Уц.д.and at the output of the adder 5 value tskha-Uts.d.
Исходна установка регистров 1, 2 и 3 осуществл етс через установочные входы 8, 9 и 10. После каждого шага вычислений под действием синхроимпульса от блока б происходит перемещение содержимого регистрThe initial setting of registers 1, 2 and 3 is carried out via setting inputs 8, 9 and 10. After each step of the calculations, the contents of the register are moved under the action of a clock pulse from block b
1 в регистр 2 и содержимого регистра 3 в регистр 1.1 to register 2 and the contents of register 3 to register 1.
В предлагаемом генераторе гармонических колебаний отсутствует блок умножени , что позвол ет уменьшить аппаратурные затраты и повысить скорость вычислений.In the proposed harmonic oscillator, there is no multiplication unit, which allows reducing hardware costs and increasing computation speed.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792731422A SU796835A1 (en) | 1979-02-27 | 1979-02-27 | Harmonic oscillation generator |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792731422A SU796835A1 (en) | 1979-02-27 | 1979-02-27 | Harmonic oscillation generator |
Publications (1)
Publication Number | Publication Date |
---|---|
SU796835A1 true SU796835A1 (en) | 1981-01-15 |
Family
ID=20813003
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792731422A SU796835A1 (en) | 1979-02-27 | 1979-02-27 | Harmonic oscillation generator |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU796835A1 (en) |
-
1979
- 1979-02-27 SU SU792731422A patent/SU796835A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU796835A1 (en) | Harmonic oscillation generator | |
SU636795A1 (en) | Method of converting pulse-phase code into voltage | |
SU577673A1 (en) | Number-to-frequency converter | |
SU533960A1 (en) | Analog-to-digital converter | |
SU911505A1 (en) | Converter of binery coded decimal numbers into binary ones | |
SU913376A1 (en) | Non-linear time probability converter | |
SU687452A1 (en) | Device for solving integral equations | |
SU675421A1 (en) | Digital squarer | |
SU436340A1 (en) | GENERATOR Pseudo-Accidental BINARY NUMBERS | |
SU748825A1 (en) | Generator of oscillating-frequency sinusoidal signal | |
SU769733A1 (en) | Pulse-phase code-to-voltage converter | |
JPS5734247A (en) | Multiplication circuit | |
SU851402A1 (en) | Device for addition | |
SU934891A1 (en) | Device for digital group generation of sinusoidal signals | |
SU955043A1 (en) | Squarer | |
SU572781A1 (en) | Radix converter of binary-decimal numbers into binary numbers | |
SU913375A1 (en) | Pseudostochastic device for multiplying values | |
SU960813A1 (en) | Integral differential calculator | |
SU553616A1 (en) | Device for dividing without restoring residue | |
SU801023A1 (en) | Shaft angular positio-to-code converter | |
SU1073766A1 (en) | Orthogonal signal generator | |
SU924725A1 (en) | Device for setting boundary conditions | |
SU544960A1 (en) | Square root extractor | |
RU1783616C (en) | Converter of fibonachi code to golden proportion cod | |
SU759971A1 (en) | Spectrum analyzer |