SU746730A1 - Посто нное запоминающее устройство - Google Patents
Посто нное запоминающее устройство Download PDFInfo
- Publication number
- SU746730A1 SU746730A1 SU772539118A SU2539118A SU746730A1 SU 746730 A1 SU746730 A1 SU 746730A1 SU 772539118 A SU772539118 A SU 772539118A SU 2539118 A SU2539118 A SU 2539118A SU 746730 A1 SU746730 A1 SU 746730A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- power
- register
- address
- output
- modules
- Prior art date
Links
Landscapes
- Dram (AREA)
Description
Изобретение относится к области автоматики и вычислительной техники, предназначено для построения постоянных запоминающих устройств с низкой потребляемой мощностью.
Известно постоянное запоминающее уст- 5 ройство, содержащее блок памяти, вход которого соединен с выходом дешифратора адреса, подсоединенного своими входами к регистру адреса. Выход блока памяти соединен с входом регистра числа через усилители считывания [1]. 10
Блок памяти обычно представляет собой матрицу, в узлах которой расположены элементы связи, которые могут быть резисторными, полупроводниковыми, емкостными и так далее [2].
Известно также устройство, содержащее накопитель, состоящий из запоминающих модулей, адресные входы которых соединены с выходом первого регистра адреса, входы разрешения выборки запоминающих модулей соединены с выходом первого дешифрато- 20 ра, вход которого соедицен с выходом второго регистра адреса, регистр признаков, информационные входы которого соединены с соответствующими выходами запоминаю2 щих модулей, а входы сброса и строба — с соответствующими шинами управления, первый источник питания, выводы которого соединены с соответствующими шинами питания первого дешифратора, регистров и общей шиной питания запоминающих модулей [3].
Недостатком известных запоминающих устройств является большая потребляемая мощность от источника питания, так как энергия потребляется не только запоминающими модулями, к которым производится обращение в данный момент, но и всеми остальными запоминающими модулями.
Целью изобретения является уменьшение потребляемой мощности постоянного запоминающего устройства.
Поставленная цель достигается тем, что в постоянное запоминающее устройство введены третий регистр адреса, второй дешифратор, формирователи и второй источник питания, первый вывод которого соединен с общей шиной питания запоминающих модулей, второй вывод — с шинами питания формирователей, выходы которых соединены с соответствующими шинами питания запоминающих модулей, управляющие ' 'з.........
•входы формирователей соединены с соответствующими выходами второго дешифратора, подключенного к выходу третьего регистра адреса, причем выводы первого источника питания соединены с соответствующими шинами питания формирователей и тре- 5 тьего регистра адреса.
На чертеже представлена схема постоянного запоминающего устройства.
Постоянное запоминающее устройство содержит накопитель 1, состоящий из запоминающих модулей 2, первый регистр 3 ад- ю реса, второй регистр адреса 4, первый дешифратор 5, регистр 6 признаков, третий регистр адреса 7 со вторым дешифратором 8, формирователи 9 первый источник питания (на схеме не показан) и второй источник питания Е 2.
Устройство выполнено на микросхемах серии К155, где в качестве запоминающих модулей применены микросхемы К155РЕЗ, а в качестве формирователей — микросхемы 170ААЗ, однако оно может быть реа- 20 лизовано и на других запоминающих модулях, реализующих функцию ИЛИ на информационных выходах при отключении питания.
Устройство работает следующим образом.
В исходном состоянии питание подается только на регистры 3, 4, 6, 7, дешифраторы 5, 8 и формирователи 9, а потребляющие наибольшую мощность запоминающие мо- зо дули 2 по питанию выключены. При поступлении адреса на регистры 3, 4, 7 адреса происходит включение соответствующего формирователя 9, который подает питание,· от второго источника питания только на одну группу запоминающих модулей 2 или 35 отдельный запоминающий модуль, из которых и производится выборка требуемой информации в соответствии с адресом, записанном в регистрах адреса 3 и 4. Питание нв группу запоминающих модулей подается jo кратковременно и считанная информация стробом переписывается в регистр 6 признаков, где и хранится необходимое время. При необходимости регистр признаков может быть установлен в нуль подачей сигнала на шину сброса.
Введение новых элементов (формирователей, третьего регистра адреса и второго источника питания) позволяет значительно снизить потребляемую мощность, что допускает отказаться от принудительного охлаждения устройства, что существенно при создании маломощных мини-ЭВМ.
Claims (3)
- (54) ПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО Изобретение относитс к области автоматики н вычислительной техники, предназначено дл построени посто нных запоминающих устройств с низкой потребл емой мощностью. Известно посто нное запоминающее устройство , содержащее блок пам ти, вход которого соединен с выходом дещифратора адреса, подсоединенного своими входами к регистру адреса. Выход блока пам ти соединен с входом регистра числа через усилители считывани 1. Блок пам ти обычно представл ет собой матрицу, в узлах которой расположены элементы св зи, которые могут быть резисторными , полупроводниковыми, емкостными к так далее 2. Известно также устройство, содержащее накопитель, состо щий из запоминающих модулей , адресные входы которых соединены с выходом первого регистра адреса, входы разрешени выборки запоминающих модулей соединены с выходом первого дешифратора , вход которого соедицен с выходом второго регистра адреса, регистр признаков, информационные входы которого соединены с соответствующими выходами запоминающих модулей, а входы сброса к строба - с соответствующими шинами управлени , первый источник питани , выводы которого соединены с соответствующими шинами питани первого дешифратора, регистров и общей шиной питани запоминающих модулей 3. Недостатком известных запоминающих устройств вл етс больша потребл ема мощность от источника питани , так как энерги потребл етс не только запоминающими модул ми, к которым производитс обращение в данный момент, но к всеми остальными запоминающими модул ми. Целью изобретени вл етс уменьшение потребл емой мощности посто нного запоминающего устройства. Поставленна цель достигаетс тем, что в посто нное запоминающее устройство введены третий регистр адреса, второй дешифратор , формирователи второй источник питани , первый вывод которого соединен с общей шиной питани запоминающих модулей, второй вывод - с шинам питани формирователей, выходы которых соединены с соответствующими шинами питани запоминающих модулей, управл ющие входы формирователей соединены с соответствующими выходами второго дешифратора; подключенного к выходу третьего регистра адреса, причем выводы первого источ ника питани соединены с соответствующими щинами питани формирователей и третьего регистра адреса. На чертеже предсгтавлена схема посто нного запоминающего устройства. Посто нное запоминающее устройство содержит накопитель 1, состо щий из запоминающих модулей 2, первый регистр 3 адреса , второй регистр адреса 4, первый дещифратор 5, регистр 6 дризнаков, третий регистр адреса 7 со вторым дещифратором 8, формирователи 9 первый источник питани (на схеме не показан) и второй источник питани Е 2. Устройство выполнено на микросхемах серии К155, где в качестве запоминающих модулей применены микросхемы К155РЕЗ, а в качестве формирователей - микросхемы 170ААЗ, однако оно может быть peaлизовано и на других запоминающих модул х , реализующих функцию ИЛИ на информационных выходах при отключении питани . Устройство работает следующим образом . В исходном состо нии питание подаетс только на регистры 3, 4, б, 7, дешифраторы 5, 8 и формирователи 9, а потребл ющие наибольщую мощность запоминающие модули 2 по питанию выключены. При поступлении адреса на регистры 3, 4, 7 адреса происходит включение соответствующегб формировател 9, который подает питание, от втброго источника питани только на одну группу запоминающих модулей 2 или отдельный запоминающий модуль, из которых и производитс выборка требуемой информации в соответствии с адресом, записанном в регистрах адреса 3 и 4. Питание н группу запоминающих модулей подаетс кратковременно и считанна информаци стробом переписываетс в регистр 6 признаков , где и хранитс необходимое врем . При необходимости регистр признаков может быть установлен в нуль подачей сигнала на шину сброса. Введение новых атементов (формирователей , третьего регистра адреса и второго источника питани ) позвол ет значительно снизить потребл емую мощность, что допускает отказатьс от принудительного охлаждени устройства, что существенно при создании маломощных мини-ЭВМ. Формула изобретени Посто нное запоминающее устройство, содержащее накопитель, состо щий из запоминающих модулей, адресные входы которых соединены с выходом первого регистра адреса, входы разрещени выборки запоминающих модулей Соединены с выходом первого дешифратора, вход которого соединен с выходом второго регистра адреса, регистр признаков, информационные входы которого соединены с соответствующими выходами запоминающих модулей, а входы сброса и строба - с соответствующими шинами управлени , первый источник питани , выводы которого соединены с соответствующими щинами питани первого дешифратора , регистров и общей шиной питани запоминающих модулей, отличающеес тем, что, с целью уменьщени потребл емой мощности устройства, оно содержит третий регистр адреса, второй дешифратор, формирователи и второй источник питани , первый вывод которого соединен с общей щиной питани запоминающих модулей, второй вывод - с щинами питани формирователей , выходы которых соединены с соответствующими шинами питани запоминающих модулей, управл ющие входы формирователей соединены с соответствующими выходами второго дещифратора, пбдключенного к выходу третьего регистра адреса, причем выводы первого источника питани соединены с соответствующими шииами питани формирователей и третьего регистра адреса. Источники информации, прин тые во внимание при экспертизе 1.Шигин А. Г. и др. Цифровые вычислительные машины, М., «Энерги , 1975, с. 269.
- 2.Брик Е. А. Техника посто нных запоминающих устройств, М., «Сов. радио, с. 21-35.
- 3.Микроэлектроника и полупроводниковые приборы, сб. статей под ред. А. А. Васенкова и Я. А. Федотова, М., «Сов. радио, 1976, вып. 1, с. 50-58 н(прототип).Ин(рормаци
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772539118A SU746730A1 (ru) | 1977-08-10 | 1977-08-10 | Посто нное запоминающее устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772539118A SU746730A1 (ru) | 1977-08-10 | 1977-08-10 | Посто нное запоминающее устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU746730A1 true SU746730A1 (ru) | 1980-07-07 |
Family
ID=20731105
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772539118A SU746730A1 (ru) | 1977-08-10 | 1977-08-10 | Посто нное запоминающее устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU746730A1 (ru) |
-
1977
- 1977-08-10 SU SU772539118A patent/SU746730A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR950004854B1 (ko) | 반도체 메모리 장치 | |
KR970705142A (ko) | 이중 뱅크 메모리와 이를 사용하는 시스템(A dual bank memory and systems using the same) | |
KR960019715A (ko) | 반도체장치 | |
KR860006743A (ko) | 데이타 처리 시스템 | |
KR850006746A (ko) | 프로그램 가능판독 메모리장치 및 그를 이용한 메모리 시스템 | |
KR890013648A (ko) | 내부적으로 기입신호발생기능을 갖는 반도체 메모리장치 | |
KR860002866A (ko) | 반도체 집적회로장치 | |
KR860002100A (ko) | 반도체 기억장치 | |
KR950010306B1 (ko) | 반도체 기억장치 | |
KR880005518A (ko) | 기억 제어 장치 | |
KR870003431A (ko) | 데이타 처리장치 | |
KR910008424A (ko) | 검사회로를 갖는 반도체 집적회로 장치 | |
EP0137149A2 (en) | A high speed memory accessing means and method | |
KR940009379B1 (ko) | 데이타 소스 시스템 | |
SU746730A1 (ru) | Посто нное запоминающее устройство | |
US4114192A (en) | Semiconductor memory device to reduce parasitic output capacitance | |
KR880004483A (ko) | 데이타 버스 리세트 회로를 구비한 반도체 기억장치 | |
ATE159377T1 (de) | Integrierte halbleiterspeicheranordnung | |
SU1700553A1 (ru) | Устройство дл вывода информации | |
CA1284388C (en) | Time partitioned bus arrangement | |
SU1645999A1 (ru) | Посто нное запоминающее устройство | |
SU799002A1 (ru) | Запоминающее устройство | |
EP0544370A2 (en) | Circuit structure having distributed registers with self-timed reading and writing operations | |
JPS6085489A (ja) | メモリ回路装置 | |
SU1534510A2 (ru) | Посто нное запоминающее устройство |