SU743038A1 - Устройство дл контрол регистров сдвига - Google Patents

Устройство дл контрол регистров сдвига Download PDF

Info

Publication number
SU743038A1
SU743038A1 SU772492988A SU2492988A SU743038A1 SU 743038 A1 SU743038 A1 SU 743038A1 SU 772492988 A SU772492988 A SU 772492988A SU 2492988 A SU2492988 A SU 2492988A SU 743038 A1 SU743038 A1 SU 743038A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
adder
register
trigger
Prior art date
Application number
SU772492988A
Other languages
English (en)
Inventor
Валерий Пантелеймонович Хельвас
Original Assignee
Предприятие П/Я В-8117
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8117 filed Critical Предприятие П/Я В-8117
Priority to SU772492988A priority Critical patent/SU743038A1/ru
Application granted granted Critical
Publication of SU743038A1 publication Critical patent/SU743038A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

Изобретение относитс  к вычиспительной технике, в частности к устройствам контрол  функциональных узлов. Известно устройство дл  обнаружени  ошибок, например преобразователь последовательного кода в параллельный, содержащий регистр сдвига, на один из входов которого поступают тактовые импульсы, триггер и элемент задержки Недостаток известного устройства ограниченна  область применени  обусловпена тем, что регистр сдвига в устройстве может работать только в режим преобразовани  последовательного кода в параллельный. Кроме этого, контроль работы сдвигового регистра производит с  в перерывах между преобразованием рабочей информации, т.е, аппаратурой контрол  определ ютс  отказы регистра сдвига и не фиксируютс  сбои регистра сдвига в процессе преобразовани  рабочей информации. Это также  вл етс  его недостатком. Наиболее близким к предлагаемому потехнической сущности  вл етс  устройство дл  обнаруа ени  ошибок в регистре сдвига, содержащее два сумматора по модулю два, схему сравнени , триггер, формиро- ватель импульсов, два элемента задержки и элемент И, причем первый вкод первого сумматора по модулю два соединен с информационным входом регистpa сдвига. Вход первого элемента задержки соединен с шиной тактовых импульсов и через формирователь импульсов с первьпл входом триггера, выход которого подключен ко второму входу первого сумматора по модулю два Выход первого элемента задержки соединен со аходом сдвига регистра и через второй элемент задержки с первым входом элемента И, выход которого  вл етс  выходом устройства . Второй вход элемента И подключен к выходу схемы сравнени , первый вход которой соединен с выходом первого сумматора по модулю два, а второй вход - с выходом второго сумматора по модулю два 21. Однако известное устройство позвол ет обеспечивать контроль регистра сдвига только при применении его в качестве преобразовател  последовательного кода в параллельный, причем перед приемом последовательного коДа регистр должен быть установлен в нулевое состо ние . Это ограничивает область применени  известного устройства и  вл етс  его недостатком. Цель изобретени  - расширение области применени  устройства за счет обеспечени  контрол  при преобразовании параллельного кода в последовательный код. Поставленна  цель достигаетс  тем, что в устройство дл  контрол  регистров сдвига, содержащее первый сумматор, входы которого соединены со входом контрол  устройства, а выход - с первым входом элемента сравнени , второй вход которого соединен с выходом второго сумматора, выход элемента сравнени  соединен с первым входом элемен та И, второй вход которого через первы элемент задержки соединен с выходом второго элемента задержки,вход которого подключен к тактовой шине и входу формировател  импульсов, выход которого соединен с тактовым входом триг гера, выход которого соединен с первым входом второго сумматора, второй вход которого соединен с информационным входом устройства, введен третий сумма тор, выход которого соединен с информа ционным входом триггера, первый вход с выходом первого сумматора, второй вход - с рдним из входов первого сумматора . На фиг. 1 представлена схема устройства , на фиг. 2 и 3 - временные диаграммы его работы в режимах преобра зовани  параллельного кода в последова тельный и последовательного в параллел ный соответственно. Устройство содержит регистр 1 сдви га, первый и второй сумматоры 2 и 3 (по модулю два), первый и второй элементы 4 и 5 задержки, триггер 6, формирователь 7 импульсов, элемент 8 сравнени , элемент 9 И, третий сумматор 1О (по модулю два), причем входы первого сумматора 2 соединены со входами 11 контрол  устройства, вход второго элемента 5 задержки соединен с тактовой шиной 12, второй вход второго сумматора 3 соединен с информацион- Hbnvi входом 13 устройства. Устройство работает следующим образом . Параллельный код поступает в регистр 1 по группе информационных шин 14. Последовательный код поступает на вход первого разр да регистра 1 и второй вход второго сумматора 3. Тактовые импульсы поступают через формирователь 7 импульсов на первый вход триггера 6, а через элемент 5 задержки на вход сдвига регистра. Устройство функционирует в следующих режимах; приеме последовательного кода и его преобразовании в параллельный , приеме параллельного кода и его преобразовании в последовательный, приеме последовательного кода с одновременной выдачей в виде последовательного кода информации, хранимой в регистре сдвига. Устройство также функционирует в режиме динамического хранени  кода, но в этом случае ко входу регистра добавл етс  расширитель И-ИЛИ, на который подаетс  сигнал с выхода последнего разр да регистра (не показан). Формирователь 7 импульсов из переднего фронта тактового импульса формирует импульс длительностью 1ф(1с}э Ьт), где t-|- - длительность тактовых импульсов ), которым производитс  прием в триггер 6 суммы по модулю два числа единиц ,: наход щихс  в регистре 1 с вычетом значени  последнего разр да. Вычитание значени  последнего разр да из суммы еди1гац всего р вгистра обеспечиваетс  третьим сумматором 10. Тактовым импульсом, задержанньшс на первом элементе 5 задержки на врем tj (), . осуществл етс  прием очередного разр да кода в регистр и выдача из него последнего, хран щегос  в регистре, разр да. Сумма по модулю два числа единиц с вычетом значени  последнего разр да регистра, хранима  в триггере 6, и значение очередного разр да последовательного кода суммируютс  вторым сумматором 3 и элементом 8 сравнени  сравниваетс  с новой суммой числа единиц в регистре, пелученлой после приема очередного разр да кода. Дл  устранени  сбоев в момент переключенн  элементов регистра 1 и второго сумматора 3 результат сравнени  стробируетс  на элементе 9 И тактовым импульсом, задержанным на элементах 4 и 5 зйдерюси на величину , где врем  переключени  элементов регистра 1 и второго сумматора 3. При нормальной работе регистра сумма нового содержимого регистра (после приема в него очередного разр да) совпадет с суммой предыдущего за выче том значени  последующего разр да и зн чени  последнего прин того разр да. На выходе элемента 9 И, следовательно , отсутствует сигнал ошибки. Формула зобретени  Устройство дл  контрол  регистров сдвига, содержащее первый сумматор, входы которого соединены со входами контрол  устройства, а выход - с. первым входом элемента сравнени , второй вход которого соединен с выходом второго сумматора, выход элемента сравнени  соединен с первым входом элемента И, второй вход которого через первый
C5ou Y S6 элемент задержки соединен с выходом второго элемента задержки, вход которого подключен к тактовой шине и входу формировател  импульсов, выход которого соединен с тактовым входом триггера , ыход которого соединен с первым входом второго сумматора, второй вход которого соединен с информационным RXOдом устройства, отличающеес  тем, что, с целью расширени  области его применени  за счет обеспечени  контрол  при преобразовании параллельного кода в последовательный код, вего введен третий сумматор, выход которого соединен с информационным входом триггера, первый вход - с выходом первого сумматора, второй вход - С одним из входов первого сумматора. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР NO 4О7302, кл. G, Об F 5/04, 1973. 2.Авторское свидетельство СССР № 529488, кл. G 11 02-8/00, 1976 (прототип).
Послебмоп.1(оШ
t/. / tM/Bj tft-i/Wjp. Iff- PajJ. Ноелевобот. код fSuni. Такт, инпчльсы BlH).9 вых. 5 бб/Х.Л flfi/Л г вЬ(1в б4Х-3 вбм.9 | -5-#Mj jfr«1 hH .
0wp,3 . j/., ... ... ..JI.-JUJI . J

Claims (1)

  1. Формула изобретения 15
    Устройство для контроля регистров сдвига, содержащее первый сумматор, входы которого соединены со входами контроля устройства, а выход — с. пер- 20 вым входом элемента сравнения, второй вход которого соединен с выходом второго сумматора, выход элемента сравнения соединен с первым входом элемента И, второй вход которого через первый 25 элемент задержки соединен с выходом второго элемента задержки, вход которого подключен к тактовой шине и входу формирователя импульсов, выход которого соединен с тактовым входом триггера, ,выход которого соединен с первым входом второго сумматора, второй вход которого соединен с информационным входом устройства, отличающееся тем, что, с целью расширения области его применения за счет обеспечения контроля при преобразовании параллельного кода в последовательный код, в его введен третий сумматор, выход которого соединен с информационным входом триггера, первый вход - с выходом первого сумматора, второй вход - С одним из входов первого сумматора.
SU772492988A 1977-06-08 1977-06-08 Устройство дл контрол регистров сдвига SU743038A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772492988A SU743038A1 (ru) 1977-06-08 1977-06-08 Устройство дл контрол регистров сдвига

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772492988A SU743038A1 (ru) 1977-06-08 1977-06-08 Устройство дл контрол регистров сдвига

Publications (1)

Publication Number Publication Date
SU743038A1 true SU743038A1 (ru) 1980-06-25

Family

ID=20711929

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772492988A SU743038A1 (ru) 1977-06-08 1977-06-08 Устройство дл контрол регистров сдвига

Country Status (1)

Country Link
SU (1) SU743038A1 (ru)

Similar Documents

Publication Publication Date Title
SU743038A1 (ru) Устройство дл контрол регистров сдвига
SU1737736A1 (ru) Устройство дл контрол двоичного кода по модулю К
SU1665382A1 (ru) Устройство дл вычислени математических функций
SU679984A1 (ru) Устройство дл контрол регистра сдвига
SU1309019A1 (ru) Устройство дл умножени
SU1501019A2 (ru) Генератор функций Уолша
SU1575174A1 (ru) Устройство дл умножени двух @ -разр дных чисел
SU734669A1 (ru) Преобразователь правильной двоичной дроби в двоично-дес тичную дробь и целых двоично-дес тичных чисел в двоичные
SU1180884A1 (ru) Устройство дл вычислени функции
SU1569823A1 (ru) Устройство дл умножени
SU652703A1 (ru) Датчик интервалов времени
SU938286A1 (ru) Устройство дл матричных вычислений
SU1760631A1 (ru) Кольцевой счетчик
SU1003022A1 (ru) Цифровой интерпол тор
SU1128254A1 (ru) Устройство приоритета
SU1141405A1 (ru) Устройство дл преобразовани координат
SU1262709A2 (ru) Устройство дл контрол серий импульсов
SU690476A1 (ru) Устройство дл последовательного выделени единиц из п-разр дного двоичного кода
SU1218470A1 (ru) Устройство дл преобразовани кодов
SU941978A1 (ru) Устройство дл обмена информацией
SU1076950A1 (ru) Регистр сдвига
SU1499346A1 (ru) Сигнатурный анализатор
RU1791833C (ru) Устройство дл выделени элементов изображени подвижных объектов
SU694864A1 (ru) Адаптивное вычислительное устройство
SU1695307A2 (ru) Устройство дл умножени в дополнительных кодах