SU741257A1 - Устройство дл обмена информацией - Google Patents

Устройство дл обмена информацией Download PDF

Info

Publication number
SU741257A1
SU741257A1 SU772558006A SU2558006A SU741257A1 SU 741257 A1 SU741257 A1 SU 741257A1 SU 772558006 A SU772558006 A SU 772558006A SU 2558006 A SU2558006 A SU 2558006A SU 741257 A1 SU741257 A1 SU 741257A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
register
block
elements
Prior art date
Application number
SU772558006A
Other languages
English (en)
Inventor
Вадим Александрович Авдеев
Олег Борисович Макаревич
Альфред Альфредович Антонишкис
Станислав Сергеевич Булгаков
Станислав Алексеевич Еремин
Геннадий Васильевич Сонов
Анатолий Михайлович Черников
Original Assignee
Предприятие П/Я Р-6644
Таганрогский радиотехнический институт им. В.Д.Калмыкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6644, Таганрогский радиотехнический институт им. В.Д.Калмыкова filed Critical Предприятие П/Я Р-6644
Priority to SU772558006A priority Critical patent/SU741257A1/ru
Application granted granted Critical
Publication of SU741257A1 publication Critical patent/SU741257A1/ru

Links

Landscapes

  • Complex Calculations (AREA)
  • Multi Processors (AREA)

Description

первого буферного регистра соединен со входами первого и второго элементов И, второй выход первого буферного регистра соединен со вторым входом блока управлени , третий .вхог( которого соединен с первым выходом второго буферного регистра, второй выход которого соединен со входами третьего и четвертого элементов И, выход генератора соединен с первым в.ходом формировател , выходы которого соединены с первым входом блока регистров сдвига и четвертым входом блока управлени , второй выход которого через п тый и шестой элементы И и первый элемент ИЛИ соединен со вхо- . дом регистра информации, выход которого через преобразователь кода и седьмой, восьмой элементы И соеди- йен со вторым входом блока регистров сдвига и первьм выходом устройства , входы седьмого и восьмого элементов И соединены соответственно с третьим и четвертым выходами блока управлени , п тый выход которого соединен со вторым входом формировател , третьим входом блока .регистров -сдвига и первым входом второй схемы сравнени , второй вход которой соединен с выходом блока регистров сдвига, группа входов которого  вл етс  группой входов устройства, выход регистра-формировател  соединен со своим входом и третьим-входом второй схемы сравнени , выход которой соединен с п тым входом блок-а управлени , выход регистра длины слова через второй дешифратор соединен с четвертым- входом блока регистров сдвига, перва  группа выходов которого через второй элемент ИЛИ соединена со входом шестого эзремента И, вход п того элемента И соединен со вторым выходом второго буферного регистра,щестой выход блока управлени  и первой схемы сравнзени  через де1  тбай элемент И соединены, со вторым входр счетчика адреса, выход первого дешифратора соединен с п тым входом. блока регистров сдвига, втора  группа выходов которого  вл етс  группой выходов устройства, шестой вход и седьмой выход блока управлени   вл ютс  соответствующими входом и- выходом устройства.
Блок-схема предлагаемого устройства приведена на чертеже.
Устройство содержит блок 1 управлени; , генератор. 2, формирователь 3, блок 4 регистров .сдвига, схемы 5, б сравнени , счетчик 7 адреса, регистр 8 адреса, буферные регистры .9,10, деишфраторы 11,- 12, регистр ГЗ информации , преобразователь 14 кода, регистр-формирователь 15, элементы ИЛИ 16, 17, элементы И 1.8-26, регистр 27 длины слова.
Работа устройства происходит в . двух режимах: в режиме обмена информацией с ЦВМ общего назначени , в режиме обмена информацией с набором из решающих блоков,
Второй режим  вл етс  режимом работы решающих блоков, во врем  выполнени  которого- регистры блока 4. по сигналам блока 1 присоедин ютс  ко входу и выходу набора из п решающих блоков и генератор 2 через формирователь 3 подключаетс  к управл ющим входам регистров блока 4, где происходит одновременный сдвиг информации параллельно по словам и последовательно по разр дам, котора  обрабатываетс  набором решающих блоков и записываетс  вновь в регистры блока 4. После окончани  работы решающих блоков в регистрах блока 4 хран тс  результаты их 1эешени .
В первом режиме со стороны ЦВМ осуществл етс  ввод в регистры блока 4 начальных значений через информационную часть буферного регистра 10, регистр 13 и преобразователь 14. Предварительно перед подачей информационного- слова из ЦВМ через адресную часть буферного регистра 9 в счетчик 7 передаетс  код адреса, в соответствии с которым сигналом с выхода дешифратора 11 разрешаетс  занесение информационного слова в требуемый регистр блока 4, Форматы информационного и адресного слова состо т из управл ющей и соответственно информационной и адресной частей..
По коду управл ющей части буферного регистра 10 блок 1 разрешает занесение информационного слова в регистр 13, регистр 15 или в регистр 27, а по коду управл ющей части буферного регистра 9 блок 1 осуществл ет ввод адресного слова в счетчик 7 или регистр 8,
Ввод массива информационных слов в регистры блока 4 выполн етс  следующим образом. Предварительно в регистр 8 вводитс  адрес последнего регистра блока 4, а в счетчик 7 адрес начального р.егистра блока 4, который затем по мере ввода очередного информационного слова увеличиваетс  по сигналу блока 1 на единицу В результате совпадени  текущего значени  адреса в. счатчике 7 с конечным значением регистра З схема 5 формирует сигиал в блок 1 об окончании ввода массива информации.
Изменение длины информашюнных слов достигаетс  путем ввода из ЦВМ кода числа разр дов в регистр 27, в соответствии с которым дешифратор 12 вырабатывает сигнал, измен ющий длину регистров блока 4.

Claims (2)

  1. Дл  определени  момента окончани  работы решающих блоков из ЦВМ передаетс  в регистр 15 конечное значение информационного слова и в счетчик 7 адрес, который с помощью дешифратора 11 выполн ет -по сигналу блока 1 подключение определенного решающего блока через блок 4 к схеме б. Во втором режиме в результате совпадени  конечного значени  инфор мационного слова регистра 15 с теку щим значением информационного слова регистра блока 4 схема 6 сигналом в блок 1 сообщает об окончании рабо решающих блоков. Вывод результатов решени  из ре .гистров блока 4 выполн етс  аналогично , как и .ввод начальных значений . Информационное слово из регистра блока 4 передаетс  в ЦВМ чер элементы И блока 4, управл емые сиг налом с выхода дешифратора 11, элемент ИЛИ 17, элемент И 23, элемент ИЛИ 16, регистр 13, преобразователь 14, элементы И 25. Использование в устройстве обмен двух схем сравнени , регистра длины слова, дешифраторов, регистраФормировател , регистра адреса, пре образо.вател  позвол ет значительно повысить его быстродействие и приводит к возможности осуществлени  аппаратурного сопр жени  и совместной работы ЦВМ общего назначени  и набора решающих блоков. Формула изобретени  Устройство дл  обмена информацией , содержащее регистр адреса и сче чик г1дреса, выходы которых через первую схему сравнени  соединены с первым входом блока управлени , первый выход которого через первый и второй элементы И соответственно соединен со входом регистра адреса и первым входом счетчика адреса, выход которого через последовательно соединенные первый дешифратор и третий элемент И .соединен с входом регистра-формировател , второй выход блока управлени  через четвер тый элемент, И соединен со входом регистра длины слова, генератор, регистр информации, отличающеес  тем, что, с целью повышени  быстродействи , в него введен блок регистров сдвига, два буферных регистра, преобразователь кода, фор мирователь, йтора  схема сравнени , второй дешифратор, элементы И, ИЛИ, причем входы первого и второго буфе ных регистров  вл ютс  первым и вто рым входами устройства,-первый вы ,ход первого буферного регистра соед ;нен со входами первого и вт орого элементов И, второй выход первого б ферного регистра соединен со.вторым входом блока управлени , третий вход которого соединен с первым выходом второго буферного регистра, второй выход которого соединен со входами третьего и четвертого элементов. И, выход генератора соединен с первым входом формировател , выходы которого соединены с первым входом блока 1 регистров сдвига и четвертым входом блока управлени ,второй выход которого через п тый и шестой элементы И и первый элемент:ИЛИ соединен с входом регистра информации, выход которого через преобразова- тель кода и седьмой, восьмой элементы И соединен со вторым входом блока регистров сдвига и первым выходом устройства, входы седьмого и восьмого элементов И соединены соответственно с третьим и четвертым выходами блока управлени , п тый выход которого соединен со вторым входом формировател , третьим входом блока регистров сдвига и первым входом второй схемы сравнени ,второй вход котарой соединен с выходом блока регистров сдвига, группа входов которого  вл етс  группой входов устройства , выход регистра-формировател  соединен со своим входом и третьим входом второй схемы сравнени ,, выход которой соединен с п тым , входом блока управлени , выход регистра- длины слова через второй дешифратор соединен с четвертым входсм блока регистров сдвига, перва  группа выходов которого через второй элемент ИЛИ соединена с входом шестого элемента и, вход п того элемента И соединен со вторым выходом второго буферного регистра, шестой выход блока управлени  и выход .первой схемы сравнени  через дев тый элемент И соединены со вторым входом счетчика адреса, выход первого дешифратора соединен с п тым входом блока регистров сдвига, втора  группа выходов которого  вл етс  группой выходов устройства, шестой вход и седьмой выход блока управлени   вл ютс  соответствующими входом -и выходом устройства. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 488202, кл. G 06 F 3/04, 1972.
  2. 2.Анисимов Б.В., Горнец М.Н. Системы ввода-вывода ЦВМ, М.,, Машиностроение, 1977, с.59-62 (прототип).
SU772558006A 1977-12-20 1977-12-20 Устройство дл обмена информацией SU741257A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772558006A SU741257A1 (ru) 1977-12-20 1977-12-20 Устройство дл обмена информацией

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772558006A SU741257A1 (ru) 1977-12-20 1977-12-20 Устройство дл обмена информацией

Publications (1)

Publication Number Publication Date
SU741257A1 true SU741257A1 (ru) 1980-06-15

Family

ID=20739302

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772558006A SU741257A1 (ru) 1977-12-20 1977-12-20 Устройство дл обмена информацией

Country Status (1)

Country Link
SU (1) SU741257A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1034698C (zh) * 1992-08-26 1997-04-23 李明智 传动轴偏转控制装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1034698C (zh) * 1992-08-26 1997-04-23 李明智 传动轴偏转控制装置

Similar Documents

Publication Publication Date Title
SU741257A1 (ru) Устройство дл обмена информацией
GB1220680A (en) Improvements relating to data transmission systems
SU648978A1 (ru) Устройство дл сравнени двоичных чисел
SU675418A1 (ru) Устройство дл ввода информации
SU830377A1 (ru) Устройство дл определени кодаМАКСиМАльНОгО чиСлА
JPS60180338A (ja) 並直列変換方式
SU941994A1 (ru) Ячейка однородной структуры
SU847509A1 (ru) Декодер
SU643865A1 (ru) Устройство дл решени неравенств
SU932615A1 (ru) Коммутирующее устройство
SU1649533A1 (ru) Устройство дл сортировки чисел
SU723584A1 (ru) Каскадное устройство быстрого преобразовани фурье
SU1188789A1 (ru) Запоминающее устройство с самоконтролем
SU1164692A1 (ru) Преобразователь двоичного кода в число-импульсный код
SU634316A2 (ru) Устройство дл цифровой индикации
SU583438A1 (ru) Ячейка однородной трассирующей среды
SU1288705A1 (ru) Устройство дл распределени ресурсов пам ти в вычислительном комплексе
SU1345187A1 (ru) Универсальный логический модуль
SU1091164A1 (ru) Устройство дл последовательного выделени единиц из двоичного кода
SU1120319A1 (ru) Устройство дл логарифмировани
SU798803A1 (ru) Асооциативна однородна среда
SU666545A1 (ru) Устройство дл преобразовани кодов с одного зыка на другой
SU734707A1 (ru) Устройство дл реализации быстрого преобразовани фурье
SU805416A1 (ru) Устройство дл сдвига
SU1003315A1 (ru) Устройство дл управлени периодом следовани импульсов