SU738143A1 - Преобразователь код-временной интервал - Google Patents

Преобразователь код-временной интервал Download PDF

Info

Publication number
SU738143A1
SU738143A1 SU772555735A SU2555735A SU738143A1 SU 738143 A1 SU738143 A1 SU 738143A1 SU 772555735 A SU772555735 A SU 772555735A SU 2555735 A SU2555735 A SU 2555735A SU 738143 A1 SU738143 A1 SU 738143A1
Authority
SU
USSR - Soviet Union
Prior art keywords
code
input
outputs
inputs
counter
Prior art date
Application number
SU772555735A
Other languages
English (en)
Inventor
Игорь Владимирович Герасимов
Николай Михайлович Сафьянников
Original Assignee
Ленинградский Ордена Ленина Электротехнический Институт Им. В.И.Ульянова (Ленина)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электротехнический Институт Им. В.И.Ульянова (Ленина) filed Critical Ленинградский Ордена Ленина Электротехнический Институт Им. В.И.Ульянова (Ленина)
Priority to SU772555735A priority Critical patent/SU738143A1/ru
Application granted granted Critical
Publication of SU738143A1 publication Critical patent/SU738143A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

(54) ПРЕОБРАЗОВАТЕЛЬ КОД-ВРЁМЕЧЧОЙ ИНТЕРВАЛ Изобретение относитс  к импульсной технике. Известен преобразователь код - временной интервал, содержащий генератор импульсов квантующей последовательности , суммирующий двоичный счетчик, RS-триггер и коньюнктор 1 Количество импульсов, подсчитываемое счетчиком, равно числу, поданному на вход преобразовател  в дополнительном коде. Временной интервал формируетс  RS-триггером от начала работы счетчика по старт-импульсу до момента установки счетчика в нулево состо ние, когда вырабатьшаетс  импульс переполнени . С ростом числа разр дов счетчика в данной схеме растет погрешность преобразовани  з счет задержки импульса переполнени  на врем  переноса. Наиболее близким по технической сущности к за вленному  вл етс  прео разователь, содержащий генератор импульсов, два суммирующих двоичных счетчика, запоминающее устройство, два регистра, схема сравнени  кодов узел формировани  импульсов, причем генератор импульсов св зан с суммирующим входом перво1 о счетчика, кодовые выходы которого соединены поразр дно с одними входами схемы сравнени , подключенной своим выходом к первому ВХОДУ узла фор мировани , а кодовые выходы второго счетчика соединены с соответствующими входами запоминающего устройства, выходы которого соединены с соответствующими входами первого, и второго регистров, а выходы этих регистров соответственно первого соединены со второй группой входов схемы сравнени , второго -  вл ютс  выходами преобразовател , установочный вход которого подключен к S-входам первого и второго счетчиков, соединенных суммирующими входами со вторыми соответственно входом и выходом узла формировани  импульсов, первый выход которого подключен к адресному входу запоминающего устройства, а третий вход  вл етс  запускающим входом устройства 2, Недостатком этого устройства  вл етс  невелика  точность и стабильность . Целью предлагаемого изобретени   вл етс  повышение стабильности и точности преобразовани . j Поставленна  цель достигаетс  .тем, что-в преобразователь, содержащий генератор импульсов, выход кото рого подключен к входу первого суммирующего счетчика, один из выходов которого соедийен d входом второго суммирующего счсетчика, а другие выходы соединены с первой группой входов блока йрйвнёнй  кодов, выход которого подключен к одному входу формирующего триггера, второй которого соединен с входом второго С уммируййаб1 о счётчйх а, дв а эйвгйс ра входы которых соединены с входными шинами, и много позиционный переклю чатель введен N логических элементо 2И-ИЛИ, выходы которых соединены с втЬрой группой входов блока сравнени  кодов, первые и третьи входал соединены с выходами многопозиционного переключател , а вторые и четвертые входы подключены к соответСгв уюмим выходам упом нутых регистров , причем выходы разр дов второго суммирующего счетчика соединены с входами мнргопозиционного переключа тел  ... Структурна  электрическа  схема описываемого преобразовател  Ариведена на чертеже. Преобразователь содержит генератор импульсов 1, суммирующие счетчики 2 и,3, МНОГОПОЗИЦИОННЫЙ переключатель 4, регистры 5 и 6, блок сравнени  кодов 7, логические элеме ты 2 И- ИЛИ 8... 13, формирующий триггер 14. На входные шины 15...20 и 21...2 подан код управл ющих сигналов. Выходной сигнал снимаетс  с выходов . 27, 28. Принцип работы заключаетс  в сле дующем. Пусть S начальный момент времени счетчики 2, 3 и триггер 14 наход тс в соответственно в нулевом и единич ном состо нии, в регистры 5 и G записаны преобразуемые коды HJ и п. С первого и второго (инверсного и пр мого) выходов запоминающего устройства 4 снимаютс  единичный и нулевой сигналы соответственно на вторые входа логических элементов 2И-ЙЛИ. Тогда на вторую группу входов блока сравнени  кодов 7 подаетс код, записанный.в регистре 6, и бло кируетс  съем кода из регистра 5. С приходом очередного импульса г нератора 1 кЪд в счетчике 2 увеличиваетс  на единицу и сравниваетс  с .кодом регистра 6. При совпадении этих кодов блок сравнени  кодов 7 устайавливает три гер 14 в нулевое состо ние. Таким образом на выходе устройства фо1 ш руефс  импульс длительностью :, V Продолжающие поступать с выхода /генератора 1 импульсы пёрётвод  сче чик 2 в единичное состо ние.

Claims (2)

1.Челитис Э.И. Преобразователи информации дл  ЭЦВУ. м., Энерги . 1975, с. 6-9.
2.Авторское свидетельстйо СССР
369705, кл. Н 03 К 13/20, 02.03.73.
/
и
4м ж
Г
К
N
7
.21 ГГ
SU772555735A 1977-12-19 1977-12-19 Преобразователь код-временной интервал SU738143A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772555735A SU738143A1 (ru) 1977-12-19 1977-12-19 Преобразователь код-временной интервал

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772555735A SU738143A1 (ru) 1977-12-19 1977-12-19 Преобразователь код-временной интервал

Publications (1)

Publication Number Publication Date
SU738143A1 true SU738143A1 (ru) 1980-05-30

Family

ID=20738325

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772555735A SU738143A1 (ru) 1977-12-19 1977-12-19 Преобразователь код-временной интервал

Country Status (1)

Country Link
SU (1) SU738143A1 (ru)

Similar Documents

Publication Publication Date Title
SU738143A1 (ru) Преобразователь код-временной интервал
SU1269135A1 (ru) Устройство приоритета
SU980281A1 (ru) Преобразователь двоичного кода во временной интервал
SU729837A1 (ru) Устройство декодировани импульсной последовательности
SU1345350A1 (ru) Устройство дл изменени пор дка следовани двоичного кода
SU421120A1 (ru) Преобразователь временных интервалов в двоичный код
SU858206A1 (ru) Устройство управлени преобразователем аналог-код последовательного приближени
SU781851A1 (ru) Многоканальное аналого-цифровое устройство дл возведени в квадрат
SU1387185A2 (ru) Пороговый элемент
SU1438007A2 (ru) Преобразователь последовательного кода в параллельный
SU1522411A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU1254584A1 (ru) Быстродействующий аналого-цифровой преобразователь
SU1285477A1 (ru) Устройство дл подсчета количества единиц п-разр дного двоичного кода
SU1228268A1 (ru) Счетное устройство
SU1187275A1 (ru) ПРЕОБРАЗОВАТЕЛЬ КОД — ШИРОТНО-ИМПУЛЬСНЫЙ СИГНАЛ, содержащий ОК
SU1430946A1 (ru) Цифровой генератор периодических функций
SU1019629A1 (ru) Устройство дл преобразовани одного кода в другой
SU805489A1 (ru) След щий аналого-цифровой преобразо-ВАТЕль
SU1594690A2 (ru) След щий аналого-цифровой преобразователь
SU1665387A1 (ru) Устройство дл вычислени интервальной коррел ционной функции
SU1151946A1 (ru) Устройство дл ввода информации
SU1102031A1 (ru) След щий аналого-цифровой преобразователь
SU938396A1 (ru) Аналого-цифровой преобразователь
SU630627A1 (ru) Преобразователь двоичных дес тиразр дных чисел в двоично-дес тичные
SU508940A1 (ru) Двоичный счетчик