SU1269135A1 - Устройство приоритета - Google Patents

Устройство приоритета Download PDF

Info

Publication number
SU1269135A1
SU1269135A1 SU853881929A SU3881929A SU1269135A1 SU 1269135 A1 SU1269135 A1 SU 1269135A1 SU 853881929 A SU853881929 A SU 853881929A SU 3881929 A SU3881929 A SU 3881929A SU 1269135 A1 SU1269135 A1 SU 1269135A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
outputs
inputs
information
Prior art date
Application number
SU853881929A
Other languages
English (en)
Inventor
Николай Никитович Фролов
Георгий Григорьевич Крахоткин
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU853881929A priority Critical patent/SU1269135A1/ru
Application granted granted Critical
Publication of SU1269135A1 publication Critical patent/SU1269135A1/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Abstract

Изобретение относитс  к вычислительной технике. Цель изобретени  повышение помехозащищенности устройства за счет уменьшени  веро тности вьщачи неверных кодов на выходы устройства . Устройство содержит мультиплексор , блок приоритета, элемент ИЛИ, шифратор, распределитель импульсов и каналы, каждый из которых состоит из двух триггеров. Устройство позвол ет производить прием информации из нескольких каналов св зи и коммутировать ее в режиме разделени  времени на один свой информационный выход. Выдача указанной информации производитс  с помощью запросных сигналов , поступающих вместе с принимаемой информацией из каналов св зи на соответствуюЕцие запросные входы устройства . При поступлении двух или нескольких запросных сигналов на запросные входы устройства производитс  выдача информации более приоритетного канала и далее - менее приоритетного . При вьщаче каждого бита (сигнала) информации устройство формирует на своих выходах две серии (Л рабочих тактовых импульсов и номер канала св зи, из которого поступил данный бит информации. 1 з.п.ф-лы, 3 ил. ю О) 00 СП

Description

f1 Изобретение относитс  к вычислительной технике и может быть использовано дл  управлени  доступом нескольких абонентов к коллективно используемому ресурсу. Цель изобретени  - повьш1ение помехозащищенности устройства за счет уменьшени  веро тности выдачи неверных кодов на выходы устройства. На фиг. 1 приведена функциональна  схема предлагаемого устройства; на фиг, 2 - функциональна  схема рас пределител  импульсов; на фиг. 3 функциональна  схема узла анализа за просов , Устройство содержит запросные входы 1, сигнальные входы 2, мультиплексор 3, регистр 4, регистр.5, узел 6 анализа запросов, элемент ИЛИ 7, шифратор 8, распределитель 9 импульсов , вход 10 запуска, распределител  9, выходы 11-14 распределител  9, группа выходов.15 устройства, выход 16 прерывани  устройства. Распре делитель 9 импульсов содержит элемент И 17, триггеры 18 и 19, элемент И 20, элемент НЕ 21, генератор 22 импульсов, элемент И 23. Узел 6 (фиг 3) содержит элементы И 24 с пр  1ыми и инверсными входами. Устройство работает следующим образом . В .исходном состо нии на всех входах и выходах элементов устройства, кроме выходов генератора 22 и вЕЛХода 11, действуют нулевые сигналы. На выходах генератора 22 непрерывно дей ствуют две сдвинутые одна относитель ной другой серии тактовых импульсов, которые подтверждают нулевое состо ние триггеров 18 и 19. На выходе 11 распределител  9 периодически действуют единичные (опросные) импульсы, которые, поступа  на тактовые входы триггеров 5, подтверждают их нулевое состо ние. В таком состо нии устройство находитс  в режиме ожидани  поступлени  запросов и информации от абонентов и готово к их обслуживанию Запросы на входы 1 устройства могут приходить в различные моменты времени, в том числе и одноврем€ нно. С каждым запросным сигналом на соответствующий вход 2 устройства поступает также и информационный бит в виде единичного или нулевого сигнала . 5 2 РАССМОТРИМ работу устройства, когда на входы -1 одновременно поступают единичн ме запросные сигналы, на информационные входы 2, и 2 нулевые сигналы, а на информационный вход 2 - единичный сигнал. Сигналы запросов, nocTynarouiHB на первые три входа , производ т переключение соответствующих триггеров 4 в единичное состо ние. На выходах этих триггеров нулевой сигнал смен етс  на единичный, в результате чего соответствующие триггеры 5 по приходу на их тактовые входы единичного опросного сигнала с выхода 11 распределител  9 переключаютс  в единичные состо ни . На выходах этих триггеров нулевые сигналы смен ютс  .на единичные, а на выходе элемента ИЛИ 7 по вл етс  единичный сигнал. При этом узел 6 не срабатывает и поэтому нулевые сигналы на выходах шифратора 8 сохран ютс . Нулевой код на выходах этого шифратора свидетельствует о том, что запрос, прин тьй на обслуживание, и соответствующий ему бит информации, поступили из первого канала. Поскольку в рассматриваемом случае значение этого бита нулевое, то он в таком виде и коммутируетс  на выход 16 устройства. Распределитель 9 импульсов, по-, луча  единичный управл ющий сигнал с выхода элемента ИЛИ 7 на вход 10, начинает формировать на выходах 1214 последовательность тактовых импульсов . В рассматриваемом случае работа распределител  9 импульсов состоит из трех циклов. В начале первого цикла на его выходе 12 формируетс  единичный импульсный сигнал, который поступает на первый информационный вход мультиплексора 3. Так как на адресных входах мультиплексора 3 в это врем  присутствует нулевой код, то указанный сигнал коммутируетс  на его первый выход. В результате триггер 4 сбрасываетс  в нулевое состо ние. В конце первр o цикла работы распределител  9 импульсов на его выходе 11 по вл етс  единичный опросный сигнал, который, поступа  на тактовые входы триггет ров 5, сбрасьшает триггер 5, в нулевое состо ние и подтверждает прежнее состо ние этих триггеров. Таким образом, устройство завершает обра312
ботку первого запроса и приступает к обработке очередного второго запроса .
После завершени  обработки первого запроса на выходе элемзнта ИЛИ
7единичное значение сигнала сохран етс , так как в этом случае в соответствии с логикой работы узла 6
на его первом выходе образуетс  единичный сигнал. При этом на выходах шифратора 8 образуетс  код адреса 10.,.0, свидетельствующий о том,что началс  процесс обработки второго запроса, пришедшего из второго канала и сто щего в очереди на свое обслуживание .
В начале второго цикла работы распределител  9 импульсов на его выходе 12 по вл етс  единичный импульсный .сигнал, который поступает на первый информационный вход мультиплексора 3. Поскольку на адресных входах мультиплексора в это врем  присутствует код 10...О, то указанный сигнал коммутируетс  на его второй выход.
8результате триггер 42 сбрасываетс  в нулевое состо ние. На выходах 13
и 14 распределител  9 импульсов в этом цикле формируютс  тактовые импульсы , а на выход 16 устройства коммутируетс  нулевой сигнал.
В конце второго цикла работы распределител  9 импульсов на его выходе 11 по вл етс  единичный опросный сигнал, который сбрасывает триггер 5 в нулевое состо ние, устройство завершает обработку второго запроса и приступает к обработке третьего запроса , сто щего в очереди на свое обслуживание . Работа устройства при o6работке третьего запроса аналогична работе устройства при обработке ука-занных выше запросов. При этом на адресные выходы 15 устройства коммутируетс  код 01...О, а на выход 16 единичное значение.

Claims (2)

  1. Формула изобретени 
    1 . Устройство приоритета, содержащее первый регистр, узел анализа запросов, шифратор и элемент ИЛИ, причем выходы первого регистра соединены с входами узла анализа запросов , выходы которого соединены с вхо дами шифратора, выходы последнего  вл ютс  группой информационных выходов устройства, выход первого разр да первого регистра соединен с пер354
    вым входом элемента ИЛИ, отличающеес  тем, что, с целью повышени  помехозащищенности устройства за счет уменьшени  веро тности выдачи неверных кодов на выходы устройства , оно содержит второй регистр распределитель импульсов и мультиплексор , причем тактовые входы второго регистра  вл ютс  запросными
    входами устройства, вход логической единицы которого соединен с информационным входом второго регистра, выход каждого разр да второго регистра соединен с информационным входом одноименного разр да первого регистра, тактовый вход которого соединен сс первым выходом распределител  импульсов , второй выход которого соединен с первым информационным входом мультиплексора , группа информационных входов которого  вл етс  группой сигнальных входов устройства, выход запроса на прерывание которого соединен с первым выходом мультиплексора, каждый выход группы, выходов которого соединен с входом сброса одноименного разр да второго регистра, группа адресных входов мультиплексора соединена с группой выходов шифратора, выходы узла анализа запросов соединены с входами элемента ИЛИ, выход которого соединен с входом запуска распределител  импульсов, третий и четвертый выходы которого  вл ютс  соответственно первым и вторым сигнальными выходами устройства.
  2. 2. Устройство по п. 1, о т л и чающеес  тем, что распределитель импульсов содержит генератор импульсов, элемент НЕ,три элемента И и два триггера, причем первый вход первого элемента И соединен с входом запуска распределител  импульсов, первый выход которого соединен с выходом второго элемента И, первый вход которого соединен через элемент НЕ с первым выходом генератора импульсов , второй выход которого соединен с тактовым входом первого триггера , пр мой выход которого соединен с информационным входом второго триггера , с третьим выходом распределител  импульсов и с первым входом третьего элемента И, выход которого  вл етс  вторым выходом распределител  импульсов, четвертый выход которого соединен с пр мым выходом
    512691356
    второго триггера, инверсньп выход гера соединен с вторым вьгходом генекоторого соединен с вторыми входами ратора импульсов, а тактовый вход первого, второго и третьего элемен- второго триггера соединен с первым тов И, тактовый вход первого триг- выходом генератора импульсов.
    1
    фиг. 2
    .J
    2ft
    i-X)
    f/2.3
SU853881929A 1985-04-09 1985-04-09 Устройство приоритета SU1269135A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853881929A SU1269135A1 (ru) 1985-04-09 1985-04-09 Устройство приоритета

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853881929A SU1269135A1 (ru) 1985-04-09 1985-04-09 Устройство приоритета

Publications (1)

Publication Number Publication Date
SU1269135A1 true SU1269135A1 (ru) 1986-11-07

Family

ID=21172286

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853881929A SU1269135A1 (ru) 1985-04-09 1985-04-09 Устройство приоритета

Country Status (1)

Country Link
SU (1) SU1269135A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1103232, кл. G 06 F 9/46, 1984. Авторское свидетельство СССР № 1034038, кл. G 06 F 9/46, 1983. *

Similar Documents

Publication Publication Date Title
SU1269135A1 (ru) Устройство приоритета
SU497581A1 (ru) Устройство дл регистрации информации
SU1187267A1 (ru) Счетное устройство
SU738143A1 (ru) Преобразователь код-временной интервал
SU1383330A1 (ru) Устройство дл ввода информации
SU1432535A1 (ru) Устройство дл сопр жени абонентов с ЭВМ
SU1070551A1 (ru) Устройство дл группового обслуживани запросов
SU1728975A1 (ru) Устройство выбора каналов
SU1418715A1 (ru) Устройство переменного приоритета
SU1599858A1 (ru) Устройство дл циклического опроса инициативных сигналов
SU1211801A1 (ru) Устройство дл индикации
SU1137468A1 (ru) Устройство приоритета
SU1183967A1 (ru) Устройство дл распределени заданий процессорам
SU1273930A2 (ru) Устройство дл последовательного выделени единиц и п-разр дного двоичного кода
SU1185599A1 (ru) "cчetчиk"
SU1689950A1 (ru) Многоканальное устройство диспетчеризации
SU1383351A1 (ru) Устройство переменного приоритета
SU953743A1 (ru) Счетное устройство
SU1149259A1 (ru) Устройство переменного приоритета
SU1487179A1 (ru) Устройство для счета импульсов
SU1336004A1 (ru) Устройство дл обслуживани запросов
SU962948A1 (ru) Устройство переменного приоритета
SU1649541A1 (ru) Многоканальное устройство дл обслуживани групповых запросов
SU1140122A1 (ru) Многоканальное устройство дл обслуживани запросов в вычислительной системе
SU884150A1 (ru) Разр д реверсивного счетчика импульсов