Устройство относитс к вычислител ной технике и может быть применено в различных аналого-цифровых моделирующих устройствах и комплексах, при анализе нестационарных случайных про цессов, решении систем уравнений и т.п., дл возведени в квадрат ана логовых сигналов по р ду каналов с представлением результата в цифровом Известны многоканальные устройства дл возведени в квадрат аналоговых сигналов, содержащее один квадра тор с коммутатором на входе и аналого-цифровой преобразователь IJ. Недостаток устройства - низкое быстродействие и наличие временного сдвига между каналами, обусловленные последовательным переключением каналов , и низка точность преобразовани , обусловленна наличием ана.лргового квадратора в цепи преобразовани . . Наиболее близким по технической сущности к предлагаемому вл етс многоканальное устройство возведени в квадрат, содержащее аналбго-цифровой преобразователь с коммутатором на входе и цифровое устройство возведени в квадрат (ЭВМ) на выходе зналогб-цифрово гб преобразовател . Структурна схема известного устройства содержит коммутатор, блок управлени коммутатором, схему сравнени , цифроаналоговый преобразователь, счетчик, триггер, элемент И, первую rpyjiny элементов И, регистр, вторую руппу элементов И, сумматор, выходную группу элементов И, блок управле-ни возведением в квадрат, генератор импульсов. Входы устройства через коммутатор подключены к первому входу элемента сравнени , второй вход которого соединен с выходом цифроаналогового преобразовател , а выходс нулевым входом tpiHrrepa. Выход генератора импульсов соединен со входами блока управлени коммутатором, блока управлени возведением в квадрат и элемента И, управл ющий вход котороf o ЬЬёдййен С единичным выходом триггера , а выход - со входом счетчика, выходы которого соединены со входами цифроаналогрвого преобразовател через первую группу элементов И, управл ющий вход которой соединен с нулевым выходом триггера и вторым входом блока управлени возведением в квадрат , со входами регистра. Выходы регистра соединены с третьими входами блока управлени возведением в квадрат и через вторую группу элементов И - со входами сумматора, вьоходы которого через выходную группу элементов И соединены с выходами результата , первый выход блока возведени в квадрат соединён с управл ющим входо второй группы элементов И, второй вы ход - с управл ющим входом сдвига сумматора, третий выход - с управл ю щим входом выходной группы элементов И, четвертый выход - со вторым входом блока управлени коммутатором Первый выход блока управлени коммутатором соединен с управл ющим входом коммутатора, второй выход - с единичным входом триггера, третий вы ход - с выходом номера канала 2 Недостаток устройства - низкое быстродействие и наличие большого временного сдвига между результатами каналов, так как преобразование и возведение в квадрат осуществл етс последовательно канал за каналом. Целью изобретени вл етс повыше ние быстродействи устройства и умен шение требуемого сдвига между резуль татами различных Каналов. Дл достижени указанной цели в устройство, содержащее сравнени , первый вход которого соединен со вхо дом устройства, второй вход элемента сравнени соединен с выходом цифроаналогового преобразовател , счетчик выходы которого соединены с входами цифроаналогового преобразовател и входами блока элементов И, сумматор выходы которого через выходной блок элементов И соединены с выходами результата устройства, генератор импульсов , выход которого через элемент И соединен со входом счетчика, дополнительно введены (N-1) элементов сравнени - (где N - количество входных каналов), блок приоритетов, шифратор и элемент задержки, причем первые входы всех элементов сравнени соединены со входами устройства втбрШ Bicoflia о бъёдй ШШ и соедийёны с выходом цифроаналогового преобразо вател , а вьисоды всех элементов срав нени соединены с N входами блока приоритетов, (М+1)-й вход которого соединен с выходом генератора импуль сов, первый выход блока приоритетов соединён с управл ющим входим та И, выход которого соединен со вхо дом, младшего разр да сумматора и управл ющим входом блока элементов И, вьйсоды лоторых соединены со входами сумматора со сдвигом на один р зр д в сторону старших разр дов, второй выход блока приоритетов соединен с управл ющим входом выходного блока элементов И, а третьи выходы - со . входами шифратора г выходы к отОрого соединены С выходами номера канала устройства. На чертеже приведена схема предлагаемого устройства. Устройство содержит N элементов 1 сравнени (по числу кансшов), блок 2 приоритетов, цифроаналоговый преобразователь 3, счетчик 4, элемент И 5, блок элементов И 6, сумматор 7, выходной блок . элементов И 8, шифратор 9, генератор 10 импульсов. Входы 11 устройства соединены с первыми входами элементов 1 сравнени , вторые входы которых объединены и соединены с вьлходом цифроансшогового преобразовател 3, а выходы - со входами блока приоритетов, (N+1) - и вход которого соединен с выходом генератора 10 импульсов и входом элемента И 5. Выход элемента И 5 соединен со входом счетчика 4 и с управл ющим входом группы элементов И 6 и входом младшего разр да сумматора 7. Выходы счетчика соединены со входами цифроаналогового преобразовател 3 и через группу элементов И 6 - со входами сумматора 7 со сдвигом на один разр д в сторону старших р зр дов, выход которого через выходную группу элементов И 8 соединен с выходом 13 результата. Первый выход блока 2 приоритетов соединен с управл ющим входом элемента И 5, второй выход -: с управл ющим входом выходной группы элементов И 2, а третьи выходы - со входами шифратора 9, выходы которого соединены с выходами номера канала 12. Устройство работает следующим образом . Импульсы с выхода генератора 10 импульсов через открытый элемент И 5 поступают-на вход счетчика 4, на вход младшего разр да сумматора 7 и на управл ющий вход блока элементов И 6. При этом содержимое счетчика 4 увеличиваетс от нул до максимального значени , а на выходе цифроаналогового преобразовател 3 образуетс линейно нарастающее напр жение. Каждый.импульс с генератора 10 импульсов , прошедший элемент И 5, осуществл ет добавление к содержимому сумматора единииы и удвоенного (за счет св зей со сдвигом на один разр д в сторону старших разр дов между счетчиками 4 и сумматором 7) содержимого счетчика 4 на- предыдущем такте, в результате чего в сумматоре 7 получаетс значение квадрата От количества пришедших на счетчик 4 импульсов. В моменты сравнени линейно нарастающе- го напр жени с входными напр жени ми каналов на выходе элементов 1 сравнени возникают импульсы, которые поступают на блок 2 приоритета. В эти же моменты времени в сумматоре 7 получаютс в цифровом виде значени квадратов от величины кода в счетчике 4, который пропорционален величине входного напр жени . При этом блок приоритетов 2 по второму