SU1057965A1 - Аналого-цифровой инкрементный квадратор - Google Patents

Аналого-цифровой инкрементный квадратор Download PDF

Info

Publication number
SU1057965A1
SU1057965A1 SU823492655A SU3492655A SU1057965A1 SU 1057965 A1 SU1057965 A1 SU 1057965A1 SU 823492655 A SU823492655 A SU 823492655A SU 3492655 A SU3492655 A SU 3492655A SU 1057965 A1 SU1057965 A1 SU 1057965A1
Authority
SU
USSR - Soviet Union
Prior art keywords
analog
input
digital
digital converter
output
Prior art date
Application number
SU823492655A
Other languages
English (en)
Inventor
Виталий Петрович Боюн
Original Assignee
Ордена Ленина Институт Кибернетики Им.В.М.Глушкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Ленина Институт Кибернетики Им.В.М.Глушкова filed Critical Ордена Ленина Институт Кибернетики Им.В.М.Глушкова
Priority to SU823492655A priority Critical patent/SU1057965A1/ru
Application granted granted Critical
Publication of SU1057965A1 publication Critical patent/SU1057965A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

Изобретение относитс  к автоматике и вычислительной технике и может найти применение дл  возведени  аналоговых сигналов в квадрат с представлением результата в цифровой форме. Известен аналого-цифровой квадратор , содержащий компаратор, цифроаналоговый преобразователь, генератор импульсов, счетчик, элемент И и накап ливающий сумматор С 17 . Известен аналого-цифровой квадратор , содержащий генератор импульсов, делители частоты, генератор линейно измен ющегос  напр жени , нуль-орган, ключи, распределитель импульсов, элемент ИЛИ и счетчик Г2 J . Недостатком известных устройств  вл етс  пониженное быстродействие., Наиболее близким к предлагаемому по технической сущности  вл етс  ана лого-цифровой инкрементный квадратор, содержащий след щий аналого-цифровой преобразователь, информационный вход которого подключен к аналоговому входу аргумента:квадратора, и основной накапливающий сумматор, выходы разр дов которого  вл ютс  цифровым выходо инкрементного квадратора, а информационные входы соединены с выходами блока сдвига кода, причем след щий аналого-цифровой преобразователь содержит генератор импульсов, нуль-орган , цифроана/гоговый преобразователь, регистр, группу элементов И и распределитель импульсов, подключенный входом к выходу генератора импульсов сле д щего аналого-цифрового преобразовател  и к управл ющему входу блока сдвига кода, а выходами - к единичным установочным входам регистра след щего аналого-цифроього преобразовател , информационным входам .блока сдвига кода и основного накапливающего сумма тора и к первым входамэкпементов И группы след щего аналого-цифрового преобразовател , соединенных вторыми выходами с первым выходом нуль-органа а выходами - с нулевыми установочными входами регистра след щего аналого-ци рового преобразовател , подключенного выходами к входам цифроаналогового ; преобразовател  след щего аналогоциф1эового преобразовател , соединенного выходом с первым входом нуль-ораган след щего аналого-цифрового преобразовател , первый вход которого  вл етс  информационным входом след щего аналого-цифрового преобразовател , а второй выход подключен к стробирующим входам блока сдвига кода и основного накапливающего сумматора. Недостаток устройства заключаетс  в пониженном быстродействии. Цель изобретени  - повышение быстродействи . Дл  достижени  цели в аналогоцифровой инкрементный квадратор, содержащий след щий аналого-цифровой преобразователь, информационный вход которого подключен к входу аргумента квадратора, и основной накапливающий сумматор, выходы разр дов которого  вл ютс  цифровым выходом квадратора, а информационные входы соединень с выходами блока сдвига кода, причем след щий аналого-цифровой преобразователь содержит генератор импульсов, нуль-орган и цифроаналоговый npeo6pai зователь, введен шифратор, а-след щий аналого-цифровой преобразователь содержит вычитающий узел, накапливающий сумматор, приоритетный блок и группу пороговых элементов, подключенных входами к выходу вычитающего узла след щего аналого-цифрового преобразовател , а выходами - к информационным входам приоритетного блока след щего аналого-цифрового преобразовател , соединенного стробирующим входом с первым выходом генератора импульсов след щего аналого-цифрового преобразовател  и со стробирующим входом нуль-органа след щего аналого-цифрового преобразовател , а выходами - с входами шифратора и с информационными входами накапливающего сумматора след щего аналого-цифрового преобразовател , подк/ноченного стробирующим входом к второму выходу генератора импу ьсов след щего аналого-цифрового преобразовател , входом управлени  знаком суммировани  - к выходу нульоргана след щего аналого-цифрового преобразовател  и к входу управлени  знаком суммировани  основного накапливающего сумматора, выходами разр дов кода модул  - к информационным входам блока сдвига кода, а выходёк 1:всех разр дов - к входам цифроаналогового преобразовател  след щего, аналого-цифрового преобразовател , соединенного выходом с первым входом; вычитающего узла след щего аналоге- , цифрового преобразовател , второй вход которого  вл етс  информационным входом след щего аналого-цифрового преобразовател , а выход подключен к входу нуль-органа след щего аналого-цифрового преобразовател , причем третий выход генератора импульсов след щего аналого-цифрового преобразовател  соединен со стробирующим входом основного накапливающего сумматора, а выходы шифратора подключены к управл ющим входам блока сдвига кода. На чертеже изображена блок-схема аналого-цифрового инкрементного квадратора . Устройство содержит след щий аналого-цифровой преобразователь 1, шифратор 2, основной накапливающий сум- матор 3 и блок Л сдвига кода. Преобразователь t содержит генератор 5 импульсов, нуль-орган 6, цифроаналоговый преобразователь 1, вычитающий узел 8, накапливающий сумматор 9, приоритетный блок 10 и группу пороговых элементов 11i Пороговые элементы 11 подключены входами к выходу вычитающего узла 8, а выходами - к информационным входам приоритетного блока 10, соединенного стробирующим входом с первым выходом генератора 5 импульсов и со стробирующим входом нуль-органа 6, а выходами - с входами шифратора 2 и с информационными входами накапливающего сумматора 9. Сумматор 9 подключен стробирующим входом к вто рому выходу генератора 5 импульсов, входом управлени  знаком суммировани  к выходу нуль-органа 6 и к входу управлени  знаком суммировани  основног накапливающего сумматора 3, выходами разр дов кода модул  суммы - к информационным входам блока сдвига кода, а выходами всех разр дов (включа  знаковый )- к входам цифроаналогового преобразовател  7. Выход преобразовател  7 соединен с первым входом вычитающего узла 8, второй вход которого  вл етс  информационным входом след щего аналого-цифрового преобразовател  I , а выход подключен к сигнальному входу нуль-органа 6. Третий выход ге нератора 5 импульсов соединен со стро бирущим входом основного накапливающего сумматора 3, выходы разр дов которого  вл ютс  цифровым выходом 12 инкремеитного квадратора, а информационные входы подключены к выходам блока сдвига кода, соединенного управл ющими входами с выходами шифрато ра 2. Информационный вход след щего аналого-цифрового преобразовател  1 подключен к входу 13 аргумента квадратора , а вход Tt запуска квадратора оединен с управл ющим входом генератора 5 импульсов и входами обнулени  накапливающих сумматоров . Аналого-цифровой инкрементный квадратор работает следующим образом. Сигнал по входу запуска осуществл ет обнуление сумматоров 3 и 9 и запуск генератора 5 импульсов, который начинает выдавать по первому .выходу основную серию импульсов, по второму выходу - задержанную на полтакта , а по третьему выходу - совмещенную серию импульсов, т.е. объединенную элементом или основную и задержанную серии. Вычитающий узел 8 определ ет разность между входным напр жением по входу 13 и напр жением обратной св зи с выходами цифроаналогового преоб разовател  7, котора  прикладываетс  к входу нуль-органа 6 и входам всех пороговых элементов 11. Знакочувствительные пороговые элементы 11 срабатывают при достижении напр жением разности значений порогов, на которые настроены соответствующие пороговые элементы (например, по двоичному закону: 1, 2, 4, ,.., 2 условных единиц, где m - количество элементов 11/. Приоритетный блок 10 в моменты времени, определ емые тактовыми импульсами основной серии с генератора 5 импульсов, выдел ет старший по весу пороговый элемент 11 из числа сработавших и запоминает его на элементах пам ти. Нуль-орган 6 в те же моменты времени определ ет знак напр жени  разности и запоминает на элементе пам ти . Коды с выхода приоритетного блока 10 представл ют собой приращени  вход ного сигнала, округленные до значени  кратного степени двойки, т.е. представл ют собой одну единицу в соответствующем разр де кода (позидионный код ). Шифратор 2 осуществл ет шифрацию позиционного двоичного кода с выхода блока 10 в обычный двоичный код, который указывает номер позиции (разр да }, в которой находитс  единица . Указанный двоичный код номера позиции с выхода шифратора 2 поступает на управл ющие входы блока k сдвига кода, который.пропускает содержимое накапливающего сумматора 9 со сдвигом на соответствующее число разр дов на входы накапливающего сумматора 3. Код знака напр жени  разности с выхода нуль-органа 6 настраивает сум

Claims (1)

  1. АНАЛОГО-ЦИФРОВОЙ ИНКРЕМЕНТНЫЙ КВАДРАТОР, содержащий следящий аналого-цифровой преобразователь, информационный вход которого подключен к входу аргумента квадратора, и основной накапливающий сумматор, выходы разрядов которого являются цифровым выходом квадратора, а информационные входы соединены с выходами блока сдвига кода, причем следящий аналого-цифровой преобразователь содержит генератор импульсов, нуль-орган и цифро-·· аналоговый преобразователь, отличающийся тем, что, с целью повышения быстродействия, в него введен шифратор, а следящий аналого-цифровой преобразователь содержит вычитающий узел, накапливающий сумматор, , приоритетный блок и группу пороговых элементов, подключенных входами .к выходу вычитающего узла следящего аналого-цифрового преобразователя, а выходами - к информационным входам приоритетного блока следящего аналогоцифрового преобразователя, соединенного стробирующим входом с первым выхо дом генератора импульсов следящего аналого-цифрового преобразователя со стробирующим входом нуль-орГана следящего аналого-цифрового преобразова-. теля, а выходами - с входами шифратора и с информационными входами накапливающего сумматора следящего аналого-цифрового преобразователя, подключенного стробирующим входом к второму выходу генератора импульсов следящего аналого-цифрового преобразова теля, входом управления знаком сумми рования - к выходу нуль-органа следящего аналого-цифрового преобразователя и к входу управления знаком суммирования основного накапливающего сумматора, выходами разрядов кода модуля суммы - к информационным входам блока сдвига кода, а выходами всех разрядов к входам цифроаналогового преобразо- вателя следящего аналого-цифрового преобразователя, соединенного выходом с первым входом вычитающего узла следящего аналого-цифрового преобразователя, второй вход которого является информационным входом следящего аналого-цифрового преобразователя, а вы сл м С©
    Сл ход подключен к входу нуль-органа следящего аналого-цифрового преобразователя, причем третий выход генератора импульсов следящего аналого-цифрового преобразователя соединен со стробирующим входом основного накапливающего сумматора, а выходы шифратора подключены к управляющим входам блока сдвига кода.
    >
SU823492655A 1982-09-17 1982-09-17 Аналого-цифровой инкрементный квадратор SU1057965A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823492655A SU1057965A1 (ru) 1982-09-17 1982-09-17 Аналого-цифровой инкрементный квадратор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823492655A SU1057965A1 (ru) 1982-09-17 1982-09-17 Аналого-цифровой инкрементный квадратор

Publications (1)

Publication Number Publication Date
SU1057965A1 true SU1057965A1 (ru) 1983-11-30

Family

ID=21029540

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823492655A SU1057965A1 (ru) 1982-09-17 1982-09-17 Аналого-цифровой инкрементный квадратор

Country Status (1)

Country Link
SU (1) SU1057965A1 (ru)

Similar Documents

Publication Publication Date Title
SU1057965A1 (ru) Аналого-цифровой инкрементный квадратор
SU781851A1 (ru) Многоканальное аналого-цифровое устройство дл возведени в квадрат
SU1247904A1 (ru) Аналого-цифровой вычислитель логарифмической функции
SU1455391A1 (ru) Аналого-цифровой преобразователь
SU822213A1 (ru) Функциональный генератор
SU1417189A1 (ru) След щий аналого-цифровой преобразователь
SU657607A1 (ru) Аналого-цифровой преобразователь поразр дного кодировани
SU995313A1 (ru) Параллельно-последовательный аналого-цифровой преобразователь
SU1612289A1 (ru) Генератор дискретных функций
SU1095389A1 (ru) Аналого-цифровой преобразователь
SU888074A1 (ru) Цифрова система программного управлени
SU1057971A1 (ru) Аналого-цифровой инкрементный умножитель
SU711675A1 (ru) Цифро-аналоговый преобразователь
SU1495994A1 (ru) Многоканальный преобразователь перемещени в код
SU1547067A1 (ru) Устройство цифроаналогового преобразовани
SU1144191A1 (ru) Преобразователь угла поворота вала в код
SU902026A1 (ru) Множительно-делительное устройство
SU938396A1 (ru) Аналого-цифровой преобразователь
SU1316091A1 (ru) Устройство дл кодировани аналоговых сигналов
SU1113820A1 (ru) Инкрементный умножитель аналоговых сигналов
SU1661998A1 (ru) След щий аналого-цифровой преобразователь
SU1102031A1 (ru) След щий аналого-цифровой преобразователь
SU1309086A1 (ru) Аналоговое запоминающее устройство
SU984033A1 (ru) След щий аналого-цифровой преобразователь
SU1091205A1 (ru) Преобразователь перемещени в код