SU1612289A1 - Генератор дискретных функций - Google Patents

Генератор дискретных функций Download PDF

Info

Publication number
SU1612289A1
SU1612289A1 SU884627896A SU4627896A SU1612289A1 SU 1612289 A1 SU1612289 A1 SU 1612289A1 SU 884627896 A SU884627896 A SU 884627896A SU 4627896 A SU4627896 A SU 4627896A SU 1612289 A1 SU1612289 A1 SU 1612289A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
digital
analog converter
input
function
Prior art date
Application number
SU884627896A
Other languages
English (en)
Inventor
Шамиль Садыкович Мефтахутдинов
Original Assignee
Предприятие П/Я Г-4122
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4122 filed Critical Предприятие П/Я Г-4122
Priority to SU884627896A priority Critical patent/SU1612289A1/ru
Application granted granted Critical
Publication of SU1612289A1 publication Critical patent/SU1612289A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в системах управлени  пр мого действи , функциональных преобразовател х. Целью изобретени   вл етс  сокращение аппаратурных затрат и точность воспроизведени  функций. Генератор дискретных функций содержит тактовый генератор 1, двоичный счетчик 2, первый блок 3 пам ти значений функции, первый цифроаналоговый преобразователь 4, сумматор 5, второй блок 6 пам ти значений функции, второй цифроаналоговый преобразователь 7, блок 8 вычитани , третий цифроаналоговый преобразователь 9. Цель достигаетс  за счет того, что генератор содержит второй блок 6 пам ти значений функции, второй 7 и третий 9 цифроаналоговые преобразователи, сумматор 5 и блок 8 вычитани . 2 ил.

Description

Sb/x
35
 тЛ.
ю ю
00
Изобретение относитс  к импульсной технике и может быть использовано в системах управлени  пр мого действи , функциональных преобр го- вател х.
Цель изобретени  - сокращение аппаратурных затрат и повышение точности воспроизведени  функций.
На фиг.1 представлена функциональ- на  схема генератора дискретных функций; на фиг.2 - эпюры напр жений,характеризующие работу генератора.
Генератор дискретных функций содержит тактовый генератор Г, двоич- ный счетчик 2, первый блок 3 пам ти значений функции (ПЗУ 3), первый цифроаналоговый преобразователь (ЦАП) 4 и сумматор 5, второй блок 6 пам ти значений функции (ПЗУб), вто- рой цифроаналоговый преобразователь (ЦАП) 7, блок 8 вычитани  и цифро- аналоговый преобразователь 9.
Генератор работает следующим образом .
Тактовьш генератор 1 вырабатыват ет непрерывную последовательность импульсов , поступающих на вход двоичного счетчика 2, на выходе которого формируетс  параллельный двоичный код, измен ющийс  от нулевого значени  до максимального, равного коэЛ- фициенту двоичного счетчика. Все разр ды выходного кода двоичного счетчи ка 2 разделены на две группы: группу младигих разр дов (ИР) и группу старших разр дов (СР), изменени  которых во времени представлены соответственно на фиг.2а и б, причем из-за малой дискретности кода, младших разр дов и с целью упрош.ени , код младших разр дов представлен в виде континуального сигнала (фиг.2а).
Старшие разр ды выходного кода двоичного счетчика соединены с адрес ными входами первого ПЗУ 3, выполн ющего функцию преобразовател  кодов, при этом по соответствующим адресам ПЗУ 3 предварительно записаны также значени  кодов, в результате при из- менении кода на адресных входах на выходе первого ЦАП 4 Формируетс  ступенчата  дискретна  функци , грубо воспроизвод ща  (аппроксимирующа ) необходимую функцию с периодом диск- ретизации Т, равным времени пересчета группы младших разр дов двоичного -счетчика 2 (фиг.2в). Одновременно код ст.арших разр дов счетчика 2. поступает на адресные входы второго ПЗУ 6, в котором предварительно записаны те же значени  кодов, что и в ПЗУ 3, но со сдвигом по адресу на период дискретизации Т. Иначе говор  на выходах ПЗУ 3 и 6 формируютс  одинаковые последовательности кодов таким образом, что последовательность кодов на выходе ПЗУ 3 отстает от последовательности кодов на выходе ПЗУ 6 на интервал времени Т.
Следовательно, при изменении кода на адресных входах на выходе второго ЦАП 7 формируетс  ступенчата  дискретна  функци , также воспроизвод ща  функцию, но сдвинутую от такой же дискретной функции на выходе ЦАП 4 на интервал времени Т (фиг.2г)
Вьр1ходные сигналы ЦАП 4 и 7 поступают на блок 8 вычитани , на выходе которого формируетс  разность указанных сигналов (фиг.2д), котора  поступает на опорный вход третьего ЦАП 9. На вход третьего ЦАП 9 поступает код младших разр дов с выхода счетчика.2 (фиг.2а), при этом напр жение на выходе ЦАП 9 измен етс  на интервале времени Т от нулевого до некоторого максимального значени , величина которого определ етс  напр жением на опорном входе ЦАП 9.
Выходные сигналы- ЦАП 4 ({Ьиг.2в) и ЦАП 9 (фиг.2е) суммируютс  в сумматоре 5j на выходе которого формируетс  необходима  дискретна  Функци  (фиг.2ж).
Предварительна  -запись кодов в ПЗУ 3 и 6 может быть произведена и без сдвига по адресам, т.е. ПЗУ 3 и 6 могут содержать одинаковую информацию по одинаковым адресам, что повышает технологичность при их програм- мированИ:, но при этом на входе ПЗУ б необходимо включить последовательно с ним цифровой сумматор, на один вход которого поступает код- старших разр дов счетчика 2, а на другой - сигнал логическа  1.

Claims (1)

  1. Формула изобретени 
    Генератор дискретных функций,содержащий тактовый генератор, двоичны счетчик, первый блок пам ти значений функции, первый цифроаналоговьш преобразователь , причем выход тактового генератора подключен к счетному вхо .ДУ двоичного счетчика, выход первого блока пам ти значений функции подключен к входу первого цифроаналогового преобразовател , о т л и ч а ю щ, и й- с   тем, что, с целью сокращени  аппаратурных затрат и повышени  точности воспроизведени  функций, он содержит второй блок пам ти значений функции, второй цифроаналоговый hpe- образователь, блок вычитани , третий цифроаналоговый преобразователь,сумматор , причем выход старших разр - Дов двоичного счетчика подключен к адресным входам первого и второго блоков пам ти значений функции, выход второго блока пам ти значений функции-подключен к входу второго
    16
    о юо -
    1612289
    цифроаналогового преобразовател , первый вход сумматора и вход вычитаемого блока вычитани  подключены к выходу первого цифроаналогового преобразовател , выход второго цифро- аналогового преобразовател  подключен к входу уменьшаемого блока вычитани , выход которого подключен к входу опорного напр жени  третьего цифроаналогового преобразовател  информационный вход которого подключен к выходу младших разр дов двоичного счетчика, выход третьего цифро- аналогового преобразовател  подклю- чен к второму входу сумматора,выход которого подключен к выходу генератора .
SU884627896A 1988-12-28 1988-12-28 Генератор дискретных функций SU1612289A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884627896A SU1612289A1 (ru) 1988-12-28 1988-12-28 Генератор дискретных функций

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884627896A SU1612289A1 (ru) 1988-12-28 1988-12-28 Генератор дискретных функций

Publications (1)

Publication Number Publication Date
SU1612289A1 true SU1612289A1 (ru) 1990-12-07

Family

ID=21418551

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884627896A SU1612289A1 (ru) 1988-12-28 1988-12-28 Генератор дискретных функций

Country Status (1)

Country Link
SU (1) SU1612289A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Титце У., Шенк К. Полупроводникова техника. - М.: Мир 1982 с. 453. Гнатек П.Р, Справочник по цифро- аналоговым и аналого-цифровым- преобразовател м. - М.: Радио и св зь, 1982, с. 259, рис.4.129. *

Similar Documents

Publication Publication Date Title
SU1612289A1 (ru) Генератор дискретных функций
US5686918A (en) Analog-to-digital converter with digital-to-analog converter and comparator
JPH05276036A (ja) A/dコンバータのオフセット補償回路
JP2001077692A (ja) D/a変換回路
US4903027A (en) A/D converter comprising encoder portion having function of multiplying analogue input by digital input
SU1309086A1 (ru) Аналоговое запоминающее устройство
SU1417189A1 (ru) След щий аналого-цифровой преобразователь
SU1619321A1 (ru) Функциональный преобразователь
SU1179307A1 (ru) Функциональный генератор
SU932507A1 (ru) Функциональный генератор
SU1113820A1 (ru) Инкрементный умножитель аналоговых сигналов
SU1672551A1 (ru) Формирователь сигналов с амплитудной и угловой модул цией
SU1057965A1 (ru) Аналого-цифровой инкрементный квадратор
SU1547069A1 (ru) Цифроаналоговый преобразователь
SU1661998A1 (ru) След щий аналого-цифровой преобразователь
SU1129732A1 (ru) Дельта-модул тор
SU1325450A1 (ru) Генератор периодического сигнала
SU951694A1 (ru) Устройства дл измерени аналоговых величин с автоматическим масштабированием
SU1624487A1 (ru) Функциональный преобразователь
SU822213A1 (ru) Функциональный генератор
SU840956A1 (ru) Функциональный преобразователь
SU580564A1 (ru) Цифро-аналоговый кусочно-линейный аппроксиматор
SU1136296A1 (ru) Устройство дл управлени шаговым двигателем
SU1631696A1 (ru) Генератор гармонических сигналов
SU546899A1 (ru) Функциональный преобразователь