SU1309086A1 - Аналоговое запоминающее устройство - Google Patents

Аналоговое запоминающее устройство Download PDF

Info

Publication number
SU1309086A1
SU1309086A1 SU853988142A SU3988142A SU1309086A1 SU 1309086 A1 SU1309086 A1 SU 1309086A1 SU 853988142 A SU853988142 A SU 853988142A SU 3988142 A SU3988142 A SU 3988142A SU 1309086 A1 SU1309086 A1 SU 1309086A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
information
digital
analog
Prior art date
Application number
SU853988142A
Other languages
English (en)
Inventor
Александр Иосифович Дворсон
Original Assignee
Андроповский авиационный технологический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Андроповский авиационный технологический институт filed Critical Андроповский авиационный технологический институт
Priority to SU853988142A priority Critical patent/SU1309086A1/ru
Application granted granted Critical
Publication of SU1309086A1 publication Critical patent/SU1309086A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к вычислительной технике, в частности к запоминаюш,им устройствам, и может быть использовано в устройствах приема, обработки и преобразовани  информационных аналоговых сигналов. Цель изобретени  - повышение быстродействи  и увеличение времени хранени  информации - достигаетс  введением в устройство второго ключа, реверсивного счетчика, второго Цифроаналогового преобразовател  (ЦАП) и генератора импульсов . В устройстве посто нно осуществл етс  отслеживание за уровнем входного сигнала путем сравнени  его в формирователе 1 с выходным сигналом ЦАП 5. Это означает, что двоичный код на выходе реверсивного счетчика 9 в любой момент времени однозначно определ етс  текущей величиной входного аналогового сигнала. Затем двоичный код записываетс  в элемент 6 пам ти, который осуществл ет хранение двоичной информации, котора  по сигналу управлени  поступает на ЦАП 4, осуществл ющий эквивалентное преобразование информации из цифровой формы в аналоговую . 1 ил. ьО сл со о QO о оо Oi Упраблвние

Description

Изобретение относитс  к вычислительной технике, в частности к запоминаюш,им устройствам , и может быть использовано в устройствах приема, обработки и преобразовани  информационных аналоговых сигналов.
Цель изобретени  - повышение быстродействи  и увеличение времени хранени  информации устройства.
На чертеже приведена функциональна  схема предлагаемого устройства.
Устройство содержит формирователь 1 входных сигналов, ключи 2 и 3, цифроанало- говые преобразователи 4 и 5, элемент 6 пам ти, шины 7 и 8 питани  (источники питани ), реверсивный счетчик 9 и генератор 10 импульсов.
Устройство работает следуюшим образом .
Формирователь 1 осушествл ет непрерывное сравнение входного аналогового сигнала с выходным сигналом цифроанало- гового преобразовател  5. Если разность между этими сигналами находитс  в пределах зоны нечувствительности формировате л  1, на обоих его выходах формируетс  нулевой сигнал. В результате импульсы с генератора 10 не проход т через ключи 2 и 3 и содержимое счетчика 9 не измен етс , а следовательно, не измен етс  и выходной сигнал цифроаналогового преобразовател  5.
Увеличение входного аналогового сигнала относительно равновесного состо ни  приводит к тому, что формирователь 1, реагиру  на возникшее рассогласование, формирует на своем первом выходе единичный сигнал, оставл   на втором выходе нулевой сигнал. При этом импульсы с генератора 10 проход т через ключ 2 на суммирующий вход реверсивного счетчика 9. Соответственно возрастает его выходной код, способству  увеличению выходного сигнала цифроаналогового преобразовател  5. Это увеличение продолжаетс  до тех пор, пока формирователь 1 вновь не сформирует на обоих выходах нулевой сигнал и не установитс  новое равновесное состо ние.
Аналогично при уменьшении входного аналогового сигнала относительно равновесного состо ни  формирователь 1 разрешает проход импульсов с генератора 10 через ключ 3 на вычитающий вход реверсивного счетчика 9. Соответственно к новому равновесному состо нию приводит уменьшение выходного сигнала цифроаналогового преобразовател  5.
Таким образом, устройство посто нно следит за уровнем входного аналогового сигнала, обеспечива  его равенство выходному сигналу цифроаналогового преобразовател  5. А это означает, что двоичный код на выходе реверсивного счетчика 9 в любой момент времени однозначно определ етс  текущей величиной входного анйло- гового сигнала.
Этот двоичный код при подаче управл ющего синхроимпульса можно записать в
элемент 6 пам ти, который, будучи регистром пам ти, осуществл ет хранение двоичной информации. Выходной преобразователь 4 производит обратное эквивалентное преобразование информационного сигнала
из цифровой формы в аналоговую, т. е. к тому виду, что присутствует на входе.
Если на управл ющем зажиме посто нно присутствует разрешающий сигнал, устройство работает в режиме повторени  формы аналогового сигнала, поскольку в этом
5 случае элемент 6 пам ти (регистр пам ти) пропускает через себ  всю двоичную информацию без задержки. Причем, если напр жени  источников питани  равны, равны и мгновенные значени  входного и выходного аналоговЕ11х сигналов. Если напр жени  источников 7 и 8 питани  различаютс , реализуетс  либо усиление, либо ослабление входного аналогового сигнала.
Использование предлагаемого устройства позвол ет повысить его быстродействие по
5 цепи управлени  и увеличить максимальную длительность времени хранени  сигнала, что положительно сказываетс  на технических характеристиках различных устройств приема, обработки и преобразовани  информационных аналоговых сигналов.
0

Claims (1)

  1. Формула изобретени 
    5
    Аналоговое запоминающее устройство, содержащее формирователь входных сигналов , первый установочный вход которого  вл етс  информационным входом устройства , первый ключ, информационный вход которого соединен с первым выходом формировател  входных сигналов, элемент пам ти на регистре, выходы которого сое0 динены с группой кодовых входов первого цифроаналогового преобразовател , выход первого цифроаналогового преобразовател   вл етс  выходом устройства, отличающеес  тем, что, с целью повышени  быстродействи  и увеличени  времени хранени 
    информации устройства, в него введены второй ключ, реверсивный счетчик, второй цифроаналоговый преобразователь и генератор импульсов, выход которого соединен с управл ющими входами ключей, информа0 ционный вход второго ключа соединен с вторым выходом формиров ател  входных сигналов, выходы ключей соединены соответственно с суммирующим и вычитающим входами реверсивного счетчика, выходы которого соединены с группой кодовых входов
    5 второго цифроаналогового преобразовател  и с информационными входами регистра, выход второго цифроаналогового преобразовател  соединен с вторым установочным
    1309086д
    входом формировател  входных сигналов,ного напр жени  цифроаналогового преоГ;синхронизирующий вход регистра  вл етс разовател  подключены к соответствующим
    входом выборки устройства, входы опор-шинам питани  устройства.
SU853988142A 1985-12-09 1985-12-09 Аналоговое запоминающее устройство SU1309086A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853988142A SU1309086A1 (ru) 1985-12-09 1985-12-09 Аналоговое запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853988142A SU1309086A1 (ru) 1985-12-09 1985-12-09 Аналоговое запоминающее устройство

Publications (1)

Publication Number Publication Date
SU1309086A1 true SU1309086A1 (ru) 1987-05-07

Family

ID=21209356

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853988142A SU1309086A1 (ru) 1985-12-09 1985-12-09 Аналоговое запоминающее устройство

Country Status (1)

Country Link
SU (1) SU1309086A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Воробьев Н. В. и др. / икропроцессо- ры. Элементна база и схемотехника средств сопр жени , М.: Высша школа, 19,84, с. 21-22. *

Similar Documents

Publication Publication Date Title
SU1309086A1 (ru) Аналоговое запоминающее устройство
US5686918A (en) Analog-to-digital converter with digital-to-analog converter and comparator
US4851844A (en) D/A converter with switched capacitor control
SU1481861A1 (ru) Аналоговое запоминающее устройство
SU1492478A1 (ru) След щий аналого-цифровой преобразователь
SU1582355A1 (ru) След щий аналого-цифровой преобразователь
SU1612289A1 (ru) Генератор дискретных функций
SU1285598A1 (ru) Устройство измерени амплитуды переменного напр жени
SU1425833A1 (ru) Преобразователь угол-код
SU1254578A1 (ru) Преобразователь код-напр жение
SU1361710A1 (ru) Реверсивный аналого-цифровой преобразователь
SU517998A1 (ru) Адаптивный анолого-цифровой преобразователь
SU551507A1 (ru) Адаптивный измерительный преобразователь
SU907796A1 (ru) Параллельно-последовательный аналого-цифровой преобразователь
SU1661998A1 (ru) След щий аналого-цифровой преобразователь
SU594582A1 (ru) Функциональный аналого-цифровой преобразователь
SU1124336A1 (ru) Многоканальный функциональный преобразователь
RU1786661C (ru) Аналого-цифровой преобразователь
SU1141426A1 (ru) Врем импульсный квадратичный преобразователь
SU1249547A1 (ru) Функциональный преобразователь
SU1695506A1 (ru) Устройство сглаживани сигнала цифроаналогового преобразовател
SU1624487A1 (ru) Функциональный преобразователь
SU620018A1 (ru) Устройство аналого-цифрового преобразовани
SU875623A1 (ru) Циклический аналого-цифровой преобразователь
SU606205A1 (ru) Аналого-цифровой преобразователь