SU1481861A1 - Аналоговое запоминающее устройство - Google Patents

Аналоговое запоминающее устройство Download PDF

Info

Publication number
SU1481861A1
SU1481861A1 SU874343749A SU4343749A SU1481861A1 SU 1481861 A1 SU1481861 A1 SU 1481861A1 SU 874343749 A SU874343749 A SU 874343749A SU 4343749 A SU4343749 A SU 4343749A SU 1481861 A1 SU1481861 A1 SU 1481861A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
digital
amplifier
signal
Prior art date
Application number
SU874343749A
Other languages
English (en)
Inventor
Александр Иосифович Дворсон
Original Assignee
Рыбинский Авиационный Технологический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рыбинский Авиационный Технологический Институт filed Critical Рыбинский Авиационный Технологический Институт
Priority to SU874343749A priority Critical patent/SU1481861A1/ru
Application granted granted Critical
Publication of SU1481861A1 publication Critical patent/SU1481861A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано дл  приема, обработки и преобразовани  информационных аналоговых сигналов. Цель изобретени  - расширение области применени  устройства за счет осуществлени  запоминани  бипол рных входных сигналов. В устройство введены блок выделени  модул  напр жени , блок сравнени , переключатель и усилитель. При изменении входного аналогового сигнала по абсолютной величине формирователь 1 сигнализирует о знаке приращени , выставл   сигнал логической "1" на тот из ключей 2 и 3, пропуск через который тактовых импульсов с генератора 4 будет способствовать изменению выходного кода счетчика 5 того же знака. Процесс досчета продолжаетс  до тех пор, пока разность между абсолютной величиной входного аналогового сигнала и выходным сигналом цифроаналогового преобразовател  6, пропорциональным выходному коду счетчика 5, не окажетс  в пределах зоны нечувствительности формировател  1, который в этом случае на обоих своих выходах выставл ет сигнал логического "О". Таким образом, устройство посто нно работает в режиме слежени  за уровнем абсолютной величины входного аналогового сигнала и, следовательно, выходной код счетчика 5 в любой момент времени однозначно определ етс  текущим значением этого уровн . 1 ил.

Description

//
нении входного аналогового сигнала по абсолютной величине формирователь 1 сигнализирует о знаке приращени , выставл   сигнал логической 1 на тот из ключей 2 и 3, пропуск через который тактовых импульсов с генератора 4 будет способствовать изменению выходного кода счетчика 5 того же знака. Процесс досчета продолжаетс  до тех пор, пока разность между абсолютной величиной входного аналогового сигнала и выходным сигналом цифроаналогового преобразовател  6,
1
Изобретение относитс  к вычислительной технике, а именно к запоминающим устройствам, и может быть ис-- пользовано в устройствах приема, обработки и преобразовани  информаци- онных аналоговых сигналов в качестве аналогового запоминающего устрой ства.
Целью изобретени   вл етс  расширение области применени  устройства за счет осуществлени  запоминани  бипол рных входных сигналов.
На чертеже приведена функционала на  схема устройства.
Устройство содержит формирователь 1 входных-сигналов, ключи 2 и 3, генератор 4 тактовых импульсов, pesepj сивный счетчик 5, цифроаналоговые преобразователи 6 и 7, регистр 8 пам ти , входы 9 и 10 питани , блок 11 выделени  модул  напр жени , блок 12 сравнени , усилитель 13, переклю- ч атель 14, вход 15 выборки, информационный вход 16, выход 17 и шину 18 нулевого потенциала.
Аналоговое запоминающее устройство работает следующим образом.
При изменении входного аналогового сигнала по абсолютной величине формирователь 1 сигнализирует о зна- ке приращени , выставл   сигнал логической 1 на тот из ключей 2 и 3, пропуск через который тактовых чим- пульсов с генератора 4 способствует изменению выходного кода счетчика 5 того же знака. Процесс досчета продолжаетс  до тех пор, пока разность
пропорциональным выходному коду счетчика 5, не окажетс  в пределах зоны нечувствительности формировател  1, который в этом случае на обо их своих выходах выставл ет сигнал логического О. Таким образом, устройство посто нно работает в режиме слежени  за уровнем абсолютной величины входного аналогового сигнала и следовательно, выходной код счетчика 5 в любой момент времени однозначно определ етс  текущим значением этого уровн . 1 ил.
)
между абсолютной величиной входного аналогового сигнала и выходным сигналом цифроаналогового преобразовател  6, пропорциональным выходному коду счетчика 5, не окажетс  в пределах зоны нечувствительности формировател  1, который в этом случае на обоих своих выходах выставл ет
сигнал логического О. Таким образом , схема посто нно следит за уровнем абсолютной величины входного аналогового сигнала}и, следовательно , выходной код счетчика 5 в любой
момент времени однозначно определ етс  текущим значением этого уровн .
Поскольку в канале слежени  за уровнем абсолютной величины входного аналогового сигнала информаци 
о его знаке безвозвратно тер етс 
(из-за преобразовани  входного аналогового сигнала блоком 11 выделени  модул  напр жени , наличие которого необходимо дл  упрощени  организации
процесса слежени ),то дл  ее восстановлени  в состав устройства введен блок 12,сравнени , формирующий на своем выходе логические О или 1 в зависимости от пол рности входного аналогового сигнала.
При подаче управл ющего синхроимпульса код с выхода счетчика 5 совместно со знаковым битом с выхода блока 12 сравнени  записываетс  в регистр 8 пам ти, после чего эквивалентно преобразуетс  из цифровой формы1 снова в аналоговую. Это преобразование осуществл етс  в две ступени.
Вначале цифроаналоговым преобразователем 7 восстанавливаетс  абсолютна  величина входного аналогового сигнала , а затем в зависимости от конкретного содержимого знакового разр да выходному аналоговому сигналу приписываетс  соответствующий знак плюс или минус с помощью переключател  14 и усилител  13.Если переключатель 14 замыкает неинвертирующий вход усилител  13 на шину 18, то усилитель 13 работает в режиме инвертора, повтор ющего выходное напр жение цифроаналогового преобразовател  7 по абсолютной величине и мен ющего его пол рность на противоположную Если переключатель 14 замыкает неинвертирующий вход усилител  13 на выход цифроаналогового преобразовател  7, то усилитель 13 работает в режиме повторител  по отношению как к абсолютной величине, так и к знаку выходного напр жени  цифроаналогового преобразовател  7.
Таким образом, предлагаемое устройство , анализиру , запомина  и восстанавлива  информацию о знаке входного аналогового сигнала, в отличие от известного устройства может работать как с положительными, так и с отрицательными входными аналоговыми сигналами.

Claims (1)

  1. Формула изобретени 
    Аналоговое запоминающее устройство , содержащее формирователь входных сигналов, выходы которого соединены с информационными входами первого и второго ключей соответственно , генератор тактовых импульсов, выход которого соединен с управл ющими входами первого и второго ключей, реверсивный счетчик, суммирующий и вычитающий входы которого соединены с выходами первого и второго ключей
    соответственно, первый цифроаналого- вый преобразователь, кодовый вход которого соединен с выходом реверсивного счетчика, регистр пам ти, первый информационный вход которого соединен с выходом реверсивного счетчика , второй цифроаналоговый преобразователь , кодовый вход которого
    Q соединен с первым выходом регистра пам ти, входы опорного напр жени  первого и второго цифроаналоговых преобразователей  вл ютс  первым и вторым входами питани  устройства
    g соответственно, синхронизирующий вход регистра пам ти  вл етс  входом .выборки устройства, первый установочный вход формировател  входных сигналов соединен с выходом первого цифроана- Q лотового преобразовател , отличающеес  тем, что, с целью расширени  области применени  устройства за счет осуществлени  запоминани  бипол рных входных сигналов,
    5 в него введены блок выделени  модул , блок сравнени , усилитель и переключатель , выход которого соединен с неинвертирующим входом усилител , выход усилител   вл етс  выходом уст0 ройства, инвертирующий вход усилител  соединен с выходом второго цифроаналогового преобразовател  и с первым информационным входом переключател , второй информационный вход которого соединен с шиной нулевого потенциала устройства, управл ющий вход переключател  соединен с вторым выходом регистра пам ти, второй информационный вход которого соединен
    Q с выходом блока сравнени , первый вход блока сравнени  соединен с ши- .ной нулевого потенциала устройства, второй вход блока сравнени   вл етс  информационным входом устройства
    с и соединен с информационным входом блока выделени  модул , выход которого соединен с информационным входом формировател  входных сигналов.
    5
SU874343749A 1987-10-13 1987-10-13 Аналоговое запоминающее устройство SU1481861A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874343749A SU1481861A1 (ru) 1987-10-13 1987-10-13 Аналоговое запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874343749A SU1481861A1 (ru) 1987-10-13 1987-10-13 Аналоговое запоминающее устройство

Publications (1)

Publication Number Publication Date
SU1481861A1 true SU1481861A1 (ru) 1989-05-23

Family

ID=21342382

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874343749A SU1481861A1 (ru) 1987-10-13 1987-10-13 Аналоговое запоминающее устройство

Country Status (1)

Country Link
SU (1) SU1481861A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Воробьев Н.В. и др. Микропроцессоры. Элементна база и схемотехника средств сопр жени . - М.: Высша школа, 1984, с. 22. Авторское свидетельство СССР К 1309086, кл. G 11 С 27/00, 1985. *

Similar Documents

Publication Publication Date Title
JPS63215223A (ja) アナログ−デイジタル変換器
US4295089A (en) Methods of and apparatus for generating reference voltages
US4369433A (en) Digital-to-analog converter and PCM encoder using the converter
SU1481861A1 (ru) Аналоговое запоминающее устройство
EP0858163B1 (en) Pulse width modulation operation circuit
US6157672A (en) Pulse modulation operation circuit
US4185275A (en) Capacitive analog to digital converter
SU1309086A1 (ru) Аналоговое запоминающее устройство
RU176650U1 (ru) Аналого-цифровой преобразователь
SU1376224A2 (ru) Двухфазный генератор гармонических сигналов
SU1624693A1 (ru) Преобразователь код-напр жение
SU1434543A1 (ru) Преобразователь частоты в код
SU1580555A1 (ru) След щий аналого-цифровой преобразователь
SU884129A1 (ru) Рециркул ционный преобразователь напр жени в код двойного уравновешивани
SU571896A1 (ru) Аналого-цифровой преобразователь
SU1005302A1 (ru) Устройство дл преобразовани напр жени в код системы остаточных классов
SU1023653A1 (ru) Преобразователь двоичного кода в частоту следовани импульсов
SU1275483A1 (ru) Аналого-цифровое интегрирующее устройство
SU1554029A2 (ru) Аналоговое запоминающее устройство
RU1802413C (ru) След щий аналого-цифровой преобразователь
KR880002500B1 (ko) 16비트용 고속 a/d 콘버터
SU1425838A1 (ru) Дельта-модул тор
RU2050591C1 (ru) Устройство для дифференцирования медленно изменяющихся функций
SU984038A1 (ru) Устройство дл преобразовани частоты в код
JPH0731633Y2 (ja) 2ライン・シリアル/パラレル変換器