SU1387185A2 - Пороговый элемент - Google Patents

Пороговый элемент Download PDF

Info

Publication number
SU1387185A2
SU1387185A2 SU864130122A SU4130122A SU1387185A2 SU 1387185 A2 SU1387185 A2 SU 1387185A2 SU 864130122 A SU864130122 A SU 864130122A SU 4130122 A SU4130122 A SU 4130122A SU 1387185 A2 SU1387185 A2 SU 1387185A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
reversible
inputs
accumulator
Prior art date
Application number
SU864130122A
Other languages
English (en)
Inventor
Олег Николаевич Музыченко
Original Assignee
Войсковая часть 31303
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая часть 31303 filed Critical Войсковая часть 31303
Priority to SU864130122A priority Critical patent/SU1387185A2/ru
Application granted granted Critical
Publication of SU1387185A2 publication Critical patent/SU1387185A2/ru

Links

Landscapes

  • Measurement Of Radiation (AREA)

Description

(61)1277370
(21)4130122/24-21
(22)08.10.86
(46)07.04.88. Бюл. № 13
(72)О. Н. Музыченко
(53)621.374(088.8)
(56)Авторское свидетельство СССР № 1277370, кл. Н 03 К 5/24, 1986.
(54)ПОРОГОВЫЙ ЭЛЕМЕНТ
(57)Изобретение относитс  к области автоматики и вычислительной техники и может быть использовано при построении различных устройств обработки дискретной информации . Изобретение позвол ет повысить быстродействие порогового элемента, выполненного по предложенной схеме. ПорогоJ7
4 элемент содержит генератор 1 тактовых импульсов, сканирующий мультиплексор 2, содержащий триггер 3, многоканальный преобразователь 4 параллельного кода в последовательный , элемент ИЛИ 5, РО-1 реверсив- ных накопителей 6-1,...,6-(Ро-1), группу РО-1 элементов И 7-1,...,7-(Ро-1), К блоков реверсивных накопителей 8-1,...,8-К, выходной блок 9, счетный блок 10. Выходной блок 9 содержит элемент ИЛИ 11 и элемент И 12. Каждый блок реверсивных накопителей содержит элемент ИЛИ 13, реверсивные накопители 14-1,..., М-Р/, группу элементов И 15-1,...,15-Р/. На чертеже также показаны входные информационные шины 16, выход 17 порогового элемента, выход 18 элемента И 12, 1 з.п. ф-лы, 2 ил.
д
jz 18
(/
С
И-И;--- 16-1 1б
t ---tt
6-Po iB-fpo- i iS-fpo p,} (DU2.f
t ---tt
-fpo- i iS-fpo p,} (DU2.f
16-(Н} i
N
Изобретение относитс  к автоматике и вычислительной технике, может быть использовано дл  построени  различных устройств обработки дискретной информации и  вл етс  усовершенствованием изобретени  по авт. св. № 1277370.
Цель изобретени  - повышение быстродействи  порогового элемента.
На фиг. 1 представлена структурна  схема порогового элемента; на фиг. 2 - схема блока реверсивных накопителей.
Пороговый элемент содержит генератор 1 тактовых импульсов, сканируюший мультиплексор 2, содержащий триггер 3, многоканальный преобразователь 4 параллельного кода в последовательный, элемент ИЛИ 5, (Ро-1) реверсивных накопителей 6-1 - 6 (Ро- 1), группу (РО- 1) элементов И 7- 1 - 7-(Ро-1), К блоков 8-1 - 8-К реверсивных накопителей, выходной блок 9, счетный блок 10.
Выходной блок 9 содержит элемент ИЛИ II и элемент И 12. Каждый блок 8-j реверсивных накопителей содержит элемент ИЛИ 13, реверсивные накопители 14-1 - 14-Ру, группу элементов И IS - 1 - 15-Р/.
Многоканальный сканируюш.ий мультиплексор 2 соединен информационными входами с входными информационными шинами 16, счетным входом - с выходом генератора 1 тактовых импульсов, а выходом - с входом счетного блока 10, сканирующий мультиплексор содержит (Po-fS Р/)
канальный преобразователь параллельного
кода в последовательный 4, РО-Й выход которого соединен с РО-М входом элемента ИЛИ 5, а i-й выход (i 1, 2, ..., РО-1) соединен с суммируюш,им входом реверсивного накопител  6-i, первый выход которого соединен с первым входом элемента И 7-i, соединенного выходом с вычитающим входом реверсивного накопител  6-i и с i-M входом элемента ИЛИ 5, выход которого  вл етс  выходом сканирующего мультиплексора , второй выход реверсивного накопител  6-i соединен с (i-f-l)-M входами элементов И 7-j (j i+l, i-|-2,...,Po-1) и с i-M входом элемента И 12 выходного блока 9, Р-й вход которого соединен с входами элементов И 7 и выходом триггера 3, соединенного входом с выходом останова многоканального преобразовател  4 параллельного кода в последовательный, входы элементов И 7 соединены с тактовым входом преобразовател  4 параллельного кода в последовательный и выходом генератора 1 тактовых импульсов, третьи выходы реверсивных накопителей 6 соединены с входами элемента ИЛИ 11 выходного блока 9, соединенного входом с выходом счетного блока 10.
В блоке 8-j реверсивный накопитель 14-i (i 1,2,...,Р/) соединен первым выхо0
дом с первым входом элемента И 15-i, входы которого соединены с выходом генератора 1 тактовых импульсов, выходом триггера 3, а при - с вторыми выходами реверсивных накопителей 14-2 - 14-(i-1), выход э лемента И 15-1 соединен с вычитающим входом реверсивного накопител  14-1 и входом элемента ИЛИ 5, выход элемента И 15-i (i 2Р/) соединен с вычитающим входом реверсивного накопител  и i-м входом элемента ИЛИ 13, соединенного первым входом с
i- (Ро+2 Ра+1)-м ВЫХОДОМ многоканально0 1
го преобразовател  4 параллельного кода в 5 последовательный, а выходом - с суммирующим входом реверсивного накопител  14-1, суммирующий вход реверсивного накопител  14-i (,...P/) соединен с
( 2 )-ivi выходом многоканальсЛг1
ного преобразовател  параллельного кода в последовательный 4, вторые выходы реверсивных накопителей 14 соединены с входами элемента И 12, а их третьи выходы - с входами элемента ИЛИ 11 выходного бло5 ка 9. Входы элемента И 15-1 соединены с вторыми выходами реверсивных накопителей 6 и 14 блоков 8-1 - 8-(j-1).
Выход элемента ИЛИ 1  вл етс  информационным выходом порогового элемента , а выход элемента И 12 - выходом конца работы.
Многоканальный преобразователь параллельного кода в последовательный может быть выполнен в виде распределител  импульсов , выходы которого соединены с первыми входами элементов И t групп (t - число каналов преобразовател ), вторые входы элементов И каждой группы  вл ютс  входами соответствующего канала преобразовател , а выходы соединены с входами элемента ИЛИ, выход которого  вл 0 етс  выходом канала преобразовател , тактовый вход распределител  импульсов  вл етс  тактовым входом преобразовател , а выход последнего разр да распределител  - выходом останова преобразовател .
5 Многоканальный преобразователь параллельного кода в последовательный может быть также выполнен в виде t регистров сдвига, соединенных информационными входами с информационными входами преобразовател , тактовыми входами - с его
0 тактовым входом, а выходами переноса - с выходами каналов преобразовател , инверсные выходы каждого регистра сдвига соединены с входами своего элемента И, а выходы последних - с выходами элеменг та И, выход которого  вл етс  выходом остановка преобразовател .
Счетный узел 10 может быть выполнен в виде двоичного счетчика на log2(a-|-2) разр дов, имеющего в качестве начального
0
состо ние, при котором в него записан код числа (( +2Л-а), выходом счетного узла  вл етс  пр мой выход последнего разр да счетчика.
Реверсивный накопитель 6(14) может быть выполнен в виде реверсивного двоичного счетчика с двум  счетными входами, пр мые выходы разр дов которого соединены с входами элемента ИЛИ, пр мой выход которого  вл етс  первым выходом накопител , а инверсный выход - его вторым выходом, накопитель содержит также элемент И, входы которого соединены с пр мыми выходами разр дов счетчика с номерами , равными номерам единичных разр дов в двоичном представлении порога а. Суммирующий и вычитающий счетные входы счетчика  вл ютс  суммирующим и вычитающим счетными входами накопител .
В пороговом элементе накопитель 14-1 содержит дополнительно два элемента И с параллельно соединенными входами, выходы первого и второго элементов И соединены с суммирующими и вычитающим входами реверсивного счетчика, суммирующий вход накопител  соединен с пр мым входом первого и инверсным входом второго элементов И, вычитающий вход накопител  соединен с пр мым входом второго и инверсным входом первого элементов И.
Пороговый элемент работает следующим образом.
В исходном состо нии многоканальный преобразователь 4 параллельного кода в последовательный, триггер 3, счетный блок 10 и реверсивные накопители 6 и 14 сброшены . При этом на выходе триггера 3 записан нулевой логический сигнал, а в реверсивные накопители - нулевой код.
На входные информационные щины 16 порогового элемента подан входной код.
При поступлении тактовых импульсов с выхода генератора 1 тактовых импульсов преобразователь 4 параллельного кода в последовательный преобразует парал- лельньж код на t группах входных шин 16 в последовательный код на соответствующих выходах.
Последовательность импульсов с Р-го выхода преобразовател  4 поступает через элемент ИЛИ 5 непосредственно на вход счетного блока 10, с i-ro выхода (,..., РО-1) - на суммирующий вход реверсивного накопител  6-i, а с j-ro выхода (j Po-bl,...,t) - на суммирующий вход соответствующего реверсивного накопител  14, которые осуществл ют подсчет числа импульсов , поступающих на их входы.
По окончании преобразовани  входного кода преобразователь 4 самоблокируетс  и формирует на выходе останова сигнал , переключающий триггер 3, на выходе которого по вл етс  единичный логический сигнал, разрешающий прохождение тактовых импульсов через элементы И 7 и 15. К
этому моменту в реверсивных накопител х и счетном блоке сосчитано число импульсов, равное числу единичных логических сигналов на соответствующей группе входов
преобразовател  4.
Далее происходит последовательное, начина  с накопител  6-1, обнуление реверсивных накопителей 6-i ( i 1,2,...,Ро-1). При обнулении реверсивного накопител 
6-i (все предыдущие накопители обнулены ) тактовые импульсы проход т через элемент И 7-i на вычитающий вход реверсивного накопител  6-i и через элемент ИЛИ 5 на счетный вход счетного блока 10. При этом сигналом с второго выхода ревер5 сивный накопитель 6-i блокирует прохождение тактовых импульсов через элементы И 7-(i+1) - 7-(Ро-1), а также элементы И 14-1 блоков 8-1 - 8-К. При обнулении накопител  6-i на его первом выходе по вл етс  сигнал, запрещающий про хождение тактовых импульсов через элемент И 7-i, а на втором выходе - сигнал, разрешающий прохождение тактовых импульсов через элементы И 7-(i+1) - 7- (Ро-1), а также элементы И блоков 8-1 -
5 8-К. Далее аналогичным образом осуществл етс  обнуление остальных накопителей 6.
Одновременно с , процессом обнулени  накопителей 6 в каждом блоке 8-j реверсивных накопителей (j 1,...К) происходит в том же пор дке процесс последовательного обнулени  реверсивных накопителей 14-2 - 14-Р и пересчет их содержимого в накопитель 14-I.
После обнулени  накопителей 6 происходит процесс обнулени  накопителей 14-1 групп 8-1 - 8-К. При обнулении ревер сивного накопител  14-1 группы 8-j (все накопители 6 и накопители 14-1 групп 8-1- 8-(j - 1) обнулены), если к этому моменту накопители 14-2 - 14-Р/ группы уже обнулены , тактовые импульсы проход т через
0 элемент И 15-1 на вычитающий счетный вход накопител  14-1 и через элемент ИЛИ 5 на счетный вход счетного блока 10. При этом сигналом с второго выхода он блокирует прохождение тактовых импульсов на выходы элементов И 15- 1 блоков 8- (j +1 )-
5 8-К. При обнулении накопител  14-1 блока 8-j на его первом выходе по вл етс  сигнал, запрещающий прохождение тактовых импульсов через элемент И 15-1 данного блока, а на втором выходе - сигнал, разрещающий прохождение тактовых им0 пульсов через элементы И 15-1 последующих блоков 8.
Если к моменту начала обнулени  накопител  14-1 блока 8-j его накопители 14-2 - 14-Р/ не успели обнулитьс , то
работа блока происходит следующим образом . Обнуление накопителей 14-2 - 14-PJ продолжаетс , при этом тактовые импульсы с выхода соответствующего элемента И 15 поступают через элемент
ИЛИ 13 на суммирующий вход накопител  14-1, одновременно тактовые импульсы проход т через элемент И 15-I на вычитающий вход накопител  14-1 и через элемент ИЛИ 5 - на счетный вход счетного узла 10. При этом состо ни  накопител  14-1 не мен ютс . Работа продолжаетс  таким образом до обнулени  накопителей 14-2 - 14-Р/, после чего оканчиваетс  процесс обнулени  накопител  14-1 в описанном пор дке.
Таким образом происходит последовательное обнуление накопителей 14.1 блоков 8-1 - 8-К.
Если во входном коде число единиц меньще порога а, то работа устройства продолжаетс  до обнулени  всех накопителей 6 и 14, при этом на выходе 18 элемента И 12 выходного блока 9 формируетс  единичный сигнал, свидетельствующий об окончании цикла работы, и с выхода 17 элемента ИЛИ 11 выходного блока 9 снимаетс  нулевой сигнал.
Если во входном коде число единиц больше или равно а, а во всех группах входов , соответствующих накопител м одного блока 8, число единиц меньше а, то работа устройства продолжаетс  до накоплени  в счетном блоке 10 а импульсов, при этом на его выходе по вл етс  единичный сигнал, проход щий через элемент ИЛИ 11 на выход 17 устройства и свидетельствующий об окончании работы.
Если в какой-либо группе входов, соответствующей накопител м одного блока 8, число единиц больше или равно а и до начала обнулени  накопител  14-1 в нем успевает накопитьс  а импульсов, то на его третьем выходе по вл етс  единичный сигнал, поступающий через элемент ИЛИ 11 на выход-17 устройства и свидетельствующий об окончании работы.
Если в какой-либо подгруппе входов 16-1 число единиц больше или равно а, то в момент накоплени  в соответствующем накопителе а импульсов на его третьем выходе по вл етс  единичный сигнал, проход щий через элемент ИЛИ 11 на выход 17 устройства и свидетельствующий об окончании работы.
Если входы элемента И 15-1 блока 8-j соединены с вторыми выходами накопителей 14-2 - 14-Р/, то к моменту начала обнулени  йакопител  14-1 блока 8-j накопители 14-2- 14-Р/данного блока не успели обнулитьс . при этом они сигналами со своих вторых выходов блокируют прохождение тактовых импульсов через элемент И 15-1 и процесс обнулени  накопител  14-1 не начинаетс  до момента обнулени  накопителей 14-2 - 14-Р/.

Claims (2)

1. Пороговый элемент по авт. св. № 1277370, отличающийс  тем, что, с целью
0 повышени  быстродействи , в сканирующий мультиплексор введены блоков реверсивных накопителей, каждый из которых содержит (j 1,...,К) реверсивных накопителей, Р/ элементов И и элемент ИЛИ, причем второй выход i-ro реверсивного накопител  j-ro блока (i 1,...,Р,) соединен с входом элемента И выходного блока, первый выход - с первым входом i-ro элемента И, второй и третий входы которого соединены с выходами генератора тактовых импуль0 сов и триггера, выход первого элемента И соединен с входом элемента ИЛИ и вычитающим входом первого реверсивного накопител , выход i-ro элемента И (,....,P/) соединен с вычитающим входом i-ro реверсивного накопител  и i-м входом элемента
5 ИЛИ j-ro блока, первый вход которого
J-1
соединен с ( Е )-м выходом многоканального преобразовател  параллельного кода в последовательный, а выход - с сум- 0 мирующим входом первого реверсивного накопител  блока, суммирующий вход i-ro реверсивного накопител  соединенс
(Р4- 2 Pt-{-)-M выходом многоканального
1
преобразовател  параллельного кода в последовательный , входы i-ro элемента И (i 3,...,Ру) блока реверсивных накопителей соединены с вторыми выходами реверсивных накопителей от второго до (i-1)- го блока, а входы первого элемента И - с
вторыми выходами реверсивных накопителей блоков от первого до (j - 1)-го и выходами реверсивных накопителей от первого до (Р-1)-го, входы элемента ИЛИ выходного блока соединены с третьими выходами реверсивных накопителей блоков от первого до К-го.
2. Элемент по п. 1, отличающийс  тем, что в блоке реверсивных накопителей входы первого элемента И соединены с вторыми выходами реверсивных накопителей данной группы от второго до Р,-го.
СЧ1 Ct
SU864130122A 1986-10-08 1986-10-08 Пороговый элемент SU1387185A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864130122A SU1387185A2 (ru) 1986-10-08 1986-10-08 Пороговый элемент

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864130122A SU1387185A2 (ru) 1986-10-08 1986-10-08 Пороговый элемент

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1277370 Addition

Publications (1)

Publication Number Publication Date
SU1387185A2 true SU1387185A2 (ru) 1988-04-07

Family

ID=21261298

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864130122A SU1387185A2 (ru) 1986-10-08 1986-10-08 Пороговый элемент

Country Status (1)

Country Link
SU (1) SU1387185A2 (ru)

Similar Documents

Publication Publication Date Title
SU1387185A2 (ru) Пороговый элемент
US2888647A (en) System for representing a time interval by a coded signal
RU2034401C1 (ru) Пороговый элемент
SU1496004A1 (ru) Устройство дл преобразовани дополнительного двоичного кода в знакоразр дный
SU1019629A1 (ru) Устройство дл преобразовани одного кода в другой
SU1637013A1 (ru) Пороговый элемент
SU1325480A1 (ru) Устройство дл обнаружени ошибок в параллельном п-разр дном коде
SU1741270A1 (ru) Преобразователь кода системы счислени с одним основанием в код системы счислени с другим основанием
SU1081637A1 (ru) Устройство дл ввода информации
RU2020760C1 (ru) Устройство для контроля параллельного двоичного кода по модулю k
SU658556A1 (ru) Преобразователь кода гре в двоичный код
SU1741269A1 (ru) Преобразователь кода системы счислени с одним основанием в код системы счислени с другим основанием
SU1647871A1 (ru) Пороговый элемент
SU1120322A1 (ru) Цифровой функциональный преобразователь
SU1325462A1 (ru) Устройство дл сортировки двоичных чисел
SU807492A1 (ru) Троичный реверсивный -разр дныйСчЕТчиК иМпульСОВ
SU1037258A1 (ru) Устройство дл определени количества единиц в двоичном коде
SU1580563A1 (ru) Устройство дл контрол равновесного кода
SU782166A1 (ru) Двоичный п-разр дный счетчик импульсов
SU1277115A1 (ru) Преобразователь двоичного кода в последовательность импульсов
SU1737736A1 (ru) Устройство дл контрол двоичного кода по модулю К
SU1438007A2 (ru) Преобразователь последовательного кода в параллельный
SU1741271A2 (ru) Преобразователь кодов
SU818018A1 (ru) Устройство дл контрол числаЕдиНиц B КОдЕ
SU767973A1 (ru) Счетчик импульсов с визуальной индикацией