SU696611A2 - Программируемый делитель частоты - Google Patents

Программируемый делитель частоты

Info

Publication number
SU696611A2
SU696611A2 SU772487914A SU2487914A SU696611A2 SU 696611 A2 SU696611 A2 SU 696611A2 SU 772487914 A SU772487914 A SU 772487914A SU 2487914 A SU2487914 A SU 2487914A SU 696611 A2 SU696611 A2 SU 696611A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
divider
input
pulse
logic element
Prior art date
Application number
SU772487914A
Other languages
English (en)
Inventor
Валерий Павлович Казаков
Ольга Федоровна Комиссарова
Игорь Михайлович Привалов
Original Assignee
Войсковая Часть 44388-Р/1
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 44388-Р/1 filed Critical Войсковая Часть 44388-Р/1
Priority to SU772487914A priority Critical patent/SU696611A2/ru
Application granted granted Critical
Publication of SU696611A2 publication Critical patent/SU696611A2/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Description

1
Изобретение относитс  к импульсной технике.
В основном авторском свидетельстве № 621099 описан программируемый делитель частоты, содержащий N каскадов , каждый из которых содержит управл емый делитель частоты, блок автономной установки делител  частоты., два двухвходовых логических элемента И, выход одного из которых соединен со входом управл емого делител  частоты последующего каскада ij
Недостатком данного дел;ггел  частоты  вл етс  недостаточное быстродействие .
Целью изобретени   вл етс  повышение быстродействи .
Поставленна  цель достигаетс  тем, что в делитель частоты, содержащий N каскадов, каждый из которых содержит управл емый делитель частоты, блок автономной установки делител  частоты, два двухвходовых логических элемента И, выход одного из которых соединен со
ВХОДОМ управл емого делител  частш-ы последующего каскада, в каждый каскад введен трехвходовый логический элемент И, первый вход которого соединен с дополнительным выходом управл емого делител  частоты, второй вход соединен с первым выходом блока автономной установки делител  частоты данного каскада, второй вход которого соединен с выхо« дом упом нутого тре Аходового логического элемента И, а третий вход упом нутого трехвходового логического элемента подключен ко второму выходу блока автономной установки делител  частоты последующей  чейки
Структурна  электрическа  схема делител  частоты праведена на чертеже.

Claims (1)

  1. Делитель частоты содержит N идентичных каскадов 1-6, состо щих на управл емых делителей частоты 7-12, блоков автономной установки делителей частоты 13 - 18, двухвходовых логических элементов И 19 - 30 и трехвходовых логических элементов И 31 - 36. Входной сигнал подай на входную шину 37. На шины 38 - 43 поданы сигналы управлени . Выходной сигнал снимаетс  с выхода 44, Принцип работы делител  заключаетс  в следующем. Программируемый делитель частоты работает следующим образом. Пусть требуетс  коэффициент делени  N . Пд  этого в делитель, максимальна  емкость которого равна tri , необходимо записать число Z , равное кц N . Тогда с поступлением на вход N импул сов произойдет заполнение делител , цикл делени  завершитс  и на выходе сформируетс  выходной импульс. Пусть N. q Vn°-v0 ш-...q.i-i: ., + где ,1,2,.., тогда Z -(m-a hi+(vn-l-c 2 -- ...-b(hi--|-ol -) , т. е. в первый каскад необходимо записать число,  вл ющеес  дополнением до Vn, а в остальные - числа,  вл ющиес  дополнени ми до m -1. Например, дл  слу ча  декадных делителей, т. е., когда п .1О, необходимо получить N 253. В этом случае требуетс  три каскада, максимальна  емкость равна 1О - 1ООО, а N 1ООО-253 747, . е. в первый каскад необходимо предварительно записать .7, во второй - 4, в третий - 7. Динамика работы рассматриваетс  на примере работы первого каскада дели тел  дл  случа , когда N в младшем разр де содержит единицу (наиболее слож ный случай). Тактирующим фронтом дл  триггеров (не показаны) делителей  вл етс  отрицательный фронт тактового импульса , а дл  блоков 13-18 передний, что соответствует практике. Рассмотрим состо ние делител  перед приходом (N - 1) импульса в цикле де лени . На выходе делител  7 , так как он находитс  в состо нии 8. На другом его выходе - 1, поскольку с приходом ( М- 2)° импульса последний триггер (не показан) управл емого делител  7 лереходит в состо ние I. На выходе блока 14 -1, поскольку в следующих каскадах импульс установки С( мировалс  и продолжаетс . На инверсном выходе блока 14.- , котора  присутствует посто нно, исключа  врем , равно длительности установки первого каскада. На пр мом выходе блока 13 -О. С поступлением отрицательного тактирующего фронта импульса этот делитель переходит в состо ние 9 и на его выходе по вл етс  , котора  вызывает совпадение в логическом элементе И 31, в результате через врем  задержки включени  делител  и логического элемента И 31 на Д-входе блока 13 автономной установки по вл етс  1 и он готов к переключению, которое происходит с поступлением на его тактовый вход переднего фронта тактового импульса. В результате срабатывани  данно4 о блока 13 на его выходах через соответствующее врем  задержки по в тс  соответственно сигналы и О. Первый  вл етс  импульсом установки управл емого делител  первого каскада и через логический элемент И 19 в соответствии с управл ющим сигналом на щине 38 прикладываетс  к установочным входам делител  7 и устанавливает его в необходимое дл  формировани  требуемого коэффициента делени  состо ние. По вление на инверсном выходе блока 13 О вызывает окончание импульса на выходе логического элемента И 31 и по вление на информационном входе блока 13 автономной установки О. Кроме того, это вызывает по вление отрицательного перепада на выходе логического элемента И 20, т. е. формируетс  последний в цикле делени  тактирующий перепад на входе ВТОРОГО каскада. Отрицательный фронт тактирующего фронта не вызывает изменений в состо нии первого каскада, поскольку он накрыт импульсом установки исходного состо ни  управл емого делител . С по влением переднего фронта первого импульса- в цикле делени  блок 13 переключаетс , перевод  сигнал на выходах в противоположное состо ние. На этом оканчиваетс  импульс установки управл емого делител  первого каскада, на выходе логического элемента И 20 формируетс  передний фронт первого тактирующего импульса дл  второго каскада и, следовательно, оканчиваетс  импульс установки на втором каскаде, снима  единичный сигнал со входа логического элемента И 31. Отрицательный фронт первого тактирующего импульса переведет делитель первого каскада в нулевое состо ние ОбОО), в результате на выходе делител  7 по витс  О, который лередаетс  логическим элементом И 2О на вход второго каскада. Это будет первый такти5O рукиций фронт на входе второго каскада, к приёму которого он г-отов, так как импульс его установки окончилс  с передним фронтом первого импульса. Следует отметить, что как первый, так и второй каскады не реагируют на отрицательный фронт последнего тактирую щего импульса, поскольку он накрыт соответствующими импульсами установки этих каскадов. Это позвол ет испопьзо- вать последующие каскады с значительно меньшим быстродействием (практически на пор док), чем первый. Быстродействие первого каскада а, следовательно, и всего программируемо- го делител  ограничено двум  факторами 1)задержкой установлени  на выходе логического элемента И 31; 2)задержкой окончани  импульса установки на выходе логического элемента И 19, В первом случае дл  нормальной работы делител  передний фронт тактового импульса должен по витьс  только после установлени  1 на информационном входе блока 13. В противном случае не произойдет формировани  импульса установки . Во втором случае отрицательный тактирующий фронт первого импульса цик ла должен приходить на вход не раньше окончани  импульса установки, поскольку в противном случае делитель на него не отреагирует и произойдет сбой. I6 Таким образом, максимальна  временнв  задержка формировани  единичного сигнала на выходе логического элемента И 31 или окончани  импульса установки первого каскада определ ет быстродействие программируемого делител . Формула изобретени  Программируемый делитель частоты по авторскому свидетельству № 621099, отличающийс  тем, что, с целью повышени  быстродействи , в каждый каскад введен трехвходовый логический элемент И, первый вход которого соединен с дополнительным выходом управл емого делител  частоты, второй вход соединен с первым выходом блока автономной установки делител  частоты данного каскада, второй вход которого соединен с выходо{ упом нутого трехвходо- вого логического элемента И, а третий вход упом нутого трехвходового логичес- кого элемента подключен ко второму выходу блока автономной установки делител  частоты последующей  чейки. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 621О99, кл. Н ОЗ К 23/ОО, 4.О2.64.
SU772487914A 1977-05-19 1977-05-19 Программируемый делитель частоты SU696611A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772487914A SU696611A2 (ru) 1977-05-19 1977-05-19 Программируемый делитель частоты

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772487914A SU696611A2 (ru) 1977-05-19 1977-05-19 Программируемый делитель частоты

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU621099 Addition

Publications (1)

Publication Number Publication Date
SU696611A2 true SU696611A2 (ru) 1979-11-05

Family

ID=20709788

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772487914A SU696611A2 (ru) 1977-05-19 1977-05-19 Программируемый делитель частоты

Country Status (1)

Country Link
SU (1) SU696611A2 (ru)

Similar Documents

Publication Publication Date Title
SU696611A2 (ru) Программируемый делитель частоты
SU855963A2 (ru) Генератор тактовых импульсов
SU777652A1 (ru) Устройство дл формировани синхроимпульсов
SU771880A1 (ru) Делитель частоты на 5,5
SU739721A1 (ru) Устройство дл синхронизации импульсов
SU930614A1 (ru) Устройство дл синхронизации импульсов
SU911740A1 (ru) Делитель частоты импульсов на N-1/2
SU744996A1 (ru) Делитель частоты на четыре, п ть
SU928659A1 (ru) Счетное устройство
SU818022A1 (ru) Делитель частоты следовани импуль-COB HA 15
SU928418A1 (ru) Регистр
SU1078625A1 (ru) Синхронный делитель частоты
SU1190520A1 (ru) Синхронный счетчик
SU1058072A2 (ru) Делитель частоты следовани импульсов
SU542336A1 (ru) Генератор импульсов
SU758501A1 (ru) Устройство дл синхронизации импульсов
SU928657A2 (ru) Делитель частоты следовани импульсов
SU544120A1 (ru) Устройство дл синхронизации импульсов
SU653746A1 (ru) Двоичный счетчик импульсов
SU733110A1 (ru) Делитель частоты импульсов на двенадцать
SU839068A1 (ru) Делитель частоты следовани импуль-COB C КОэффициЕНТАМи дЕлЕНи
SU764138A1 (ru) Троичный счетный триггер
SU744947A1 (ru) Устройство дл синхронизации импульсов
SU970706A1 (ru) Счетное устройство
SU1651374A1 (ru) Синхронный делитель частоты