SU691830A1 - Устройтво дл обмена данными - Google Patents

Устройтво дл обмена данными

Info

Publication number
SU691830A1
SU691830A1 SU772500397A SU2500397A SU691830A1 SU 691830 A1 SU691830 A1 SU 691830A1 SU 772500397 A SU772500397 A SU 772500397A SU 2500397 A SU2500397 A SU 2500397A SU 691830 A1 SU691830 A1 SU 691830A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
data
register
byte
Prior art date
Application number
SU772500397A
Other languages
English (en)
Inventor
Тамара Владимировна Кузовкина
Виталий Валентинович Герасимов
Александр Георгиевич Пьянков
Original Assignee
Предприятие П/Я М-5769
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5769 filed Critical Предприятие П/Я М-5769
Priority to SU772500397A priority Critical patent/SU691830A1/ru
Application granted granted Critical
Publication of SU691830A1 publication Critical patent/SU691830A1/ru

Links

Landscapes

  • Computer And Data Communications (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ОБМЕНА ДАННЫМИ
Изобретение относитс  к.области вычис .лительной техники, в частности к устройствам дл  обмена данными, и может, быть использова 1р в качестве блока передачи данных в каналах ввода-вывода.
Известно устройство дл  обмена данными , содержащее блок обменного формата , блок подготовки данных, блок передачи формата данных, блок буферной палт ти, ком мутатор, генератор запросов, схему сравнени , дешифратор и блок управлени  1.
Недостаток устройства состоит в том, что оно имеет незначительное быстродействие и ограниченные функциональные возможности .
Наиболее близким к изобретению по технической сущности и достигаемому результату  вл етс  устройство дл  обмена дан . ными, содержащее преобразователь формата данных, первый вход которого- соединен с первым входом устройства, коммутатор данных, первые информационный и управЛЯЮЩ .ИЙ выходы которого соединены сеютветствённо Со- йторым входом преобразовател  формата данных и со входом регистра маркеров, блок управлени , первые вход
и выход которого соединены соответственно со вторым управл ющим выходом-и первым, управл ющим входом коммутатора д;анных, две схемы сравнени , причем второй управл ющий вход коммутатора данных и вторые вход и выход блока управлени   вл ютс  соответственно вторым - третьим входами и первым выходом устройства 2. В этом устройстве емкость буферизации данных увеличена, компоновка и.развертка слов обмена с оперативной пам тью цифровой вычислительной мащины (ЦВМ) производитс  на разных регистрах по мере получени  (или выдачи) байта.
Наличие дополнительного регистра формированн  и св занного .с ним регистра Маркера усложн ет структуру канала (много св зей), а наличие передачи данных между регистрами снижает надежность. К усложнению структуры приводит также выполнение модификации счета данных на восемь , так как необходимость выполнени  начальной модификации счета требует наличи  трехразр дного сумматора помимо ре версивного счетчика.
Наличие буфера данных позвол ет работать с цепочкой данных, но его объем не достаточен, чтобы эта работа выполн лась с той же скоростью, что и при отсутствии цепочки данных. Это снижение скорости передачи данных необходимо особенно учитывать при подсоединении к каналу ввода-вывода небуферизованных устройств, способных к «переполнению, то есть к потере информации. Тем более, что имеющийс  буфер можно использовать только при использовании ограничени  на расположение данных в оперативной пам ти по целочисленной границе. Это либо усложн ет программирование ввода-вывода, либо снижает эффективность использовани  оперативной пам ти . /;-. , : .;.; ; ; ;;
Цель изобретени  - упрощение устройства и повышение его быстродействи .
Поставленна  цель достигаетс  тем, что устройство содержит блок пам ти, счетчик адреса записи, счётчик адреса чтени , регистр границы, счетчик байтов, регистр конца , чтени  и модификатор, причем выход счетчика адреса записи соединен с первым. входом регистра границьт не первым адресным входом блока пам ти, выход счет- чика адреса чтени  соединен с первым входом первой схемы сравнени  и со вторым адресным входом блока пам ти, первый и второй информационные входы которого соединены соответственно с четвёртым входом устройства и со. вторым информационным выходом коммутатора данных,: выход блока пам ти соединен с первУм информационным входом коммутатораданных и со вторым выходом устройства, второй вход и выход первой СхеМь,Г сравнени  соёДИнёна соответственно с выходом регистра границы и с третьим 1зходом блока управлени , третий выход которого соединен с установочными входами Счетчиков адреса записи и чтени  и счётчика байтов, выход регистра конца чтени  и первый выход счетчика байтов через вторую схему сравнени  соединеньСс чётвёртьгм входом блока управлени , четвертый выход которого соединен с управ-. л ющйМи входами блока пам ти, регистра границы, регистра конца чтени  и модификатора и со.счётными входами счетчика байтов; счетчиков адреса записи и чтени , информационный вход, первый, второй и третий выходы модификатора соединены соответственйо с. п тьГм входом устройстваГё ifflrфорМационным Входом регистра конца Чтени , с третьим вь1ходом устройства и с п тым входом блока управлени , шестой йхоД которого Соединён со вторым выходом счетчика , байтов, четвертый выход устройств Соединен с выходом регистра маркёров и с первым выходом прёобразовао-ел  формата данных, второй выход которого соединен со вторым информационным входом коммутатора данных.
Структурна  схема устройства представ
лена на чертеже.
Устройство дл  обмена данными содер кит блок пам ти I, преобразователь 2 формата дaнныx регистр 3 маркеров, коммутатор данных 4, счетчик 5 адреса записи, счетчик б адреса чтени , регистр .7 границы , схему сравнени  8, счетчик 9 байтов, схему сравнени  10, регистр II конца чте ,ни , модификатор 12, блок управлени  13, вход 14, выходы 15.. 16, вход 1.7, выход 18, 0 входы 19-21, выход 22. Позици ми 23-28 обозначены входы блока управлени , позици ми 29-30 - его выходы.
Устройство работает следующим образом .- : V,. - . .
В процессе выполнени  каналом ввода вывода операций, требующих обмена данных блок управлени  13 получает по входу 21 от блока управлени  канала ввода-вывода сигнал о начале обмена. Если выполнение канальной программы обмена только , начинаетс , (отсутствует режим цепочки данных ), счетчик 5 адресазаписи, счетчик 6 адреса чтени  и счетчик 9 байтов устанавливаютс  в исходное состо ние (нулевое) пО. сигналу с выхода 30 блока управлени  13. При каждом поступлений сигнала «начать обмен в коммутатор данных 4 nq входу 17 передаетс  информаци  о начальной позиции байта в первом слове обмена (три младших разр да адреса данных), в модификатор 12 по входу 19 поступает информаци  6 счете данных..: : ::
При Выполнении операции ввода (операци  типа «чтение) информаци  от внешнего устройства (ВУ), поступает в блок сопр жени  канала в вода-вы вод а с интерфейсом (один байт - при однобайтном интерфейсе или два байта - при двухбайтном ), otкyдa передаетс  в блок пам ти 1, причем при двухбайтном интерфейсе в блок пам ти 1 записываетс  поочередно снача . ла нулевой байт, затем первый. 0 Из блока пам ти I байты по-одному через коммутатор данных 4 поступают в соднррр ствующую позицию регистра в преобразователе 2. Сформйройанное слово передаетс  в оперативную пам ть ЦВМ. При. выполнений Операции вывода («запись наоборот ), информаци  (слово) из оперативной пам ти ЦВМ поступает на регистр в преобразователе 2 и по-байтно через коммутатор данных 4 поступает в блок пам ти 1, а из него байт (или поочередно два 0 .байта придвухбайтном интерфейсе) поступает с выхода 15 в yaeJT сопр жени  канала ввода-вывода с интерфейсом, и затем - к внещнему устройству.

Claims (2)

1.Авторское свидетельство СССР № 470511, кл. G 06 F 3/04, 1975.
2.Канйл селекторный ЕС-4036, Техническое описание. Ц53.057.003 ТО, 1973,. (прототип ) ..
SU772500397A 1977-06-27 1977-06-27 Устройтво дл обмена данными SU691830A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772500397A SU691830A1 (ru) 1977-06-27 1977-06-27 Устройтво дл обмена данными

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772500397A SU691830A1 (ru) 1977-06-27 1977-06-27 Устройтво дл обмена данными

Publications (1)

Publication Number Publication Date
SU691830A1 true SU691830A1 (ru) 1979-10-15

Family

ID=20715042

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772500397A SU691830A1 (ru) 1977-06-27 1977-06-27 Устройтво дл обмена данными

Country Status (1)

Country Link
SU (1) SU691830A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1981001622A1 (fr) * 1979-11-28 1981-06-11 S Kovalenko Dispositif microprocesseur pour l'echange de donnees

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1981001622A1 (fr) * 1979-11-28 1981-06-11 S Kovalenko Dispositif microprocesseur pour l'echange de donnees

Similar Documents

Publication Publication Date Title
US4600986A (en) Pipelined split stack with high performance interleaved decode
SU691830A1 (ru) Устройтво дл обмена данными
JPS623461B2 (ru)
US3247492A (en) Automatic memory start circuit for asynchronous data processing system
SU1564633A1 (ru) Устройство адресации оперативной пам ти
SU847314A1 (ru) Устройство дл сопр жени эвм сВНЕшНиМи уСТРОйСТВАМи
SU560228A1 (ru) Устройство дл передачи информации из основной пам ти в каналы ввода-вывода
SU742942A1 (ru) Устройство дл обработки информации
SU741269A1 (ru) Микропрограммный процессор
SU1363238A1 (ru) Устройство обработки информации
JPS6349816B2 (ru)
SU605208A1 (ru) Устройство дл сопр жени цифровой вычислительной машины с внешними устройствами
SU962905A1 (ru) Устройство дл сопр жени электронных вычислительных машин
SU1697083A2 (ru) Устройство обмена данными
SU943736A1 (ru) Микропрограммна система обработки данных
SU1591027A2 (ru) Устройство для сопряжения центрального процессора с группой периферийных процессоров
SU1446615A1 (ru) Устройство дл уплотнени информации
SU922742A1 (ru) Устройство микропрограммного управлени
SU873243A1 (ru) Устройство дл обработки прерываний
SU888121A1 (ru) Устройство дл формировани исполнительных адресов
SU1124301A1 (ru) Многоканальное устройство дл прерывани программ
SU690472A1 (ru) Селекторный канал
SU656049A1 (ru) Устройство сопр жени
SU970368A1 (ru) Устройство управлени
RU1797108C (ru) Арифметическое устройство с микропрограммным управлением