SU663104A2 - Коммутатор - Google Patents

Коммутатор

Info

Publication number
SU663104A2
SU663104A2 SU772481698A SU2481698A SU663104A2 SU 663104 A2 SU663104 A2 SU 663104A2 SU 772481698 A SU772481698 A SU 772481698A SU 2481698 A SU2481698 A SU 2481698A SU 663104 A2 SU663104 A2 SU 663104A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
inverter
shift register
Prior art date
Application number
SU772481698A
Other languages
English (en)
Inventor
Владимир Васильевич Кочербитов
Римма Алексеевна Демина
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU772481698A priority Critical patent/SU663104A2/ru
Application granted granted Critical
Publication of SU663104A2 publication Critical patent/SU663104A2/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Shift Register Type Memory (AREA)

Description

(54) КОММУТАТОР
1
Изобретение относитс  к области автоматики и может найти применение в системах синхронизации вычислительных приборов и комплексов.
По основному авт. св. № 572925 известен коммутатор, содержащий триггер, единичный выход которого соединен с одним из входов первого элемента И, а нулевой выход - с одним из входов второго элемента И выходы элементов И подключены к входам элемента ИЛИ-НЕ, выход которого соединен с выходом коммутатора, другой вход первого элемента И - с первой входной шиной коммутатора, котора  подключена также к одному из входов первого элемента И-НЕ, другой вход которого соединен с единичным выходом триггера, другой вход второго элемента И соединен с второй входной шиной коммутатора, котора  подключена также к одному из входов второго элемента И-НЕ, другой вход последнего соединен с нулевым выходом триггера, а также два счетчика, при этом счетный вход первого счетчика соединен с первой входной шиной, вход сброса - с выходом первого элемента И-НЕ, а выход подключен к нулевому входу триггера.
Однако это устройство имеет недостаточные функциональные возможности, поскольку реагирует лишь на такие формы отказов источников сигналов, которые привод т к по влению vTorH4ecKoro нул  в одной из входных шин. На отказ, про вл юшийс  в форме логической единицы, устройство не реагирует , при этом следование импульсов с его выхода прекрашаетс .
Цель изобретени  - расширение функциональных возможностей коммутатора.
Дл  этого в коммутатор введены два инвертора , два сдвигающих регистра, два элемента ИЛИ-НЕ и шина «логическа  единица . К первой входной шине подключены
5 вход первого инвертора, первый вход первого элемента ИЛИ-НЕ и синхронизируюший вход второго сдвигающего регистра. К второй входной шине подключены вход второго инвертора, первый вход второго элемента ИЛИ-НЕ и синхронизирующий вход первого сдвигающего регистра. Инфор.мационные входы сдвигающих регистров объединены и подключены к шине «логическа  единица.
Установочный вход первого сдвигающего регистра соединен с выходом первого инвертора , а выход - с вторым входом первого элемента ИЛИ-НЕ, выход которого подключен к счетному входу первого счетчика. Счетный вход второго счетчика соединен с выходом второго элемента ИЛИ-НЕ, который своим вторым входом подключен к выходу второго сдвигаюп1.его регистра, установочный вход которого соединен с выходом второго инвертора.
Схема коммутатора приведена на чертеже .
Коммутатор содержит входные шины 1,2, подключенные к входам инверторов 3,4, к синхронизирующим входам сдвигаюш.их регистров 5,6 и входам элементов ИЛИ-НЕ 7-8, которые своими выходами соединены со счетными входами счетчиков 9 и 10, с входами элемента И-ИЛИ-НЕ 11, а также с входами элементов И-НЕ 12 и 13, выходы которых подключены к установочным входам счетчиков 9,10. Выходы счетчиков 9,10 подсоединены к входам триггера 14, своими выходами соединенного с входами элементов И-НЕ 12,13 и с входами элемента И-ИЛИ-НЕ 11, при этом выход 15 эле.мента И-ИЛИ-НЕ 11  вл етс  выходом коммутатора . Установочные входы сдвигающих регистров 5,6 соединены с выходами инверторов 3 и 4, а их информационные входы подключены к нине 16 «логическа  единица.
Работа коммутатора осуществл етс  следующим образом.
В исходно.м состо нии сигналы подаютс  на входные пгипы и 2, а триггер 14 находитс  в единичном состо нии. Входные сигналы через инверторы 3, 4 поступают на установочные входы сдвигающих регистров 5 и 6, удержива  на их выходах уровень логического нул . Этот уровень обеспечивает разрешение дл  прохождени  входных сигналов через элементы ИЛИ-НЕ 7,8. Сигналы с выхода элемента ИЛИ-НЕ 7 через элемент И-ИЛИ-НЕ 11 поступают на выход 15 коммутатора, а через элемент И-НЕ 12 удерживают счетчик 10 в сброщенном состо нии. При этом счетчик 9, отсчитыва  сигналы с выхода элемента ИЛИ-НЕ 7, выдает сигнал переполнени , которым подтверждаетс  единичное состо ние триггера 14. Нулевым выходом триггера 14 устанавливаетс  запрет на прохождение сигналов с выхода эле.мента ИЛИ-НЕ 8 через элемент И-ИЛИ-НЕ И. При прекращении поступлени  сигналов по входной шине 1 на ней, в зависимости от
вида отказа источника сигнала, устанавливаетс  либо уровень логической единицы, либо логического нул . Логическа  единица состо ние выходов сдвигающих регистров 5,6 не измен ет, а на выходе элемента ИЛИНЕ 7 устанавливает уровень логического нул . При этом снимаетс  блокировка счетчика 10.от выхода элемента И-НЕ 12, триггер 14 переходит в нулевое состо ние и сигналы с выхода элемента ИЛИ-НЕ 8 через элемент И-ИЛИ-НЕ 1 1 поступают на выход 15 коммутатора. По вление логического нул  при прекращении поступлени  сигналов по входной шине 1 снимает блокировку сдвигающего регистра 5. Под действием сигналов поступающих на его синхронизирующий вход по входной тине 2, происходит запись и сдвиг единичной информации, котора  посто нно действует на информационный вход регистра по тине 16 «логическа  единица. В результате сдвига выход сдвигающего регистра 5 принимает единичное состо ние, а выход элемента ИЛИ-НЕ 7 - нулевое.

Claims (1)

  1. Формула изобретени 
    Коммутатор по авт. св. Л 572925, отличающийс  тем, что, с целью расширени  функциональных возможностей, в него введены два инвертора, два сдвигающих регистра , два элемента ИЛИ-НЕ и тина «логическа  единица, к первой входной шине подключены вход первого инвертора, первый вход первого элемента ИЛИ-НЕ и синхронизирующий вход второго сдвигающего регистра , к второй входной щине подключены вход второго инвертора, первый вход второго элемента ИЛИ-НЕ и синхронизирующий вход первого сдвигаюнхего регистра, информационные входы сдвигающих ре1истров объединены и подключены к шине «логическа  единица, установочный вход первого сдвигающего регистра соединен с выходом первого инвертора, а выход этого регистра с вторым входом первого элемента ИЛИНЕ , выход которого подключен к счетному входу первого счетчика, при этом счетный вход второго счетчика соединен с выходом второго элемента ИЛИ-НЕ, который своим вторым входом подключен к выходу второго сдвигающего регистра, установочный вход которого соединен с выходом второго инвертора .
SU772481698A 1977-05-03 1977-05-03 Коммутатор SU663104A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772481698A SU663104A2 (ru) 1977-05-03 1977-05-03 Коммутатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772481698A SU663104A2 (ru) 1977-05-03 1977-05-03 Коммутатор

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU572925 Addition

Publications (1)

Publication Number Publication Date
SU663104A2 true SU663104A2 (ru) 1979-05-15

Family

ID=20707225

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772481698A SU663104A2 (ru) 1977-05-03 1977-05-03 Коммутатор

Country Status (1)

Country Link
SU (1) SU663104A2 (ru)

Similar Documents

Publication Publication Date Title
SU663104A2 (ru) Коммутатор
SU572925A1 (ru) Коммутатор
SU1378043A1 (ru) Кольцевой распределитель уровней
SU1128376A1 (ru) Устройство дл синхронизации импульсов
SU945989A1 (ru) Коммутирующее устройство
SU471582A1 (ru) Устройство дл синхронизации импульсов
SU783970A1 (ru) Двухканальное устройство дл разделени совпадающих по времени импульсов
SU1497733A2 (ru) Коммутатор
SU1126955A1 (ru) Асинхронное устройство приоритета
SU741441A1 (ru) Устройство дл синхронизации импульсов
GB1289222A (ru)
SU1012233A2 (ru) Многоканальное устройство дл подключени источников информации к общей магистрали
SU411648A1 (ru)
SU807491A1 (ru) Устройство дл контрол счетчика
SU1456944A1 (ru) Устройство дл ввода информации
SU1182651A1 (ru) Устройство дл выделени одиночного импульса
SU1226629A1 (ru) Устройство дл преобразовани серии импульсов
SU746912A1 (ru) Цифровой дифференциальный врем - импульсный модул тор
RU1798789C (ru) Устройство дл ввода информации
SU1176332A1 (ru) Устройство дл обнаружени сбоев синхронизируемой цифровой системы
SU1221769A1 (ru) Трехканальное резервированное устройство дл синхронизации сигналов
SU788389A1 (ru) Последовательный счетчик с двухпроводной св зью
SU421008A1 (ru) Устройство для прерывания программ
SU1163466A1 (ru) Формирователь импульсов
SU970362A1 (ru) Вычитатель частот