SU471582A1 - Устройство дл синхронизации импульсов - Google Patents

Устройство дл синхронизации импульсов

Info

Publication number
SU471582A1
SU471582A1 SU1922105A SU1922105A SU471582A1 SU 471582 A1 SU471582 A1 SU 471582A1 SU 1922105 A SU1922105 A SU 1922105A SU 1922105 A SU1922105 A SU 1922105A SU 471582 A1 SU471582 A1 SU 471582A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
bus
circuit
trigger
output
Prior art date
Application number
SU1922105A
Other languages
English (en)
Inventor
Геннадий Алексеевич Иванов
Ромуальд Станиславович Мойса
Аркадий Яковлевич Костинский
Original Assignee
Предприятие П/Я М-5339
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5339 filed Critical Предприятие П/Я М-5339
Priority to SU1922105A priority Critical patent/SU471582A1/ru
Application granted granted Critical
Publication of SU471582A1 publication Critical patent/SU471582A1/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Description

1
Изобретение относитс  к вычислительной технике и может быть использовано дл  синхронизации сигналов одного устройства ЭВМ с тактовыми сигналами (синхросигналами) другого устройства и дл  синхронизации сигнала запуска от кнопки с синхросигналом устройства .
Известно устройство дл  синхронизации импульсов , содержащее входной, основной и вспомогательный триггеры, формирователь, инвертор, схемы И, причем шина «СБРОС соединена с первым входом первой схемы И, выход которой соединен с входом «О входного триггера; выход второй схемы И соединен с входом «1 входного триггера, выход «1 которого соединен с первым входом третьей схемы М; выходы третьей и четвертой схем И соединены соответственно с входами «1 и «О основного триггера, выходы «1 и «О которого соединены соответственно с первыми входами н той и шестой схем И, выходы которых присоединены соответственно к входам «1 и «О вспомогательного триггера; шина «Синхронизаци  присоединена к первому и второму входам соответственно четвертой и третьей схем И, шина «Блокировка присоединена ко вторым входам п той и шестой схем И.
Известное устройство дл  синхронизации позвол ет выделить одиночный сигнал синхронно с сигналом тактовой серии, но не позвол ет синхронизировать сигналы при иередаче их от одного устройства к другому. Кроме того из-за иснользовани  двух независимых тактовых серий при частичном совпадеНИИ синхросигналов обеих серий возможно возникновение помех на выходе устройства.
Цель изобретени  - упрош,ение известного устройства и повышение надежности работы. Суш,ность изобретени  заключаетс  в том,
что шина «вход соединена с входом формировател , выход которого соединен с первым входом второй схемы И н входом инвертора, выход которого соединен с третьим входом шестой схемы И, «выход «1 вспомогательного триггера соединен со вторыми входами первой и четвертой схем И; выход «О вспомогательного триггера соединен с вторым входом второй схемы И; выход «1 основного триггера соединен с шиной «Сигнал.
На чертеже приведена схема устройства.
Устройство дл  синхронизации импульсов содержит шину 1 (вход), формирователь 2, инвертор 3, схему И 4, входной триггер 5, схему И 6 и 7, шину «сброс 8, схему И 9,
вспомогательный триггер 10, схему И 11 и 12, шину «блокировка 13, основной триггер 14, шину «синхронизации 15 и шину «сигнал 16. Рассмотрим один из вариантов использовани  схемы синхронизации. При этом варианте
люба  ЭВМ, содержаша  рассматриваемое устройство дл  синхронизации импульсов,
SU1922105A 1973-05-29 1973-05-29 Устройство дл синхронизации импульсов SU471582A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1922105A SU471582A1 (ru) 1973-05-29 1973-05-29 Устройство дл синхронизации импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1922105A SU471582A1 (ru) 1973-05-29 1973-05-29 Устройство дл синхронизации импульсов

Publications (1)

Publication Number Publication Date
SU471582A1 true SU471582A1 (ru) 1975-05-25

Family

ID=20553652

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1922105A SU471582A1 (ru) 1973-05-29 1973-05-29 Устройство дл синхронизации импульсов

Country Status (1)

Country Link
SU (1) SU471582A1 (ru)

Similar Documents

Publication Publication Date Title
SU471582A1 (ru) Устройство дл синхронизации импульсов
SU553737A1 (ru) Устройство синхронизации
SU580652A1 (ru) Устройство дл коррекции фазовых искажений
SU741441A1 (ru) Устройство дл синхронизации импульсов
SU1335996A1 (ru) След щий умножитель частоты
SU497708A1 (ru) Фазовый дискиминатор
SU993456A1 (ru) Устройство дл синхронизации
SU924840A1 (ru) Устройство дл синхронизации импульсов
SU663104A2 (ru) Коммутатор
SU970362A1 (ru) Вычитатель частот
SU758500A1 (ru) Синхронизатор импульсов
SU790120A1 (ru) Устройство дл синхронизации импульсов
SU361524A1 (ru) Распределитель импульсов
SU439911A1 (ru) Устройство дл синхронизации импульсов
SU1378029A1 (ru) Устройство дл формировани импульсов
SU1529206A1 (ru) Устройство дл синхронизации каналов
SU378830A1 (ru) УСТРОЙСТВО дл СИНХРОНИЗАЦИИ СИГНАЛОВ
SU482022A1 (ru) Устройство дл приема сигналов с групповой синхронизацией методом вращающейс фазы
SU603983A1 (ru) Упарвл емый генератор синхроимпульсов
SU402143A1 (ru) Устройство для синхронизации импульсов
SU448585A1 (ru) Устройство дл синхронихации импульсов
SU866698A1 (ru) Частотно-фазовый детектор
SU1160551A2 (ru) Устройство дл синхронизации импульсных последовательностей
SU1150621A1 (ru) Управл емый генератор синхроимпульсов
SU457176A1 (ru) Устройство дл синхронизации импульсов