SU661833A1 - Clock synchronization device - Google Patents

Clock synchronization device

Info

Publication number
SU661833A1
SU661833A1 SU772551933A SU2551933A SU661833A1 SU 661833 A1 SU661833 A1 SU 661833A1 SU 772551933 A SU772551933 A SU 772551933A SU 2551933 A SU2551933 A SU 2551933A SU 661833 A1 SU661833 A1 SU 661833A1
Authority
SU
USSR - Soviet Union
Prior art keywords
clock synchronization
synchronization device
input
trigger
input signal
Prior art date
Application number
SU772551933A
Other languages
Russian (ru)
Inventor
Юрий Сергеевич Павлов
Виталий Васильевич Кузнецов
Original Assignee
Предприятие П/Я Р-6208
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6208 filed Critical Предприятие П/Я Р-6208
Priority to SU772551933A priority Critical patent/SU661833A1/en
Application granted granted Critical
Publication of SU661833A1 publication Critical patent/SU661833A1/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

Изобретение относитс  к телеграфии и может использоватьс  дл  дискретной автоподстройки фазы тактовых импульсов местного генератора под фазу значащих моментов входного сигнала . Известно устройство тактовой синх ронизации, содержащее задающий генератор , блок выделени - значащих момен тов входного сигнала, триггерный делитель частоты, выход первого триг гера которого соединен с входом второго через последовательно,соединенные первый и второй элементы совпаде ни  1 . . Однако это устройство имеет недос таточную надежность. Цель изобретени  - повышение надежнос ,ти устройства. Дл  этого в устройстве тактовой синхронизации, содержащем задающий генератор, блок выделени  значащих моментов входного сигнала, триггерный делитель частоты, выход первого триггера которого соединен с входом второго через последовательно соединенные первый и второй элементы совпадени , между выходом блока, выделений значащих моментов входного сигнала и вторым входом второго элемента совпадени  включены последовательно соединенные инвертор и третий элемент совпадени , другой вход которого соединен с выходом делител  частоты, второй вход первого элемента совпадени  и управл ющие входы.первого триггера делител  частоты подключены к выходу блока выделени  зна-: чащих моментов входного сигнала, третьи входа первого и третьего элементов совпадени  и другой вход блока выделени  значащих моментов входного сигнала подключены к выходу задающего генератора. На чертеже изображена структурна  электрическа  схема предложенного устройства. Устройство содержит задающий генератор 1, блок 2 выделени  значащих моментов входного сигнала, инвертор 3, элементы 4-6 совпадени , триггерный делитель 7 час.тоты. Устройство работает следующим образом . .Если фаза тактовых импульсов опережает фазу значащих моментов входного сигнала, импульсы задающей частоты от генератора 1 поступают на счетный вход первого триггера делител  7 частоты и на входы элементовThe invention relates to telegraphy and can be used for discrete auto-tuning of the phase of the clock of a local oscillator to the phase of the significant moments of the input signal. A clock synchronization device is known that contains a master oscillator, a selection unit — the significant moments of the input signal, a trigger frequency divider, the output of the first trigger is connected to the input of the second through a series of connected first and second elements. . However, this device has insufficient reliability. The purpose of the invention is to increase the reliability of these devices. To do this, in a clock synchronization device containing a master oscillator, a block for extracting significant moments of an input signal, a trigger frequency divider, the output of the first trigger of which is connected to the input of the second through serially connected first and second elements of a match, between the output of the block, and the second the input of the second coincidence element includes a series-connected inverter and a third match element, the other input of which is connected to the output of a frequency divider, second The first input of the first matching element and the control inputs of the first trigger of the frequency divider are connected to the output of the block of significant moments of the input signal, the third input of the first and third elements of the match, and another input of the block of significant moments of the input signal are connected to the output of the master oscillator. The drawing shows a structural electrical circuit of the proposed device. The device contains a master oscillator 1, a block 2 for extracting the significant moments of the input signal, an inverter 3, elements 4-6 of coincidence, a trigger divider of 7 h. The device works as follows. .If the phase of the clock pulses is ahead of the phase of the significant moments of the input signal, the pulses of the driving frequency from generator 1 are fed to the counting input of the first trigger of the frequency divider 7 and to the inputs of the elements

SU772551933A 1977-12-06 1977-12-06 Clock synchronization device SU661833A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772551933A SU661833A1 (en) 1977-12-06 1977-12-06 Clock synchronization device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772551933A SU661833A1 (en) 1977-12-06 1977-12-06 Clock synchronization device

Publications (1)

Publication Number Publication Date
SU661833A1 true SU661833A1 (en) 1979-05-05

Family

ID=20736694

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772551933A SU661833A1 (en) 1977-12-06 1977-12-06 Clock synchronization device

Country Status (1)

Country Link
SU (1) SU661833A1 (en)

Similar Documents

Publication Publication Date Title
SU661833A1 (en) Clock synchronization device
US2862185A (en) Electronic fm/fm to analog or digital converter
SU633152A1 (en) Synchronizing arrangement
SU915265A1 (en) D-sequence discriminating device
SU658772A1 (en) Phase-manipulated signal shaping arrangement
SU411653A1 (en)
SU703914A1 (en) Binary signal regenerator
SU647876A1 (en) Synchronizing arrangement
SU1676129A1 (en) Redundancy device for shaping a grid of reference frequencies
SU566347A1 (en) Frequency to voltage converter
SU785979A1 (en) Pulse selector by repetition period
SU580647A1 (en) Frequensy divider with fractional division factor
SU455450A1 (en) Phase Zero Detector
SU628601A1 (en) Broad-band signal shaper
SU661836A1 (en) Cycle synchronization device
SU731599A2 (en) Divider of pulse repetition frequency by six
SU739750A1 (en) Device for restoring carrier frequency oscillations of n-phase modulated signal
SU684758A1 (en) Arrangement for synchronizing by cycles
SU658763A1 (en) Synchronising device
SU640436A1 (en) Method and apparatus for automatic tuning of phase of clock pulses
SU531247A1 (en) Reference oscillation shaping device for a binary phase shift keying (FM) signal
SU625313A1 (en) Synchronism indicating device
SU421990A1 (en)
SU1008898A1 (en) Time interval synthesizer
SU777882A1 (en) Phase correcting device