Изобретение относитс к телеграфной св зи . Известен регенератор двоичных сигналов, содержащий опорный генератор, первый вь1ход которого подключен к первому входу фазового дискриминатора, второй вход которого соединен с первым входом блока совпадени сигналов, ко второму входу этого блока подключен первый выход делител частоты, управл ющий вход и второй выход которого соединены соответственно с выходом блока управлени и вторым входом фазового дискриминатора 1. Однако известный регенератор двоичных сигналов не обладает достаточной помехоустойчивостью . Цель изобретени - повышение помехоустойчивости регенератора. Дл этого в регенератор двоичных сигналов , содержащий опорный генератор, первый выход которого подключен к первому входу фазового дискриминатора, второй вход которого соединен с первым входом блока совпадени сигналов, ко второму входу этого блока подключен первый выход делител частоты, управл ющий вход и второй выход которого соединены соответственно с выходом блока управлени и вторым входом фазового дискриминатора, введены последовательно соединенные реверсивный счетчик, блок коррекции фазы и блок добавлени и вычитани импульсов, второй вход и выход которого соединены соответственно с дополнительным выходом опорного генератора и сигнальным входом делител частоты, при этом выходы фазового дискриминатора подключены к входам реверсивного счетчика, выход последнего соединен с входом блока управлени . На чертеже представлена структурна электрическа схема регенератора двоичных сигналов.. Регенератор двоичных сигналов содержит опорный генератор 1, блок добавлени и вычитани импульсов 2, делитель частоты 3, блок коррекции фазы А, фазовый дискриминатор 5, реверсивный счетчик 6, блок управлени 7, блок совпадени 8. Регенератор работает следующим образом . Входной сигнал поступает на вход фазового дискриминатора, который определ етThis invention relates to telegraph communication. A binary signal regenerator is known that contains a reference generator, the first input of which is connected to the first input of the phase discriminator, the second input of which is connected to the first input of the signal matching unit, the second input of the frequency divider, the control input and the second output of which are connected to the second input of this unit with the output of the control unit and the second input of the phase discriminator 1. However, the known binary signal regenerator does not have sufficient noise immunity. The purpose of the invention is to improve the noise immunity of the regenerator. For this, a binary regenerator containing a reference oscillator, the first output of which is connected to the first input of the phase discriminator, the second input of which is connected to the first input of the signal matching unit, connects the second input of the frequency divider, the control input and the second output to the second input of this block. connected, respectively, to the output of the control unit and the second input of the phase discriminator; a reversible counter, a phase correction unit, and a pulse addition and subtraction unit are introduced in series The second input and output of which are connected respectively to the auxiliary output of the reference oscillator and the signal input of the frequency divider, while the outputs of the phase discriminator are connected to the inputs of the reversible counter, the output of the latter is connected to the input of the control unit. The drawing shows a structural electrical circuit of the binary signal generator. The binary signal generator contains a reference generator 1, a pulse addition and subtraction unit 2, a frequency divider 3, a phase A correction unit, a phase discriminator 5, a reversible counter 6, a control unit 7, a coincidence unit 8 The regenerator works as follows. The input signal is fed to the input of the phase discriminator, which determines