SU703914A1 - Binary signal regenerator - Google Patents

Binary signal regenerator

Info

Publication number
SU703914A1
SU703914A1 SU782573652A SU2573652A SU703914A1 SU 703914 A1 SU703914 A1 SU 703914A1 SU 782573652 A SU782573652 A SU 782573652A SU 2573652 A SU2573652 A SU 2573652A SU 703914 A1 SU703914 A1 SU 703914A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
binary signal
signal regenerator
output
regenerator
Prior art date
Application number
SU782573652A
Other languages
Russian (ru)
Inventor
Вилор Владимирович Вихляев
Виктор Николаевич Тарасов
Original Assignee
Предприятие П/Я В-8025
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8025 filed Critical Предприятие П/Я В-8025
Priority to SU782573652A priority Critical patent/SU703914A1/en
Application granted granted Critical
Publication of SU703914A1 publication Critical patent/SU703914A1/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

Изобретение относитс  к телеграфной св зи . Известен регенератор двоичных сигналов, содержащий опорный генератор, первый вь1ход которого подключен к первому входу фазового дискриминатора, второй вход которого соединен с первым входом блока совпадени  сигналов, ко второму входу этого блока подключен первый выход делител  частоты, управл ющий вход и второй выход которого соединены соответственно с выходом блока управлени  и вторым входом фазового дискриминатора 1. Однако известный регенератор двоичных сигналов не обладает достаточной помехоустойчивостью . Цель изобретени  - повышение помехоустойчивости регенератора. Дл  этого в регенератор двоичных сигналов , содержащий опорный генератор, первый выход которого подключен к первому входу фазового дискриминатора, второй вход которого соединен с первым входом блока совпадени  сигналов, ко второму входу этого блока подключен первый выход делител  частоты, управл ющий вход и второй выход которого соединены соответственно с выходом блока управлени  и вторым входом фазового дискриминатора, введены последовательно соединенные реверсивный счетчик, блок коррекции фазы и блок добавлени  и вычитани  импульсов, второй вход и выход которого соединены соответственно с дополнительным выходом опорного генератора и сигнальным входом делител  частоты, при этом выходы фазового дискриминатора подключены к входам реверсивного счетчика, выход последнего соединен с входом блока управлени . На чертеже представлена структурна  электрическа  схема регенератора двоичных сигналов.. Регенератор двоичных сигналов содержит опорный генератор 1, блок добавлени  и вычитани  импульсов 2, делитель частоты 3, блок коррекции фазы А, фазовый дискриминатор 5, реверсивный счетчик 6, блок управлени  7, блок совпадени  8. Регенератор работает следующим образом . Входной сигнал поступает на вход фазового дискриминатора, который определ етThis invention relates to telegraph communication. A binary signal regenerator is known that contains a reference generator, the first input of which is connected to the first input of the phase discriminator, the second input of which is connected to the first input of the signal matching unit, the second input of the frequency divider, the control input and the second output of which are connected to the second input of this unit with the output of the control unit and the second input of the phase discriminator 1. However, the known binary signal regenerator does not have sufficient noise immunity. The purpose of the invention is to improve the noise immunity of the regenerator. For this, a binary regenerator containing a reference oscillator, the first output of which is connected to the first input of the phase discriminator, the second input of which is connected to the first input of the signal matching unit, connects the second input of the frequency divider, the control input and the second output to the second input of this block. connected, respectively, to the output of the control unit and the second input of the phase discriminator; a reversible counter, a phase correction unit, and a pulse addition and subtraction unit are introduced in series The second input and output of which are connected respectively to the auxiliary output of the reference oscillator and the signal input of the frequency divider, while the outputs of the phase discriminator are connected to the inputs of the reversible counter, the output of the latter is connected to the input of the control unit. The drawing shows a structural electrical circuit of the binary signal generator. The binary signal generator contains a reference generator 1, a pulse addition and subtraction unit 2, a frequency divider 3, a phase A correction unit, a phase discriminator 5, a reversible counter 6, a control unit 7, a coincidence unit 8 The regenerator works as follows. The input signal is fed to the input of the phase discriminator, which determines

SU782573652A 1978-01-25 1978-01-25 Binary signal regenerator SU703914A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782573652A SU703914A1 (en) 1978-01-25 1978-01-25 Binary signal regenerator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782573652A SU703914A1 (en) 1978-01-25 1978-01-25 Binary signal regenerator

Publications (1)

Publication Number Publication Date
SU703914A1 true SU703914A1 (en) 1979-12-15

Family

ID=20746225

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782573652A SU703914A1 (en) 1978-01-25 1978-01-25 Binary signal regenerator

Country Status (1)

Country Link
SU (1) SU703914A1 (en)

Similar Documents

Publication Publication Date Title
ES487141A1 (en) Digital phase control circuit with auxiliary circuit.
SE7907237L (en) phase detection circuit
SU703914A1 (en) Binary signal regenerator
GB1518006A (en) Frequency-selective signal receiver
JPS533765A (en) Phase synchronous oscillating unit
SU794711A1 (en) Frequency demodulator
SU480193A1 (en) Frequency Divider on Potential Elements
SU661833A1 (en) Clock synchronization device
SU784020A1 (en) Frequency manipulator
SU429497A1 (en) DEVICE FOR PHASE AUTO CONSTRUCTION OF FREQUENCY
JPS6484948A (en) Demodulation system for frequency modulation signal
SU647876A1 (en) Synchronizing arrangement
SU686139A1 (en) Digital frequency detector
SU1713081A1 (en) Frequency-modulated signal shaper
SU684765A1 (en) Synchronous phase demodulator for receiving angular-modulated signals
JPS55125728A (en) Antenna preset tuning unit for transmitter
SU869060A1 (en) Pulse frequency divider
SU608408A1 (en) Device for transmission and reception of bipulsive signal
RU2024210C1 (en) Device for receiving m-position phase-pulse signals
SU628625A1 (en) Phase correcting arrangement
SU464965A1 (en) The device controls the clock pulses
SU965004A1 (en) Phase start signal recertion device
SU566392A1 (en) Receiver of phase-manipulated signals
SU720670A1 (en) Infralow frequency sinusoidal oscillator
SU862382A1 (en) Frequency manipulator