SU658763A1 - Synchronising device - Google Patents

Synchronising device

Info

Publication number
SU658763A1
SU658763A1 SU782566747A SU2566747A SU658763A1 SU 658763 A1 SU658763 A1 SU 658763A1 SU 782566747 A SU782566747 A SU 782566747A SU 2566747 A SU2566747 A SU 2566747A SU 658763 A1 SU658763 A1 SU 658763A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
synchronization
pulses
generator
Prior art date
Application number
SU782566747A
Other languages
Russian (ru)
Inventor
Валерий Александрович Авдеев
Вячеслав Борисович Дворецкий
Original Assignee
Предприятие П/Я Р-6856
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6856 filed Critical Предприятие П/Я Р-6856
Priority to SU782566747A priority Critical patent/SU658763A1/en
Application granted granted Critical
Publication of SU658763A1 publication Critical patent/SU658763A1/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

Изобретение относитс  к радиоэлектронике .The invention relates to electronics.

Известно устройство синхронизации, содержащее дифференцирующий блок, выход которого непосредственно и через инвертор подключен к входам элеме1 та ИЛИ, выход которого подключен к одному из входов триггера через генератор синхроимпульсовA synchronization device is known that contains a differentiating unit whose output is directly and via an inverter connected to the inputs of an OR element whose output is connected to one of the trigger inputs via a clock generator

1.one.

Однако это устройство обладает недостаточной стабильностью синхронизации.However, this device has insufficient synchronization stability.

Цель изобретени  - повышение стабильности синхронизации.The purpose of the invention is to increase the synchronization stability.

Дл  этого в устройство синхронизации, содержащее дифференцирующий блок, выход которого непосредственно и через инвертор подключен к входам элемента ИЛИ, выход которого подключен к одному из входов триггера через генератор синхроимпульсов , введены последовательно соединенные элемент совпадений и п - разр дный счетчик , при этом к входу п - разр дного счетчика подключен выход элемента ИЛИ, а инверсный выход п - разр дного счетчика подключен к другому входу триггера, к дополнительному входу генератора синхроимпульсов и к одному из входов элемента совпадений, к другому входу которого подключен выход триггера.To do this, a synchronization unit containing a differentiating unit, the output of which is directly and via an inverter connected to the inputs of the OR element, the output of which is connected to one of the trigger inputs via a clock generator, is entered in series with the coincidence element and the n - bit counter, and to the input n - the discharge counter is connected to the output of the OR element, and the inverse output of the n - bit counter is connected to another input of the trigger, to the auxiliary input of the clock generator and to one of the inputs The matching item's s, to the other input of which the trigger output is connected.

На чертеже приведена структурна  электрическа  схема пре.длагаемого устройства. Оно содержит дифференцирующий блок 1, инвертор 2, элемент ИЛИ 3, генератор 4 синхроимпульсов удвоенной частоты-, триггер 5 делени  частоты на два, элемент 6 совпадений, п - разр дный счетчик 7. Устройство работает следующим образом. В отсутствии на входе устройства сигналов внешней синхронизации генератор 4 синхроимпульсов удвоенной частоты 2 f блокируетс  (выключаетс ) по входу управлени  запрещающим сигналом с выхода п -The drawing shows a structural electrical circuit of the proposed device. It contains a differentiating unit 1, an inverter 2, an OR 3 element, a generator of 4 sync pulses of double frequency, a trigger dividing frequency into two, an element of 6 matches, n is a discharge counter 7. The device works as follows. In the absence of an external synchronization signal at the device input, the 4 sync pulse frequency generator 2 f is blocked (turned off) by the control input of the inhibit signal from the output n -

Claims (1)

разр дного счетчика 7, который обеспечивает этого и самоблокировку счета импульсов с выхода устройства, запреща  их прохождение через элемент 6 совпадений. При поступлении на вход устройства импульсов синхронизации, длительность которых равна половине периода их следовани , дифференцирующий блок I выдел ет соответственно импульсы переднего и заднего фронтов . Импульс, соответствующий переднему фронту сннхронмпу-льса, поступает па одни эход элемента И/1И 3, на другой вход которого с выхода инвертора 2 поступает инвертирован 1ый импульс заднего фронта. С выхода элемента ИЛИ 3 эти импульсы ..полаютс  на вход установки нулевого :со.сто ни  п - разр дного счетчика 7 и одновременно на вход синхролизаиии генератора 4 удвоенной частоты. Генератор 4 и триггер 5 разблокируютс  управл ющим сигналом с инверсного выхода последнего разр да счетчика 7. На выходе генератора 4 по вл етс  последовательность импульсов синхронизации удвоенной,частоты ..Последовательность импульсов генератора си хрокизирована по фазе импульсами с выхода элемента ИЛИ 3. Синхронмпульсы генератора 4 дел тс  по частоте триггером 5, с выхода которого поступашг на вход элемента 6 совпадений и выход устройства синхронизации. При наличии на входе устройства импульсов синхронизации на счетный вход п -- разр дного счетчика 7 через элемент 6 совпадений подаютс  импульсы с выхода устройства .-В случае отсутстви  сбоев во входной синхронизирующей последовательности состо ние последнего разр да счетчика 7 не будет мен тьс , т.к. импульсы.синхронизации с элемента ИЛИ 3 посто нно возвращают , счетчик 7 в нулевое состо ние. Если же во входной синхронизирующей последовательности произойдет сбой (пропадание ) следующих один за другим импульсов , то п - разр дный счетчик 7, сосчитав импульсов, возвращает систему синхронИзации в режим ожидани  новой серии импульсов синхронизации. Технико-згкономическа  эффективность устройства заключаетс  в повыщении стабильности синхронизации. Формула изобретени  Устройство синхронизации, содержащее дифференцирующий блок, выход которого непосредственно и через инвертор подключен к входам элемента ИЛИ, выход которого подключен к одному из входов триггера через генератор синхроимпульсов, отличающеес  тем, что,.с целью повь шени  стабильности синхронизации, введены последовательно соединенные элемент совпадений и п -разр дный счетчик, при этом к входу п - разр дного счетчика подключен выход элемента ИЛИ, а инверсный выход п - разр дного счетчика подключен к другому,входу триггера, к дополнительному входу генератора си хроимпульсов И К одному из входов элемента совпадений, к-другому входу которого подключен выход триггера. Источники информации, прин тые во внимание при экспертизе 1. Справочник по телеметрии. Под ред. Грюнберга. М., Машимостроение, 1971, с. 198.bit counter 7, which provides this and self-blocking of the pulse count from the device output, prohibiting their passage through the element 6 of coincidence. When synchronization pulses enter the device input, the duration of which is equal to half of their period, the differentiating unit I selects, respectively, the pulses of the leading and trailing edges. The impulse corresponding to the leading edge of the snrhhhhhhhmpa comes in on one of the elements of the I / 1I 3 element, the first pulse of the trailing edge is inverted to the other input of which from the output of the inverter 2. From the output of the element OR 3, these pulses are fed to the input of the zero setting: with. N - bit counter 7 and simultaneously to the synchronization input of the generator 4 of double frequency. The generator 4 and trigger 5 are unblocked by a control signal from the inverse output of the last bit of counter 7. At the output of generator 4, a sequence of synchronization pulses doubles, the frequency appears. The generator pulse sequence is inactivated in phase by pulses from the output of the element 3. The synchronous pulses of the generator 4 divided by frequency trigger 5, from the output of which the input to the input of element 6 matches and the output of the synchronization device. If there are synchronization pulses at the device input to the counting input of the p - bit counter 7, pulses are output from the device element 6 through the coincidence element 6. If there are no failures in the input synchronization sequence, the state of the last bit of the counter 7 will not change, t. to. the sync pulses from the element OR 3 continuously return, the counter 7 to the zero state. If the following synchronization pulses fail (disappear) in the input synchronization sequence, then n - bit counter 7, counting the pulses, returns the synchronization system to the standby mode of a new series of synchronization pulses. The technical and economic efficiency of the device is to increase the synchronization stability. The invention of the synchronization device, containing a differentiating unit, the output of which is directly and through an inverter connected to the inputs of the OR element, the output of which is connected to one of the trigger inputs via a clock generator, characterized in that, in order to increase the synchronization stability, serially connected elements are introduced matches and a n-bit counter, while the output of the OR element is connected to the input of the n - bit counter, and the inverse output of the n - bit counter is connected to another, the input ggera, an additional entry generator B hroimpulsov K matches one of the input element, to another input of which is connected to the output of the trigger. Sources of information taken into account in the examination 1. Telemetry Handbook. Ed. Grunberg. M., Mashimostroenie, 1971, p. 198. 8коЗ8k BtiiKo3BtiiKo3
SU782566747A 1978-01-03 1978-01-03 Synchronising device SU658763A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782566747A SU658763A1 (en) 1978-01-03 1978-01-03 Synchronising device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782566747A SU658763A1 (en) 1978-01-03 1978-01-03 Synchronising device

Publications (1)

Publication Number Publication Date
SU658763A1 true SU658763A1 (en) 1979-04-25

Family

ID=20743234

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782566747A SU658763A1 (en) 1978-01-03 1978-01-03 Synchronising device

Country Status (1)

Country Link
SU (1) SU658763A1 (en)

Similar Documents

Publication Publication Date Title
SU658763A1 (en) Synchronising device
US4227154A (en) Frequency generator with a controlled limit on frequency deviation from a synchronizing frequency
SU1676129A1 (en) Redundancy device for shaping a grid of reference frequencies
SU777882A1 (en) Phase correcting device
SU661833A1 (en) Clock synchronization device
SU1182669A1 (en) Frequency divider with variable countdown
SU702535A1 (en) Device for clocking start-stop systems for transmission of descrete data
SU1275498A1 (en) Device for counting piece articles
SU980301A1 (en) Redundancy oscillator
SU1211821A1 (en) Program time relay
SU1548866A1 (en) Synchronizer of receiving part of television system
SU1525932A1 (en) Time scale correction device
SU1411952A1 (en) Multiplier of pulse recurrence rate
SU633152A1 (en) Synchronizing arrangement
SU1188920A1 (en) Redundant pulse generator
SU482898A1 (en) Variable division ratio frequency divider
SU781801A1 (en) Time-spaced pulse shaper
SU911740A1 (en) Frequency divider with n-1/2 countdown ratio
SU1275438A1 (en) Device for dividing time-interval
SU547031A1 (en) Device forming variable time intervals
SU601828A1 (en) Redundancy frequency divider
SU1676075A1 (en) Pulser
SU1510104A1 (en) Cycle clocking device
SU411653A1 (en)
SU1734199A1 (en) Pulse timing device