SU580647A1 - Frequensy divider with fractional division factor - Google Patents

Frequensy divider with fractional division factor

Info

Publication number
SU580647A1
SU580647A1 SU7602337994A SU2337994A SU580647A1 SU 580647 A1 SU580647 A1 SU 580647A1 SU 7602337994 A SU7602337994 A SU 7602337994A SU 2337994 A SU2337994 A SU 2337994A SU 580647 A1 SU580647 A1 SU 580647A1
Authority
SU
USSR - Soviet Union
Prior art keywords
division factor
divider
input
counter
frequensy
Prior art date
Application number
SU7602337994A
Other languages
Russian (ru)
Inventor
Марк Гиршевич Зискин
Александр Павлович Илюхин
Original Assignee
Предприятие П/Я Г-4421
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4421 filed Critical Предприятие П/Я Г-4421
Priority to SU7602337994A priority Critical patent/SU580647A1/en
Application granted granted Critical
Publication of SU580647A1 publication Critical patent/SU580647A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

1one

Изобретение относитс  к импульсной технике и может быть использовано в синтезаторах частоты, измерител х временных интервалов и других устройствах дл  делени  частоты периодических импульсов, имеющих форму меандра , в /С-0,5 раз, где /С-любое целое нечетное положительное число, больше 1.The invention relates to a pulse technique and can be used in frequency synthesizers, time interval meters and other devices for dividing the frequency of periodic pulses, in the form of a meander, in / C is 0.5 times, where A / C is any integer odd positive number, more one.

Известен делитель частоты с дробным коэффициентом делени , содержащий счетчик импульсов , вход которого объединен со входом инвертора и подключен к входной щине, а разр дные выходы - к л-ным (п-число разр дов счетчика импульсов) входам элемента совпадени , выход которого соединен с первым входом элемента ИЛИ 1. Недостатком известного устройства  вл етс  его сложность .A known frequency divider with a fractional division factor, containing a pulse counter, the input of which is combined with the input of the inverter and connected to the input bus, and the discharge outputs to the input (n is the number of bits of the pulse counter) inputs of the coincidence element, the output of which is connected to the first input element OR 1. A disadvantage of the known device is its complexity.

Цель изобретени  - упрощение устройства.The purpose of the invention is to simplify the device.

Дл  этого в предлагаемом делителе выход счетчика импульсов соединен со вторым входом элемента ИЛИ, а выход инвертора - с (п+1)-ым входом элемента совпадени .For this, in the proposed divider, the output of the pulse counter is connected to the second input of the OR element, and the output of the inverter is connected to the (n + 1) -th input of the coincidence element.

На чертеже представлена структурна  электрическа  схема делител  частоты с дробным коэффициентом делени .The drawing shows a structural electrical frequency divider circuit with a fractional division factor.

Устройство состоит из входной щины 1, ;четчика 2 импульсов с целочисленным коэффициентом делени , равным К, элемента 3 совпадени , число входов которого на единицу The device consists of an input width of 1,; a 2-pulse rotor with an integer division factor equal to K, a coincidence element 3, the number of inputs per unit

больше числа триггеров счетчика 2, инвертора 4, элемента ИЛИ 5, выходной щины 6.greater than the number of triggers of counter 2, inverter 4, element OR 5, output slit 6.

Работу делител  рассмотрим на примере получени  коэффициента делени  /С-0,,5.We consider the work of the divider by the example of obtaining the division factor / C-0,, 5.

Входной сигнал с периодом следовани  т, имеющий форму меандра, поступает на вход счетчика 2 и инвертора 4. Счетчик 2 имеет коэффициент делени  равный . На выходе счетчика формируетс  сигнал с периодом следовани  7т.The input signal with a period of t, having the form of a meander, is fed to the input of counter 2 and inverter 4. Counter 2 has a division factor equal to. At the output of the counter, a signal is generated with a period of 7t.

На элементе совпадени  набрана така  комбинаци  выходов триггеров счетчика 2, что после поступлени  на счетчик 2 четырех тактов входной частоты относительно выходного импульса подготавливаетс  совпадение, обеспечивающее прохождение на выход элемента 3 совпадени  седьмого импульса из проинвертированной входной последовательности. Поэтому на выходе элемента совпадени  3 будет выдел тьс  седьмой импульс. Период повторени  выходных импульсов равен 7т.The coincidence element contains such a combination of the outputs of the triggers of counter 2, that after four inputs of the input frequency relative to the output pulse to the counter 2, a coincidence is prepared to ensure that the seventh pulse from the inverted input sequence passes to the output of element 3. Therefore, at the output of the match element 3, a seventh pulse will be generated. The repetition period of the output pulses is 7t.

Элемент ИЛИ 5 осуществл ет смещение последовательностей . Выходна  последовательность импульсов на выходной щине 6 будет иметь период повторени , равный 3,5т.The element OR 5 performs a sequence offset. The output pulse sequence on the output bus 6 will have a repetition period equal to 3.5 tons.

Принципиально быть получен любой коэффициент делени  /С-0,5 при К-целом нечетном положительном, больщем 1.In principle, any division factor / C-0.5 should be obtained for K-whole odd positive, more than 1.

Дл  получени  любого коэффициента должен быть выбран соответствующий коэффициент делени  счетчика 2, а входы элемента совпадени  3 подключены к соответствующим выходам триггерОВ счетчика 2.To obtain any coefficient, the corresponding division factor of counter 2 must be selected, and the inputs of the match element 3 are connected to the corresponding trigger outputs of counter 2.

Claims (1)

1. Патент США № 3873815, кл. 235-150.3, 1975.1. US Patent No. 3873815, cl. 235-150.3, 1975.
SU7602337994A 1976-03-26 1976-03-26 Frequensy divider with fractional division factor SU580647A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU7602337994A SU580647A1 (en) 1976-03-26 1976-03-26 Frequensy divider with fractional division factor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU7602337994A SU580647A1 (en) 1976-03-26 1976-03-26 Frequensy divider with fractional division factor

Publications (1)

Publication Number Publication Date
SU580647A1 true SU580647A1 (en) 1977-11-15

Family

ID=20653507

Family Applications (1)

Application Number Title Priority Date Filing Date
SU7602337994A SU580647A1 (en) 1976-03-26 1976-03-26 Frequensy divider with fractional division factor

Country Status (1)

Country Link
SU (1) SU580647A1 (en)

Similar Documents

Publication Publication Date Title
SU580647A1 (en) Frequensy divider with fractional division factor
SU446842A1 (en) Device for generating a measurement interval for digital frequency meters
SU984057A1 (en) Pulse frequency divider
SU834823A1 (en) Digital pulse repetition frequency multiplier
SU819968A1 (en) Repetition rate scaler with fractional devision coefficient
SU530463A1 (en) Variable frequency converter
SU690608A1 (en) Frequency multiplier
SU1265998A1 (en) Pulse repetition frequency divider with variable countdown
SU815862A1 (en) Frequency discriminator
SU618690A1 (en) Pulsed voltmeter
ES440381A1 (en) A circuit for supervision without possible failure of periodic impulses. (Machine-translation by Google Translate, not legally binding)
SU636795A1 (en) Method of converting pulse-phase code into voltage
SU815876A1 (en) Digital generator of sinusoidal signals
SU664302A1 (en) Pulse divider by duration
SU531246A1 (en) Frequency synthesizer
SU661813A1 (en) Retunable frequency divider
SU822379A1 (en) Pulse repetition rate scale with counting down by fractional number
SU1164858A2 (en) Digital multiplier of periodic pulse repetition frequency
SU777824A1 (en) Retunable pulse repetition frequency divider
SU577527A1 (en) Arrangement for multiplying frequencies
SU1173554A2 (en) Controllable frequency divider
SU569001A1 (en) Controlled digital frequency divider for phase-wise automatic frequency adjustment system
SU790099A1 (en) Digital pulse repetition frequency multiplier
SU633152A1 (en) Synchronizing arrangement
SU1170608A1 (en) Pulse repetition frequency divider with variable countdown