SU790099A1 - Digital pulse repetition frequency multiplier - Google Patents

Digital pulse repetition frequency multiplier Download PDF

Info

Publication number
SU790099A1
SU790099A1 SU782681274A SU2681274A SU790099A1 SU 790099 A1 SU790099 A1 SU 790099A1 SU 782681274 A SU782681274 A SU 782681274A SU 2681274 A SU2681274 A SU 2681274A SU 790099 A1 SU790099 A1 SU 790099A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulse counter
counter
pulse
Prior art date
Application number
SU782681274A
Other languages
Russian (ru)
Inventor
Юрий Николаевич Цыбин
Original Assignee
Ленинградский Ордена Ленина Электротехнический Институт Им. В.И. Ульянова (Ленина)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электротехнический Институт Им. В.И. Ульянова (Ленина) filed Critical Ленинградский Ордена Ленина Электротехнический Институт Им. В.И. Ульянова (Ленина)
Priority to SU782681274A priority Critical patent/SU790099A1/en
Application granted granted Critical
Publication of SU790099A1 publication Critical patent/SU790099A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) ЦИФРОВОЙ УМНОЖИТЕЛЬ ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВ(54) DIGITAL MULTIPLE OF FREQUENCY FOLLOWING PULSES

Изобретение относитс  к автоматике и контрольно-измерительной технике и может Способствовать, в частности увеличению девиации в системах контрол . Известен умножитель частоты, выполненный на основе аналоговой техники и состо щий иэ линейного интегратора, двух нуль.-6рганов и элемента ИЛИ. Входной синусоидальный сигнал поступает на входы первого нуль.-органа и линейного интегратора. На вход второго нуль-органа поступает сигнал с выхода линейного интегратора с фазой 9-1Ч1 относительно BjcoOHoro сигнала. Нуль-органы формируют узкие импульсы в момент прохождени  сигналами соответственно через нулевые точки. Выходы нупь.-органов соединены с элементом ИЛИ. Выходной сигнал логического элемента или имеет частоту в четыре раза больше, чем частота входного сигнала l7 Недостатком данного устройства  вл етс  нестабильность работы и низка  точность . Наиболее близким по технической сущности  вл етс  цифровой умножитель частоты следовани  импульсов, выполненный на основе цифровой техники и состо щий из генератора первой опорной частоты, соединенного последовательно с первым счетчиком импульсов, первым входом блока сравнени  кодов, буферным устройством и из генератора второй опорной частоты, соединенного последовательно с вторым счетчиком импульсов, устройством пам ти и со вторым входом схемы сравнени  кодов, входы синхронизации второго счетчика импульсов и устройства пам ти соединены со входной шиной, а выход буферного устройства соединен с входом установки в ноль первого счетчика импульсов IX. Недостатком этого устройстьа  вл етс  то, что частота выходного сигнала формируетс  с ошибкой, определ емой дискретностью измерени  периода входного сигнала во втором счетчике импульсов . Величина этой ошибки, приведенна The invention relates to automation and instrumentation technology and may contribute, in particular, to an increase in the deviation in control systems. Known frequency multiplier, made on the basis of analog technology and consisting of a linear integrator, two zero-6rganov and element OR. The input sinusoidal signal is fed to the inputs of the first zero-organ and linear integrator. The input of the second zero-body signal comes from the output of the linear integrator with a phase of 9-1 × 1 relative to the BjcoOHoro signal. Null-organs form narrow impulses at the moment of passing signals through zero points, respectively. The outputs of the nup.-bodies connected to the element OR. The output signal of the logic element or has a frequency four times greater than the frequency of the input signal l7 The disadvantage of this device is the instability of operation and low accuracy. The closest in technical essence is a digital pulse frequency multiplier made on the basis of digital equipment and consisting of a generator of the first reference frequency connected in series with the first pulse counter, the first input of the code comparison unit, a buffer device and of the generator of the second reference frequency in series with the second pulse counter, the memory device and the second input of the code comparison circuit, the synchronization inputs of the second pulse counter and the memory device oedineny with an input bus and the output buffer unit is connected to a zero setting input of the first pulse counter IX. The disadvantage of this device is that the frequency of the output signal is generated with an error determined by the measurement resolution of the period of the input signal in the second pulse counter. The magnitude of this error is given

ко времени следовани  импульсов, может составл ть П периодов частоты генератора первой опорной частоты за период частоты сигнала, подлежащего умножению .By the time pulses follow, there may be П periods of the frequency of the generator of the first reference frequency over the period of the frequency of the signal to be multiplied.

Целью изобретени   вл етс  повышение точности умножени  частоты.The aim of the invention is to improve the frequency multiplication accuracy.

Поставленна  цель достигаетс  тем, что в цифровой умножитель частоты следовани  импульсов, содержащий генератор опорной частоты, первый выход которого соединен со входом первого счетчика импульсов, блок пам ти, вход которого соединен с выходом второго счетчика импульсов, а выход - через блок сравнени  кодов, второй вход которого подключен к выходу первого счетчика импульсов , со входом буферного устройства, введены делитель частоты, вход которо-, го соединен со вторым выходом генера- тора опорной частоты, а выход - со входом второго счетчика импульсов, два элемента И, третий счетчик импульсов, вход которого соединен с выходом делител  частоты, счетный вход - с выходом первого элемента И и входом установки минус единицы первого счетчика импуль- сов, вход установки в нуль которого подключен к выходу второго элемента И, и дешифратор, вход которого соединен с выходом третьего счетчика импульсов, а пр мой и инверсный выход - с первыми входами соответственно первого и второго элементов И, вторые входы которых подключены к выходу буферного устройст ва.The goal is achieved by the fact that a digital pulse frequency multiplier, comprising a reference frequency generator, the first output of which is connected to the input of the first pulse counter, a memory block, the input of which is connected to the output of the second pulse counter, and the output the input of which is connected to the output of the first pulse counter, with the input of the buffer device, a frequency divider is inputted, the input of which is connected to the second output of the reference frequency generator, and the output is connected to the input of the second counter ka pulses, two elements And, the third pulse counter, the input of which is connected to the output of the frequency divider, the counting input - with the output of the first element And and the installation input minus the unit of the first pulse counter, the input of which is set to zero which is connected to the output of the second element And and a decoder, the input of which is connected to the output of the third pulse counter, and the direct and inverse output to the first inputs of the first and second And elements, respectively, the second inputs of which are connected to the output of the buffer device.

На чертеже схематически изображен цифровой умножитель частоты следовани  им)1ульсов., .The drawing shows schematically a digital frequency multiplier following them) pulses.,.

Он состоит из генератора 1 опорной частоты, перврго счетчика 2 HivraynbcOBIt consists of a reference frequency generator 1, first counter 2 HivraynbcOB

блока 3 сравнени  кодов, буферного устройства 4, второго счетчика 5 импульсов , блока 6 пам ти, делител  7 частоты , третьего счетчика 8 импульсов, дешифратора 9, первого и второго элементов И 1О, 11.block 3 of code comparison, buffer device 4, second pulse counter 5, memory block 6, frequency divider 7, third pulse counter 8, decoder 9, first and second elements AND 1O, 11.

Генератор 1 опорной частоты соединен последовательно с первым счетчиком 2 импульсов, первым входом блока 3 срав нени  кодов, буферным устройством 4. Второй счетчик 5 импульсов соединен последовательно с блоком Q пам ти со вторым входом блока 3 сравнени  кодов. Входы синхронизации второго счетчика 5 импульсов, блока 6 пам ти, делител  7 частоты соединены со входной шиной. Генератор 1 опорной частоты соединен также с делителем 7 частоты, первый выходThe reference frequency generator 1 is connected in series with the first pulse counter 2, the first input of the code comparison unit 3, the buffer device 4. The second pulse counter 5 is connected in series with the memory block Q with the second input of the code comparison unit 3. The synchronization inputs of the second counter 5 pulses, memory block 6, frequency divider 7 are connected to the input bus. The reference frequency generator 1 is also connected to a frequency divider 7, the first output

которого соединен с вторым счетчиком 5 импульсов, а второй - с третьеим счетчиком 8 импульсов. Выход третьего счетчика 8 импульсов соединен с цешифратопром 9, пр мой и инверсный выходы которого соединены соответственно с первыми входами элементов И Ю, 11. Выход буферного устройства 4 соединен со вторыми входами элементов И 10, 11, выходы которых соединены с входом установки в ноль и входом установки минус единих цы первого счетчика 2 импульсов соот- ветствен1 о. Вход установки минус единицы первого счетчика 2 импульсов соединен со счетным входом третьего счетчика 8 импульсов.which is connected with the second counter 5 pulses, and the second with the third counter 8 pulses. The output of the third pulse counter 8 is connected to ceshifratoprom 9, the direct and inverse outputs of which are connected respectively to the first inputs of the elements I, X, 11. The output of the buffer device 4 is connected to the second inputs of the elements 10, 11, which outputs are connected to the input of the installation to zero and the installation input minus the single chips of the first counter is 2 pulses, respectively, 1 o. Input installation minus the unit of the first counter 2 pulses connected to the counting input of the third counter 8 pulses.

Работа предлагаемого устройства осуществл етс  следующим образом.The operation of the proposed device is carried out as follows.

На вход устройства поступают сигналы; в виде узких импульсов, при этом обнул етс  второй счетчик 5 импульсов, целитель 7 частоты, а также происходит перенос кода; содержащегос  до поступлени  этого импульса во втором счетчике 5, в блок 6 пам ти, а кода, содержащегос  в делителе 7 частоты-в тре-, тий счетчик импульсов 8. Дл  этого делитель 7 частоты должен быть выполнен на основа цифрового счетчика импульсоб с переполнением. Код из блока 6 пам ти поступает на один вход блока 3 сравнени  кодов, на второй вход которого поступает код с первого счетчика 2 импульсов, заполн емого импупьсамигенератора 1 опор ной частоты, которые поступают также на делитель 7 частоты. Сигнад проход щий через делитель 7 частоты, от генератора опорной частоты 1 до второго счетчика 5 импульсов служит дл  образовани  в последнем кода, пропорционального периоду входной частоты, подлежащей умножению . Елок 3 сравнени  кодов вырабатывает импульсный сигнал & момент равенства кодов на его входах. Этот сигнал поступает через буферное устройство 4 на входы элементов И 10, 11. При наличии не нулевого кода, пропорционального ошибке измерени  периода вторым счетчиком 5 импульсов, в третьем счетчике 8 импульсов с дешифратора. 9 поступает разрешающий потенциал на вход элемента И 11. При этом выходной, сигнал буферного устройства 4 поступает на вход установки первого счетчика 2 импулсов , устанавлива  последний в состо ние минус единица и на вход третьего Счетчика 8 импульсов, работа которого органв зована на вычитание. Таким образом, происходит увеличение периода сигнале сSignals are input to the device; in the form of narrow pulses, the second counter of 5 pulses, the healer 7 at the frequency, and also the code transfer occurs; contained in the second counter 5, before the arrival of this pulse, into memory block 6, and the code contained in frequency divider 7 has a third, third pulse counter 8. For this, frequency divider 7 should be performed on the basis of a digital overflow pulse counter. The code from memory block 6 is fed to one input of code comparison unit 3, the second input of which receives the code from the first counter 2 pulses, filled with reference frequency generator 1, which also goes to frequency divider 7. The signal passing through the frequency divider 7, from the reference frequency generator 1 to the second pulse counter 5, serves to form in the latter a code proportional to the input frequency period to be multiplied. Elok 3 code comparison generates a pulse signal & moment of equality of codes at its inputs. This signal is fed through the buffer device 4 to the inputs of the elements AND 10, 11. If there is a non-zero code proportional to the measurement error of the period by the second counter of 5 pulses, in the third counter there are 8 pulses from the decoder. 9, the resolving potential is fed to the input of element 11. At the same time, the output signal of the buffer device 4 is fed to the input of the installation of the first counter 2 impulses, sets the last to the minus one state and to the input of the third Counter 8 pulses, whose operation is organized into the subtraction. Thus, there is an increase in the period of the signal with

Claims (1)

Формула изобретенияClaim Цифровой умножитель частоты следования импульсов, содержащий генератор опорной частоты, первый выход которогоA digital pulse repetition rate multiplier comprising a reference frequency generator, the first output of which 79ΟΌ99 6 соединен со входом первого счетчика импульсов, блок памяти, вход которого соединен с выходом второго счетчика импульсов, а выход - через блок сравне; ния кодов, второй вход которого подключен к выходу первого счетчика импульсов, со рходом буферного устройства, отличающийся тем, что, с целью повышения точности умножения частоты, 10 в него введены делитель частоты, вход которого соединен со вторым выходом генератора опорной частоты, а выход со входом второго счетчика импульсов, два элемента И, третий счетчик импуль15 сов, вход которого соединен с выходом делителя частоты, счетный вход - с выходом первого элемента И и входом у с— установки минус единицы первого счетчика импульсов, вход установки в нуль кото20 рого подключен к выходу второго элемента И, и дешифратор, вход которого соединен с выходом третьего счетчика им— ' пульсов, а прямой и инверсный выходы с первыми входами соответственно пер25 вого и второго элементов И, вторые входы которых подключены к выходу буферного устройства.79–99 6 is connected to the input of the first pulse counter, a memory unit, the input of which is connected to the output of the second pulse counter, and the output through the block is equal; code, the second input of which is connected to the output of the first pulse counter, with the passage of the buffer device, characterized in that, in order to increase the accuracy of frequency multiplication, 10 a frequency divider is introduced into it, the input of which is connected to the second output of the reference frequency generator, and the output with the input of the second pulse counter, two elements And, the third pulse counter15 ow, the input of which is connected to the output of the frequency divider, the counting input - with the output of the first element And and the input y with - minus one unit of the first pulse counter, the input is set zero, which is connected to the output of the second AND element, and a decoder whose input is connected to the output of the third pulse counter, and the direct and inverse outputs with the first inputs of the first and second AND elements, respectively, whose second inputs are connected to the buffer output devices.
SU782681274A 1978-11-09 1978-11-09 Digital pulse repetition frequency multiplier SU790099A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782681274A SU790099A1 (en) 1978-11-09 1978-11-09 Digital pulse repetition frequency multiplier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782681274A SU790099A1 (en) 1978-11-09 1978-11-09 Digital pulse repetition frequency multiplier

Publications (1)

Publication Number Publication Date
SU790099A1 true SU790099A1 (en) 1980-12-23

Family

ID=20792254

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782681274A SU790099A1 (en) 1978-11-09 1978-11-09 Digital pulse repetition frequency multiplier

Country Status (1)

Country Link
SU (1) SU790099A1 (en)

Similar Documents

Publication Publication Date Title
SU790099A1 (en) Digital pulse repetition frequency multiplier
SU928345A2 (en) Discrete pulse repetition frequency multiplier
SU966660A1 (en) Device for measuring short pulse duration
SU951280A1 (en) Digital generator
SU966705A2 (en) Device for computing the ratio of time intervals
SU725238A1 (en) Pulse repetition frequency divider with fractional division coefficient
SU1653145A1 (en) Delay device
SU1411702A1 (en) Device for measuring time intervals
SU580647A1 (en) Frequensy divider with fractional division factor
SU754354A1 (en) Digital meter of single time intervals
SU1486984A1 (en) Controller
SU744569A1 (en) Frequency multiplier
SU842810A1 (en) Binary frequency divider
SU985795A1 (en) Computing device
SU1290536A1 (en) Device for converting number from residual class system to position code
SU769734A1 (en) Method and device for analogue-digital conversion
SU571912A1 (en) Program-controlled frequency divider
SU528695A1 (en) Pulse frequency multiplier
SU1319281A1 (en) Device for converting time intervals to digital code
SU746921A1 (en) Code-to-pulse repetition frequency converter
SU777824A1 (en) Retunable pulse repetition frequency divider
SU1408437A1 (en) Generator of random pulse flow
SU1437858A1 (en) Computing device
SU786009A2 (en) Controlled frequency divider
SU1124285A1 (en) Random arrival generator