SU664302A1 - Pulse divider by duration - Google Patents

Pulse divider by duration

Info

Publication number
SU664302A1
SU664302A1 SU772484102A SU2484102A SU664302A1 SU 664302 A1 SU664302 A1 SU 664302A1 SU 772484102 A SU772484102 A SU 772484102A SU 2484102 A SU2484102 A SU 2484102A SU 664302 A1 SU664302 A1 SU 664302A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulse
counter
pulses
Prior art date
Application number
SU772484102A
Other languages
Russian (ru)
Inventor
Виктор Васильевич Куликов
Original Assignee
Специальное Конструкторское Бюро Главного Управления Заказов, Испытания И Внедрения Новой Техники
Всесоюзное Объединение "Союзсельхозтехника"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Конструкторское Бюро Главного Управления Заказов, Испытания И Внедрения Новой Техники, Всесоюзное Объединение "Союзсельхозтехника" filed Critical Специальное Конструкторское Бюро Главного Управления Заказов, Испытания И Внедрения Новой Техники
Priority to SU772484102A priority Critical patent/SU664302A1/en
Application granted granted Critical
Publication of SU664302A1 publication Critical patent/SU664302A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Claims (2)

Изобретение относитс  к импульсной технике и может использоватьс , например в автоматических устройствах ДЛЯ делени  периодически следую а{их импульсов по длительности. Известен делитель импульсов, содержащий ЛИНИЮ задержки формировате заднего фронта импульсов, элементы совпадени  и элемент ИЛИ 1. Однако ЭТОТ делитель имеет сложную конструкцию и ограниченные функ циональные ВОЗМОЖНОСТИ. Наиболее близким по технической сущности к предложенному  вл етс  делитель импульсов по длительности содержащий опорный генератор, элемент И, первый вход которого соединен с выходом опорного генератора:, выход - с входом делител  частоты, счетчик импульсов, первый вход кото рого соединен с выходом делител  ча тоты, регистр импульсов и триггер. Кроме ТОГО,ЭТО устройство содержит след щий делитель с автоматически устанавливаемым, коэффициентом делени  {2 . Однако ЭТОТ делитель имеет огран ченные функциональные возможности, обусловленные наличием двух идентич ных каналов, работающих попеременно Цель изобретени  - расширение функциональных возможностей устройства. Это достигаетс  тем, что в устройство , соде1ржащее опорный генератор, элемент И, первый вход которого соединен с выходом опорного генератора, а выход - с входом делител  частоты, счетчик импульсов, первый вход которого соединен с выходом делител  частоты , регистр импульсов и триггер, введены дифференцирующа  цепь, вход которой соединен с входной шиной и с вторым входом элемента И, а первый выход - с входом сброса счетчика импульсов , элемент совпадени , первый вход которого соединен с выходом счетчика импульсов, второй вход - с входом регистра импульсов, дополнительный счетчик импульсов, блок сравнени  и элемент ИЛИ, первый вход которого соединен с входом сброс счетчика и первым входом триггера, второй вход которого соединен с вторым входом элемента ИЛИ и с выходом блока сравнени , входы которого подключены к выходу регистра импульсов и к выходу дополнительного счетчика импульсов, первый вход которого соединен С выходом элемента И, а ЕЫХОД сброс - с выходом ИЛИ. На чертеже представлена структур на  электрическа  схема делител  им пульсов по длительности. Делитель импульсов по длительнос ти co дepжит дифференцирующую цепь 1 соединенную с входом устройства и вт рым входом элемента И 2, первый вход которого подключен к выходу опорног генератора 3, Выход элемента И 2 под ключен к счетному входу дополнительного счетчика 4 импульсов, а через делитель частоты 5, к входу счетчика 6 импульсов, выходы разр дов которого через элемент совпадени  7 соединены с соответствующими входами регистра 8 импульсов. Входы блока 9 сравнени  подключены к выходам раэр  дов регистра 8 и дополнительного сче чика 4 импульсов, а выход соединен с вторыми входами элемента ИЛИ 10 и триггера 11, первые входы которых подключены к входу сброс счетчика 6 импульсов и первому выходу дифференцирующей цепи 1. Второй выход дифференцирующей цепи 1 соединен с вторым входом элемента совпадени  7, а выход элемента ИЛИ 10 подключен к входу сброс дополнительного счетчика 4 импульсов. Устройство работает следующим образом. С приходом первого входного импульса по его переднему фронту в диф ференцирующей цепи 1 формируетс  импульс, который устанавливает триггер lie единичное состо ние и обнул ет счетчики 4 и 6. На вход счетчика 4 и делител  частоты 5 с выхода опорного генератора 3 через элемент И 2 поступает число импульсов пропорциональное длительности входного им)тульса. Задним ФроЕ{том входного им пульса с выхода дифференцирующей цепи I код счетчика 6, через элементы совпадени  7,переноситс  в регистр 8 импульсов. Следующий входной импульс снова запускает счетчики 4 и б, причем , по мере накоплени  импульсов, на выходе счетчика 4 возникает код, совпадающий с кодом регистра 8 импульсов . В этот момент на выходе бло ка сравнени  9 формируетс  импульс, возвращающий триггер 11 в исходное состо ние и через элемент ИЛИ 10 обнул ющий счетчик 4. Таким образом, на выходе триггера J1 формируетс  положительный импульс, длительность которого обратно пропорциональна коэффициенту делени  К делител  частоты 5, а импульсы с выхода блока сравнени  раздел ют входной импульс на К-равннх частей. При К 2 импульс на выходе блока сравнени  дает информацию о середине входного импульса в момент его существовани . Врем  установлени  равновесного состо ни  устройства при скачкообразном изменении длительности входных импульсов и в момент включени  равно длительности одного входного импульса . Формула изобретени  Делитель импульсов по длительности , содержащий опорный генератор, элемент И, первый вход которого соединен с выходом опорного генератора, а выход - с входом делител  частоты, счетчик импульсов, первый вход которого соединен с выходом делител  частоты , регистр импульсов и триггер, отличающийс  тем, -что, с целью расширени  функциональных возможностей , в него введены дифференцирующа  цепь, ВсХод которой соединен с входной шиной и с вторым входом элемента И, а первый выход соединен с входом сброса счетчика импульсов, элемент совпадени , первый вход которого соединен с выходом счетчика импульсов, второй вход - с вторым выходом дифференцирующей цепи, а выход - с входом регистра импульсов, дополнительный счетчик импульсов, блок сравнени  и элемент ИЛИ, первый вход которого соединен с входом сброс счетчика и первым входом триггера, второй вход которого соединен с вторым входом элемента ИЛИ и с выходом блока сравнени , входы которого подключены к выходу регистра импульсов и к выходу дополнительного счетчика имгульсов, первый вход которого соединен с выходом элемента И, а вход сброс - с выходом элемента ИЛИ. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 505969, кл. G 01 R 29/02, 1967. The invention relates to a pulse technique and can be used, for example, in automatic devices for dividing periodically following a {their pulses in duration. A pulse divider is known, which contains a LINE of delay for forming the trailing edge of pulses, the elements of coincidence, and the element OR 1. However, THIS divider has a complex structure and limited functional OPPORTUNITIES. The closest in technical essence to the proposed is a pulse divider with duration containing a reference oscillator, an element whose first input is connected to the output of a reference oscillator :, the output is connected to the input of a frequency divider, a pulse counter, the first input of which is connected to the output of a frequency divider , pulse register and trigger. In addition, THIS device contains a tracking divider with an automatically set division factor {2. However, THIS divider has limited functionality due to the presence of two identical channels operating alternately. The purpose of the invention is to expand the functionality of the device. This is achieved in that the device containing the reference oscillator, the element I, the first input of which is connected to the output of the reference oscillator, and the output - with the input of the frequency divider, pulse counter, the first input of which is connected to the output of the frequency divider, the register of pulses and the trigger, are entered a differentiating circuit whose input is connected to the input bus and to the second input of the element I, and the first output to the reset input of the pulse counter, a coincidence element whose first input is connected to the output of the pulse counter, the second input to the register input pulse path, an additional pulse counter, a comparison unit and an OR element, the first input of which is connected to the reset input of the counter and the first trigger input, the second input of which is connected to the second input of the OR element and the output of the comparison unit, whose inputs are connected to the output of the pulse register and to the output of an additional pulse counter, the first input of which is connected to the output of the element AND, and the reset reset - to the output OR. The drawing shows the structures on the electrical circuit of the pulse divider by duration. The pulse divider over time co supports differentiating circuit 1 connected to the input of the device and the second input of the element I 2, the first input of which is connected to the output of the reference generator 3, the output of the element 2 and connected to the counting input of the additional counter 4 pulses, and through the frequency divider 5, to the input of the pulse counter 6, the bit outputs of which are connected via a coincidence element 7 to the corresponding inputs of the register 8 of pulses. The inputs of the comparison unit 9 are connected to the outputs of the register and 8 additional pulse counters, and the output is connected to the second inputs of the OR 10 element and the trigger 11, the first inputs of which are connected to the reset input of the pulse counter 6 and the first output of the differentiating circuit 1. The second output the differentiating circuit 1 is connected to the second input of the coincidence element 7, and the output of the element OR 10 is connected to the input reset of the additional counter 4 pulses. The device works as follows. With the arrival of the first input pulse, a pulse is formed in the differentiating circuit 1 on its leading edge, which sets the trigger to lie in a single state and zeroes counters 4 and 6. The input of counter 4 and frequency divider 5 from the output of the reference generator 3 goes through element 2 the number of pulses is proportional to the duration of the input pulse. The back FöE (input pulse volume from the output of the differentiating circuit, I counter code 6, through the elements of match 7, is transferred to the register 8 of pulses. The next input pulse again starts the counters 4 and b, and, as the pulses accumulate, the output of counter 4 produces a code that coincides with the code of the register of 8 pulses. At this moment, a pulse is formed at the output of the comparison block 9, which returns trigger 11 to its initial state and an embracing counter 4 through the element OR 10. Thus, a positive pulse is generated at the output of trigger J1, the duration of which is inversely proportional to the division factor K of frequency divider 5 and the pulses from the output of the comparison unit divide the input pulse into K-equal parts. With K 2, the pulse at the output of the comparator gives information about the middle of the input pulse at the time of its existence. The time required to establish the equilibrium state of a device with an abrupt change in the duration of the input pulses and at the moment of switching on is equal to the duration of one input pulse. Claims Pulse Divider by duration, containing a reference oscillator, element I, the first input of which is connected to the output of the reference oscillator, and the output - to the input of a frequency divider, pulse counter, the first input of which is connected to the output of the frequency divider, a pulse register and a trigger that differs , that, in order to expand its functionality, a differentiating circuit has been introduced into it, the whole conductor of which is connected to the input bus and to the second input of the AND element, and the first output is connected to the reset input of the pulse counter, match point, the first input of which is connected to the output of the pulse counter, the second input is connected to the second output of the differentiating circuit, and the output is connected to the input of the register of pulses, an additional pulse counter, the comparison unit and the OR element, the first input of which is connected to the reset input of the counter and the first input a trigger, the second input of which is connected to the second input of the OR element and to the output of the comparison unit, the inputs of which are connected to the output of the pulse register and to the output of the additional counter of impulses, the first input of which is connected to the output m of the element And, and the input reset - with the output of the element OR. Sources of information taken into account during the examination 1. USSR author's certificate No. 505969, cl. G 01 R 29/02, 1967. 2.Авторское свидетельство СССР № 255988, кл. Н 03 К 23/00, 1967.2. USSR author's certificate number 255988, cl. H 03 K 23/00, 1967.
SU772484102A 1977-05-11 1977-05-11 Pulse divider by duration SU664302A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772484102A SU664302A1 (en) 1977-05-11 1977-05-11 Pulse divider by duration

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772484102A SU664302A1 (en) 1977-05-11 1977-05-11 Pulse divider by duration

Publications (1)

Publication Number Publication Date
SU664302A1 true SU664302A1 (en) 1979-05-25

Family

ID=20708208

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772484102A SU664302A1 (en) 1977-05-11 1977-05-11 Pulse divider by duration

Country Status (1)

Country Link
SU (1) SU664302A1 (en)

Similar Documents

Publication Publication Date Title
SU664302A1 (en) Pulse divider by duration
SU580647A1 (en) Frequensy divider with fractional division factor
SU777824A1 (en) Retunable pulse repetition frequency divider
SU819968A1 (en) Repetition rate scaler with fractional devision coefficient
SU736382A1 (en) Redundancy divider-shaper
SU911525A1 (en) Frequency dividing device
SU786031A1 (en) Device for determining error parameters of discrete communication channel
SU748883A1 (en) Pulse recurrence rate divider with variable division factor
SU1205050A1 (en) Apparatus for measuring absolute frequency deviation
SU633152A1 (en) Synchronizing arrangement
SU1555839A1 (en) Pulse repetition frequency multiplier
SU611217A1 (en) Voltage divider
SU1148022A2 (en) Pulse distributor
SU731599A2 (en) Divider of pulse repetition frequency by six
SU993461A1 (en) Pulse repetition frequency multiplier
SU661813A1 (en) Retunable frequency divider
SU1001116A1 (en) Multiplier-divider
SU657404A1 (en) Device for tolerance checking of time interval duration
SU446842A1 (en) Device for generating a measurement interval for digital frequency meters
SU553737A1 (en) Sync device
SU984057A1 (en) Pulse frequency divider
SU744997A2 (en) Frequency counter
SU815862A1 (en) Frequency discriminator
SU754660A1 (en) Apparatus for gating single pulse
SU691771A2 (en) Digital frequency meter