SU748883A1 - Pulse recurrence rate divider with variable division factor - Google Patents
Pulse recurrence rate divider with variable division factor Download PDFInfo
- Publication number
- SU748883A1 SU748883A1 SU782575151A SU2575151A SU748883A1 SU 748883 A1 SU748883 A1 SU 748883A1 SU 782575151 A SU782575151 A SU 782575151A SU 2575151 A SU2575151 A SU 2575151A SU 748883 A1 SU748883 A1 SU 748883A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- division factor
- recurrence rate
- variable division
- pulse recurrence
- rate divider
- Prior art date
Links
Landscapes
- Processing Of Solid Wastes (AREA)
Description
сора соединены с разр дными выходами дополнительного счетчика импульсов.The litter is connected to the bit outputs of the additional pulse counter.
На чертеже изображена структурна электрическа схема делител частоты следовани импульсов с переменным коэффициентом делени .The drawing shows a structural electrical circuit of a pulse frequency divider with a variable division factor.
Он содержит счетчик 1 импульсов, Дешифратор 2, мультиплексор 3, элемент задержки 4, дополнительный счетчик 5 импульсов.It contains a counter of 1 pulses, a decoder 2, a multiplexer 3, a delay element 4, an additional counter of 5 pulses.
В исходном состо нии в счетчике 5 записана 1,а счетчик 1 .обнулен.Первым же импульсом, поступающим по входной шине б, записываетс 1 в счетчик 1 и сигналпо вл етс на первом выходе дешифратора 2. Поскольку на управл ющих входах мультиплексора 3 присутствует код, равный единице, то разрешаетс поступление сигнала с первого выхода дешифратора на выход устройства . Через интервал, определ емый элементом задержки 4, в счетчик 5 добавл етс 1 и одновременно обнул етс счетчик 1. Тем самым прекращаетс формирование выходного импульса. На этом заканчиваетс первый такт работы устройства. Поскольку в счетчике 5 теперь записано число 2, то во втором такте выходной импульс по вл етс через два входныЗ, в третьем через три и т.д.In the initial state, the counter 5 is recorded 1, and the counter 1 is reset. The first pulse received on the input bus b is recorded 1 in counter 1 and the signal is at the first output of the decoder 2. Since the control inputs of multiplexer 3 have the code equal to one, then the signal from the first output of the decoder to the output of the device is allowed. At the interval defined by delay element 4, counter 1 is added 1 and simultaneously counter 1 is zeroed. Thus, the formation of the output pulse is stopped. This ends the first cycle of the device. Since counter 2 now contains the number 2, in the second cycle the output pulse appears through two inputs, in the third through three, and so on.
Данное устройство позвол ет получить посто нную длительность выходныхThis device allows you to get a constant duration of the weekend
импульсов, что способствует повышению надежности его работы, т.к. фиксированна длительность выходного импульса определ ет врем обнулени счетчика 1.pulses, which contributes to the reliability of his work, because the fixed duration of the output pulse determines the time to zero the counter 1.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782575151A SU748883A1 (en) | 1978-02-01 | 1978-02-01 | Pulse recurrence rate divider with variable division factor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782575151A SU748883A1 (en) | 1978-02-01 | 1978-02-01 | Pulse recurrence rate divider with variable division factor |
Publications (1)
Publication Number | Publication Date |
---|---|
SU748883A1 true SU748883A1 (en) | 1980-07-15 |
Family
ID=20746879
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782575151A SU748883A1 (en) | 1978-02-01 | 1978-02-01 | Pulse recurrence rate divider with variable division factor |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU748883A1 (en) |
-
1978
- 1978-02-01 SU SU782575151A patent/SU748883A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU748883A1 (en) | Pulse recurrence rate divider with variable division factor | |
SU682846A1 (en) | Apparatus for measuring parameters of electric signals | |
SU734881A1 (en) | Pulse repetition frequency divider with variable division coefficient | |
SU785978A1 (en) | Device for tolerance checking of pulse repetition frequency | |
SU809036A1 (en) | Device for finding the middle of a time interval | |
SU902249A1 (en) | Time interval-to-digital code converter | |
SU687588A1 (en) | Frequency-to-code converter | |
SU665400A1 (en) | Selector of pulses by duration | |
SU612414A1 (en) | Frequency divider | |
SU847504A1 (en) | Device for obtaining difference frequency of pulses | |
SU1533001A1 (en) | Frequency divider | |
SU552670A1 (en) | Device for forming measurement interval | |
SU718842A2 (en) | Multichannel information input arrangement | |
SU769745A1 (en) | Pulse frequency divider with variable division factor | |
SU822335A1 (en) | Pulse duration discriminator | |
SU634454A1 (en) | Recurrent pulse repetition rate multiplier | |
SU970664A1 (en) | Pulse duration converter | |
SU1429135A1 (en) | Device for shaping sine signals | |
SU869060A1 (en) | Pulse frequency divider | |
SU430372A1 (en) | DEVICE FORMATION OF TEMPORAL SEQUENCE OF PULSES | |
SU1264135A1 (en) | Two-channel pulse-position converter | |
SU769723A1 (en) | Pulse shaper | |
SU633152A1 (en) | Synchronizing arrangement | |
SU418807A1 (en) | ||
SU1084980A1 (en) | Device for converting pulse train to rectangular pulse |