SU575778A1 - Frequency divider with variable division factor - Google Patents

Frequency divider with variable division factor

Info

Publication number
SU575778A1
SU575778A1 SU7402034490A SU2034490A SU575778A1 SU 575778 A1 SU575778 A1 SU 575778A1 SU 7402034490 A SU7402034490 A SU 7402034490A SU 2034490 A SU2034490 A SU 2034490A SU 575778 A1 SU575778 A1 SU 575778A1
Authority
SU
USSR - Soviet Union
Prior art keywords
frequency
input
output
bus
inputs
Prior art date
Application number
SU7402034490A
Other languages
Russian (ru)
Inventor
Николай Васильевич Кириченко
Валентин Александрович Калмыков
Владимир Николаевич Трощ
Евгений Васильевич Кислинский
Александр Васильевич Сычев
Original Assignee
Ордена Трудового Красного Знамени Предприятие П/Я А-7160
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Трудового Красного Знамени Предприятие П/Я А-7160 filed Critical Ордена Трудового Красного Знамени Предприятие П/Я А-7160
Priority to SU7402034490A priority Critical patent/SU575778A1/en
Application granted granted Critical
Publication of SU575778A1 publication Critical patent/SU575778A1/en

Links

Description

1one

Изобретение относитс  к автоматике и вьгчислительной технике, может быть использовано в устройствах обработки и выдачи входной информации.The invention relates to automation and computing technology, can be used in devices for processing and issuing input information.

Известен делитель частоты с переменным коэффициентом делени , содержащий счетчик, запоминающее устройство и блок управлени  |.1).A variable divider frequency divider is known, comprising a counter, a memory, and a control unit | .1).

Это устройство не может автоматически обеспечить посто нную выходную частоту при пооледовательном поступлении на его вход различных частот в случайном пор дке, так как его коэффициент делени  определ етс  кодом, хран щимс  в запоминающем устройстве и его смена невозможна вследствие того, что неизвестны моменты и пор док изменени  входной частоты.This device cannot automatically provide a constant output frequency when sequentially receiving different frequencies at its input in random order, since its division factor is determined by the code stored in the memory device and its change is impossible due to the fact that the moments and order are unknown change the input frequency.

Наиболее близок к предлагаемому делитель частоты с переменным коэффициентом делени , содержащий счетчик , вход которого соединен с выходом элемента И, первый вход которого подключен к выходной шине переноса сумматора, управл ющие входы и выходы которого соединены соответственно с управл ющими выходами и входами регистра t 2 .Closest to the proposed frequency divider with a variable division factor, contains a counter, the input of which is connected to the output of the element I, the first input of which is connected to the output bus of the adder, the control inputs and outputs of which are connected respectively to the control outputs and inputs of the register t 2.

22

Данное уст{.ойсгво также не может автоматически обеспечить постачнн Ю выходную частоту при последователь(КМ поступлении на его вход различных частот в случайном пор дке.This system {.oissgo also can not automatically provide the output frequency at the follower (KM receipt at its input of various frequencies in random order.

Цель изобретени  - автоматическочобеспечение посто нства выходной частоты.The purpose of the invention is to automatically maintain the constancy of the output frequency.

С этой целью в лпитель частоты с переменным козф иииснтом делении, содержащий счетчик, элемент И, с ,мматор и регистр, введены информатор на элементах ИЛИ и N-входовый элемент ИЛИ, выход которого подключен ко вг ;рому входу элемента И, а входы - кИ входным щинам и ко эходам шифратора, выходы которого соединены с информациOHHbiNW входами сумматора.For this purpose, a frequency converter with a variable variable and an intermediate division containing a counter, the element AND, c, a mmator and a register, an informant is introduced on the OR elements and an N input element OR whose output is connected to the input element I, and the inputs KI to the input wormholes and encoder codes, the outputs of which are connected to the information of the OHHbiNW inputs of the adder.

На чертеже представлена структурна  электрическа  схема устройства.The drawing shows a structural electrical circuit of the device.

Делитель содержит шины 1-7 входных частот, шифратор 8 на элементах ИЛИ 9-11, N -входовый элемент ИЛИ 12, сумматор 13, регистр 14, элемент И 15, счетчик 16. Шины 1-7 соединены со входами элемента ИЛИ 12, а также шифратор 8.The divider contains bus 1-7 input frequencies, the encoder 8 on the elements OR 9-11, N is the input element OR 12, the adder 13, the register 14, the element And 15, the counter 16. Tires 1-7 are connected to the inputs of the element OR 12, and also an encoder 8.

Claims (2)

Шина 1 соединена со входом элемента ИЛИ 9, шина 2 - со входом элемента 10, шина 3 - со входами элемен тов 9, 10, шина 4 - со входом элеме та 11, шина 5 - со входами элементо 9,и, шина 6 - со входами элементо 10,11, шина 7 - со входами элемент тов 9-11. Выходы элементов ИЛИ 9-11 соединены со входами сумматора 13, управ л ющие входы и выходы которого соединены с управл ющими входами и выходами регистра 14. Выходна  шина тереноса сумматора 13 соединена со счетчиком 16 через элемент И 15, к другому входу которого подсоединен выход элемента ИЛИ 12. Устройство работает следующим образом. На шины 1-7 поступают выходные сигналы, частота которых уменьшаетс с ростом пор дкового номера шины, т.е. f, ,,fs Частоты ii - f . кратны некоторой частоте fg ,т.е. справедливо равенство , ti2T2... , где Ti д-. , ( 0,1,2,3, .. .7. Числа П(- Пт  вл ютс  коэффицие тами кратности ка;«дой частоты относ тельно частоты fp. При поступлении импульсов входно частоты по одной из шин 1-7 на выхо дах элементов ИЛИ 9-11 образуетс  импульсньгй двоичный код, соответств щий данной частоте. Ниже приведены коды, соответству щие каждой из входных частот на шин 1-7 Код, соответств Номер шины, по щий данной част которой поступаформируемый на ет частота ходах схем ИЛИ 10, 9 соотвётст но Эти коды через сумматор 13 поступают в регистр 14, число разр дов которого определ етс  максимальным коэффициентом кратности. При дальнейшем поступлении импульсов этой же частоты в регистре 14 и сумматоре 13 складываютс  коды, соответствующие этой частоте . При переполнении сумматора на его выходной шине переноса по вл етс  импульс, который совпадает с выходным кмпульсом элемента ИЛИ 12. Импульс с элемента И 15 поступает на счетчик 16, число разр дов которого выбирают исход  из каждого конкретного случа . Выход счетчика  вл етс  выходом делител ; при необходимости расширени  сетки выходных частот выход каждой счетной  чейки может  вл тьс  выходом делител . Как видно из таблицы, большей частоте соответствует меньший ход, определ ющий коэффициент кратности, т.е. на выходе элемента И 15 при поступлении по шинам 1-7 любой входной частоты посто нно присутствует частота fgS}, При смене частот на входных шинах 1-7 первый импульс последующей частоты должен по вл тьс  через промежуток времени, равный периоду следовани  этой частоты от последнего импульса предыдущей частоты. Формула изобретени  Делитель частоты с переменным коэффициентом делени , содержащий счет ик , вход которого соединен с выходом элемента И, первый вход которого подключен к выходной шине переноса сумматора, управл ющие входы и выходы которого соединены соответствен но с управл ющими выходами и входами регистра, отличающийс  тем, что, с целью автоматического обеспечени  посто нства выходной частоты , в него введены шифратор на элементах ИЛИ и N-входовый элемент ИЛИ, выход которого подключен ко второму входу элемента И, а входы - к М входным шинам и ко входам шифратора, выходы которого соединены с информацнойными входами сум.5атора. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 403069, Н 03 К 21/06, 1973. ,Bus 1 is connected to the input of the element OR 9, bus 2 to the input of element 10, bus 3 to the inputs of elements 9, 10, bus 4 to the input of element 11, bus 5 to the inputs of elements 9, and bus 6 to with inputs of elements 10,11, bus 7 - with inputs of elements 9-11. The outputs of the elements OR 9-11 are connected to the inputs of the adder 13, the control inputs and outputs of which are connected to the control inputs and outputs of the register 14. The output bus of the adder 13 is connected to the counter 16 via an AND 15 element, to another input of which is connected the output of the element OR 12. The device operates as follows. Tires 1-7 receive output signals, the frequency of which decreases with increasing tire sequence number, i.e. f ,, ,, fs Frequencies ii - f. are multiples of some frequency fg, i.e. the equality is valid, ti2T2 ..., where Ti d-. , (0,1,2,3, .. .7. The numbers П (- Пт are coefficients of multiplicity ka; "this frequency is relative to the frequency fp. When pulses are input frequency on one of the buses 1-7 at the outputs elements OR 9-11, a pulsed binary code is formed that corresponds to a given frequency. Below are the codes corresponding to each of the input frequencies on buses 1-7. The code corresponding to the bus number, which part is the input frequency of the strokes OR 10, 9, respectively. These codes through the adder 13 enter register 14, the number of bits of which is determined by the maximum When the pulses of the same frequency are received further, codes corresponding to this frequency are added to the register 14 and the adder 13. If the adder overflows on its output transfer bus, a pulse appears that coincides with the output pulse of the OR element 12. The pulse from the AND 15 element enters the counter 16, the number of bits of which is chosen based on each specific case. The counter output is the output of the divider; if it is necessary to expand the output frequency grid, the output of each counter cell may be the output of a divider. As can be seen from the table, a smaller stroke corresponds to a higher frequency, which determines the multiplicity factor, i.e. At the output of the element 15, when entering the 1–7 bus of any input frequency, the frequency fgS} is constantly present. When changing frequencies on the input buses 1–7, the first pulse of the subsequent frequency should appear after a period of time equal to the period following this frequency from the last pulse of the previous frequency. The formula of the frequency divider with a variable division factor, containing an IR count, the input of which is connected to the output of the element I, whose first input is connected to the output bus of the adder, the control inputs and outputs of which are connected respectively to the control outputs and inputs of the register that, in order to automatically ensure the constancy of the output frequency, an encoder on the OR elements and an N-input element OR, whose output is connected to the second input of the AND element, and the inputs to the M input m buses and to the inputs of the encoder, the outputs of which are connected to the information inputs of the sum.5ator. Sources of information taken into account during the examination 1. USSR Author's Certificate No. 403069, H 03 K 21/06, 1973., 2. Патент США 3716794 кл. 328-39 1963.2. U.S. Patent 3,716,794 Cl. 328-39 1963. // 10ten f2f2 1I {1I { Ь i f f 3 t 9 в 7B i f f 3 t 9 in 7
SU7402034490A 1974-06-18 1974-06-18 Frequency divider with variable division factor SU575778A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU7402034490A SU575778A1 (en) 1974-06-18 1974-06-18 Frequency divider with variable division factor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU7402034490A SU575778A1 (en) 1974-06-18 1974-06-18 Frequency divider with variable division factor

Publications (1)

Publication Number Publication Date
SU575778A1 true SU575778A1 (en) 1977-10-05

Family

ID=20587910

Family Applications (1)

Application Number Title Priority Date Filing Date
SU7402034490A SU575778A1 (en) 1974-06-18 1974-06-18 Frequency divider with variable division factor

Country Status (1)

Country Link
SU (1) SU575778A1 (en)

Similar Documents

Publication Publication Date Title
US4031476A (en) Non-integer frequency divider having controllable error
SU575778A1 (en) Frequency divider with variable division factor
US3178564A (en) Digital to analog converter
US3308286A (en) Statistical decision circuit
SU414603A1 (en)
SU785865A1 (en) Device for converting parallel code into series one
SU549802A1 (en) Parallel binary code to pulse-pulse code converter
SU869065A1 (en) Frequency divider
SU564714A1 (en) Device for forming time intervals
SU1670789A1 (en) Divider of pulse repetition frequency with fractional count-down ratio
SU970685A1 (en) Code-to-time moment converter
SU590735A1 (en) Multiplication arrangement
SU658556A1 (en) Gray code-to -binary code converter
SU1034172A1 (en) Number/interpulse time interval converter
SU1262498A1 (en) Variable priority device
SU1023342A1 (en) Pulse-frequency function generator
SU1506553A1 (en) Frequency to code converter
SU1211876A1 (en) Controlled frequency divider
SU679977A1 (en) Digit comparator
SU841111A1 (en) Voltage-to-code converter
SU984057A1 (en) Pulse frequency divider
SU421120A1 (en) TRANSFORMER OF TEMPORARY INTERVALS TO BINARY CODE
SU944098A1 (en) Pulse-width modulator
SU655074A1 (en) Variable division factor frequency divider
GB1113431A (en) Improvement relating to radar apparatus