SU543960A1 - Device for displaying information - Google Patents

Device for displaying information

Info

Publication number
SU543960A1
SU543960A1 SU2110924A SU2110924A SU543960A1 SU 543960 A1 SU543960 A1 SU 543960A1 SU 2110924 A SU2110924 A SU 2110924A SU 2110924 A SU2110924 A SU 2110924A SU 543960 A1 SU543960 A1 SU 543960A1
Authority
SU
USSR - Soviet Union
Prior art keywords
logical
coordinate
block
unit
signal
Prior art date
Application number
SU2110924A
Other languages
Russian (ru)
Inventor
Людмила Михайловна Бурцева
Евгений Анатольевич Зыков
Виталий Адольфович Каймин
Константин Александрович Пупков
Валентин Андреевич Ушкарев
Original Assignee
Московский Институт Электронного Машиностроения
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский Институт Электронного Машиностроения filed Critical Московский Институт Электронного Машиностроения
Priority to SU2110924A priority Critical patent/SU543960A1/en
Application granted granted Critical
Publication of SU543960A1 publication Critical patent/SU543960A1/en

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Description

1one

Изобретение относитс  к автоматике и вычиспитепьной технике, в частности, к ус ройствам дл  отображени  информации.The invention relates to automation and computer technology, in particular, to devices for displaying information.

Известное устройство дл  отображени  информации содержит блок воспроизведений информации, соединенный с блоком управпе ни  и блоком пам ти, подключенным к вычислительному блоку, блок синхронизации, подключенный к. блокам формировани  сигналов и к блоку воспроизведени  информации , и блоки согласовани  1.The known device for displaying information comprises an information playback unit connected to a control unit and a memory unit connected to the computing unit, a synchronization unit connected to the signal conditioning units and to the information playback unit, and matching units 1.

Недостаток этого устройства состоит в его конструктивной сложности.The disadvantage of this device lies in its structural complexity.

Наиболее близким по технической сущности к предлагаемому  вл етс  устройство , содержащее блок воспроизведени инфо мации, соединенный с блоком коммутации, подключенным R блоку пам ти и вычислительному блоку 2.The closest in technical essence to the present invention is a device comprising an information playback unit connected to a switching unit, an connected R memory unit and a computing unit 2.

Его недостаток заключаетс  в высоком быстродействии.Its disadvantage is high speed.

Цель изобретени  - повышение быстро .действи  устройства.The purpose of the invention is to increase the speed of the device.

Поставленна  цель достигаетс  тем, чтд устройство содержит блок формировани  кадра изображени , соединенный с вычислительным блоком, блоком коммутации и блоком пам ти. При этом блок формировани  кадра изображени  содержит входной регистр координат У, соединенный через первый узел перезаписи координат с логическим элеме том ИЛИ, подключенным к элементу зацеоАки и к последовательно соединенным логическим узлам, входной регистр координаты X, подключенный через вторые узлы переписи координат, соединенные с логическими узлами, к регистрам координаты X, и третьи узлы перезаписи координат, каждый из которых подключен к соответствующему реп гистру координат X, логическому узлу и к элементу задержки, а каждый логический узел выполнен в виде последовательно соединенных дешифратора, первого и второго погических элементов И и инвертора, подклю-iченного к выходу дешифратора.The goal is achieved by the fact that the device comprises an image frame generation unit connected to a computing unit, a switching unit and a memory unit. At the same time, the image forming unit contains an input coordinate register U, connected through the first coordinate overwriting node with an OR logical element, connected to the testis element and to serially connected logical nodes, an input coordinate register X connected through second coordinate overwriting nodes connected to the logical nodes, to the X coordinate registers, and the third coordinate rewriting nodes, each of which is connected to the corresponding rep X coordinate coordinate system, the logical node and the delay element, and The logical node is made in the form of a series-connected decoder, the first and second PIC elements, and an inverter connected to the output of the decoder.

На фиг, 1 представлена блок-схема устт ройства; на фиг. 2 - блок-схема блока фОр.мировани  кадра изображени .Fig. 1 shows the block diagram of the device; in fig. 2 is a block diagram of an image frame shaping unit.

Claims (2)

Устройство включает в себ  вычислител| ный блок 1, блок 2 формирова1-и  кадра изображени , блок пам ти 3, блок KOMMyTaf ции 4, блок воспроизведени  информации 5,; . содержащий регистры 6, соединенные с блор ками сравнени  7, логический элемент ИЛИ 8, видеоусилитель 9, счетчик импульсов Ю, телевизионный индикатор 11, синхрогенерат о 12, генератор импульсов 13 и счетчик стррк 14. В состав блока формировани  кадра i изображени  вход т логические узлы 15, содержащие инвертор 16, дешифратор 17 и первый и второй логические элементы И 18, 19, входные регистры координат X 20 и У 21, логический элемент ИЛИ 22, первый узел перезаписи координат 23, вторы узлы перезаписи координат 24, третьи уз4 лы перезаписи координат 25, регистры координаты X 26 и элемент задержки 27. Устройство работает следующим образом. В режиме воспроизведени  информации импульсы с выхода генератора импульсов ;13 поступают на счетчик 1О и на синхрогенератор 12, вырабатывающий стандартные сигналы синхронизации дл  воспроиз- ; ведени : импульсы строчной и кадровой разверток , гас щие и синхронизирующие импульсы . Смесь этих сигналов поступает в телевизионный индикатор 11. Синхрогенератор 12 формирует также импульсы начало строки и конец строки, управл ющие счетчиеом импульсов 1О, работающим в течение пр мого хода строки. Считывание информации из блока пам ти 3в блок воспроизведени  информации 5 производитс  во врем  обратного хода луча по строке, а запись новой информации осуществл етс  во врем  пр мого хода луча. Поэтому сигнал начало строки подключает с помощью блока коммутации 4блок пам ти 3 к блоку 2 формировани  кадра изображени , а сигнал конец строки - к блоку воспроизведени  информации 5. Кроме того, сигнал конец строки нос-тупает в блок, пам ти как сигнал чтени  и на счетчик строк 14, с выхода которого код адреса поступает через блок 4 в блок пам ти 3. В ответ на эти сигналы из блока пам -; ти 3 через блок 4 поступает код числа в регистры 6, подключены к блокам сравнени  7, на вторые входы которых поступают выходные сигналы со счегчика 10. В момент равенства кодов координат точек. (записанных в регистры 6, и текущих кодов счетчика 10 блоки 7 вырабатывают импулы ы , которые через логический элемент ИЛИ . 8 и видеоусилитель 9 поступают на телеви зионный индикатор 11, где отображаютс  b виде  ркостных отметок. ; По сигналу конец строки из вычисли-. .тельного блока 1 в блок 2 поступают кодь (координат X, У, которые записываютс  вс Ьходные регистры координат X 20 и У 21 ( см. фиг. 2). , По сигналу начало строки, который через блок коммутации 4 поступает в блок пам ти 3 и через логический элемент ИЛИ) 22 на опрос первого узла перезаписи коор+ динат 23, подключенного к регистру 21, считываетс  из блока 3 число, поступающее на входы регистров 26. После окончани  режима считывани  из блока 3 приходит сигнал сброс чтени , который поступает на опрос логических эле ментов И 18, 19 первого логического уз- ла 15. Логические узлы 15-предназначены дл  определени  свободной зоны в числе, записанном в регистрах 26, в которую можно записать код координаты X очередной точки. Если в первом регистре 26 нет еще ко ординаты X точек, то на выходе дешифратоЬ ра нулевого кода 17 по вл етс  сигнал, торый открывает логический элемент и181 ерез который проходит сигнал сброс чтеч „и  на опрос вторых узлов перезаписи координат 24. В этом случае код из входного регистра координаты X 2О поступает в . регистр 26. Если в первом регистре 26 уже бьш записан код предыдущей точки, то на выходе дещифратора нулевого кода 1 7 первого логичеоj o узла по вл етс  сигнал, который закрьшает логический элемент И 18 и откры-. логический элемент И 19. В этом (Случае сигнал сброс чтени  проходит через логический элемент И 19 на опрос лоч гических элементов И 18, 19 следующего логического узла. Этот сигнал производит опрос состо ни  iBTOporo регистра 26. Если он свободен, то код координаты X будет переписан из входного регистра 2О, если же он зан т, то сигнал опроса пойдет на следующий логический узел 15. Если все регистры 26 зан ты, то сигнал опроса пройдет на выход логического элемента И 18 последнего логического уз-) ла 15 и информирует о том, что в числе нет свободных зон и код координат X запит сывать некуда. Дл  записи нового числа в блок 3 сигнйл сброс чтени , задержанный с помощью элемента задержки 27, поступает в блок гшм ти 3 в качестве сигнале, запись и на опрос третьих узлов перезаписи коор-|:динат 25j осуществл ющих запись вновь сформированного числа по тому же адресу, так как сигнал сброс чтени  через логический элемент ИЛИ 22 и через первый узеп перезаписи координат 23 переписывае в блок пам ти в качестве адреса код координаты S той же точки иэ регистра 21. Введение блока формировани  кадра , |изображени  позволило резко сократить чирло операций, затрачиваемых на формировайие дадра изображени , что позволило повысить ;бь1стродействие устройства на 35-4О% по: (сравнению с известными.Ю Формула изобретени  1,Устройство дл  отображени  информа- |б |ции, содержащее -блок воспроизведени  ин-; формации, соединенный с блоком коммутации , подключенным к блоку пам ти и вычислительному блоку, отличающеес  тем, что, с целью повыщени  быстродейст- 20 ВИЯ устройства, оно содержит блок формировани  кадра изображени , соединенный с вычислительным блоком, блоком коммутации и блоком пам ти. 2.Устройство по п. 1, о т л и ч а ю- 25 щ е е с   тем, что блок формировани  кадра изображе} и  содержит входной регистр кобрдинат У, соединенный через первый узел перезаписи координат с логичесКИМ элементом ИЛИ, подключенным к эле-, менту задержки и к последовательно соедиг шенным логическим узлам, входной peгиcтp роординаты X, подключенный через вторые УЗЛЫ перезаписи координат, соединенные с логическими узлами, к регистрам координа- |ты X, и третьи узлы перезаписи координат ; каждый из которых подключен к соответст- вуюшему регистру координат X, логическо-, му узлу и к элементу задермски. 3, Устройство по п. 2, о т л и ч а ющ е е с   тем, что каждый логический гузел выполнен в виде последовательно сое- диненных дешифратора, первого и второго логических элементов И инвертора, подк к ченного к выходу дешифратора. Источники информации, прин тые во вни манйе при экспертизе: 1.Патент США № 35552О, кл. 34О. 172,5, 12.01.71. The device includes a calculator | ny unit 1, unit 2 of the image frame 1 and the image storage unit 3, block KOMMyTaf 4, information playback unit 5 ,; . containing registers 6 connected to comparison blocs 7, logical element OR 8, video amplifier 9, pulse counter Yu, television indicator 11, synchro generator about 12, pulse generator 13 and counter line 14. Logical nodes are included in the frame i image generation unit 15, containing an inverter 16, a decoder 17 and the first and second logic elements AND 18, 19, the input coordinate registers X 20 and Y 21, the logical element OR 22, the first node overwriting the coordinates 23, the second node overwriting the coordinates 24, the third overwriting coordinates 25, registries koo ordinates X 26 and delay element 27. The device operates as follows. In the information playback mode, pulses from the output of the pulse generator; 13 are fed to the counter 1O and to the synchronous generator 12, which generates standard synchronization signals for reproducing; maintenance: horizontal and vertical sweeps, damping and synchronizing pulses. A mixture of these signals enters the television indicator 11. The clock generator 12 also generates pulses at the beginning of the line and end of the line, controlling the counting pulses 1O operating during the forward run of the line. Information is read from memory block 3c. Information playback block 5 is performed during the return path of the beam along the line, and the new information is recorded during the forward path of the beam. Therefore, the start of line signal connects with the help of the switching unit 4 memory block 3 to the image frame forming unit 2, and the signal ends the line to the information reproducing unit 5. In addition, the signal to the end of the line nose-stumbles into the block, the memory as a read signal and line counter 14, from the output of which the address code goes through block 4 to memory block 3. In response to these signals, from the memory block; 3, through block 4, the code of the number goes to registers 6, connected to the blocks of comparison 7, the second inputs of which receive output signals from the count 10. At the moment of equality of the codes of the coordinates of the points. (recorded in registers 6, and current codes of counter 10, blocks 7 generate impulses, which through the logical element OR. 8 and video amplifier 9 are fed to a television indicator 11, where they are displayed as a form of loudness marks;; The body block 1 receives the code 2 in the block 2 (coordinates X, Y, which are written in the whole coordinate registers X 20 and Y 21 (see Fig. 2). At the beginning of the line, which is passed through the switching unit 4 to the memory block 3 and through the logical element OR) 22 to poll the first node overwriting the coordinate + di At 23, connected to register 21, is read from block 3 a number arriving at the inputs of registers 26. After the reading mode is completed from block 3, a reset read signal arrives, which arrives at the polling of logical elements And 18, 19 of the first logical node 15. Logical nodes 15 are designed to determine the free zone in the number recorded in registers 26, in which the code of the X coordinate of the next point can be written. If in the first register 26 there are no coordinates of X points yet, then at the output of the zero-code decoder a signal appears that opens the logical element and 181 through which the reset signal passes and for polling the second coordinate rewriting nodes 24. In this case from the input register coordinates X 2O comes in. register 26. If the code of the previous point was already recorded in the first register 26, then a signal appears on the output of the zero-code decal 1-7 of the first logical node o, which closes the AND 18 and opens. logical element AND 19. In this (Case, a reset read signal passes through the logical element AND 19 to interrogate the logical elements AND 18, 19 of the next logical node. This signal interrogates the iBTOporo register 26. If it is free, then the X coordinate code will be rewritten from input register 2O, if it is occupied, the interrogation signal will go to the next logical node 15. If all registers 26 are occupied, the interrogation signal will pass to the output of the AND 18 logic element of the last logical node 15 and inform that in the number there are no free zones and code to Coordinate X has no place to power it. To write a new number to block 3, a reset read signal, delayed by a delay element 27, goes to block 3 as a signal, writes and polls the third rewriting nodes of the |: dynat 25j recording the newly formed number by the same address, since the signal is reset reading through the logical element OR 22 and through the first node of the rewriting of coordinates 23 is rewritten into the memory block as an address, the S coordinate code of the same point of the register 21. The introduction of the frame generation unit, | images allowed to drastically reduce of the operations spent on image formation, which made it possible to increase; device performance by 35% -4% by: (compared with the known. Claim 1, Device for displaying information;) containing Connected to a switching unit connected to a memory unit and a computing unit, characterized in that, in order to increase the speed of the device, it comprises an image frame generation unit connected to a computing unit, a switching unit and a memory unit. 2. The device according to claim 1, which is 25 so that the block forming the image and contains the input register U, connected through the first coordinate overwriting node to the logical element OR, connected to the elec -, to the delay unit and to serially connected logical nodes, input coordinate X, connected via second coordinate rewriting nodes connected to logical nodes, to coordinate registers X, and third coordinate overwriting nodes; each of which is connected to the corresponding coordinate register X, a logical node, and to the element zerderm. 3, The device according to claim 2, which is based on the fact that each logical hub is made in the form of successively connected decoder, first and second logic elements And an inverter, connected to the output of the decoder. Sources of information taken into consideration during the examination: 1. US patent number 35552О, cl. 34O. 172.5, 12.01.71. 2.Патент США № 3774161, кл. 340172 ,5, 2О.11.73 (прототип).2. US patent number 3774161, cl. 340172, 5, 2.11.11.73 (prototype).
SU2110924A 1975-03-06 1975-03-06 Device for displaying information SU543960A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2110924A SU543960A1 (en) 1975-03-06 1975-03-06 Device for displaying information

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2110924A SU543960A1 (en) 1975-03-06 1975-03-06 Device for displaying information

Publications (1)

Publication Number Publication Date
SU543960A1 true SU543960A1 (en) 1977-01-25

Family

ID=20611943

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2110924A SU543960A1 (en) 1975-03-06 1975-03-06 Device for displaying information

Country Status (1)

Country Link
SU (1) SU543960A1 (en)

Similar Documents

Publication Publication Date Title
SU543960A1 (en) Device for displaying information
JPS5815749B2 (en) digital electronic clock
SU739583A1 (en) Data display device
SU1462408A1 (en) Device for displaying information on television indicator screen
GB1311203A (en) Memory device
SU1265782A1 (en) Information input-output device
SU930355A1 (en) Graphic information output device
SU1585830A1 (en) Device for presentation of information on screen of television indicator
RU1772806C (en) Image processor
SU670958A2 (en) Telemetry information processing device
SU1589288A1 (en) Device for executing logic operations
SU868825A1 (en) Device for displaying graphtic information on crt screen
SU970438A1 (en) Data display device
SU1098030A1 (en) Device for displaying graphic information on television receiver screen
SU1488873A1 (en) Device for displaying information on the screen of tv indicator
SU849254A1 (en) Information registering device
SU942158A1 (en) Device for testing storage units
SU1478246A1 (en) Cathode-ray tube data display
SU1300544A1 (en) Device for displaying information on screen of cathode-ray tube (crt)
SU515154A1 (en) Buffer storage device
SU1431033A1 (en) Code to time interval converter
SU1374272A1 (en) Apparatus for displaying graphic information on television display
SU1287237A1 (en) Buffer storage
SU1095225A1 (en) Device for displaying information
SU1380757A1 (en) Apparatus for conducting videogames