SU510794A1 - Устройство передачи данных - Google Patents

Устройство передачи данных

Info

Publication number
SU510794A1
SU510794A1 SU1896772A SU1896772A SU510794A1 SU 510794 A1 SU510794 A1 SU 510794A1 SU 1896772 A SU1896772 A SU 1896772A SU 1896772 A SU1896772 A SU 1896772A SU 510794 A1 SU510794 A1 SU 510794A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
circuit
input
trigger
inputs
Prior art date
Application number
SU1896772A
Other languages
English (en)
Inventor
Эдуард Алексеевич Сукачев
Original Assignee
Одесский Электротехнический Институт Связи Имени А.С.Попова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Одесский Электротехнический Институт Связи Имени А.С.Попова filed Critical Одесский Электротехнический Институт Связи Имени А.С.Попова
Priority to SU1896772A priority Critical patent/SU510794A1/ru
Application granted granted Critical
Publication of SU510794A1 publication Critical patent/SU510794A1/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Description

говой схемы 5, а другой вход соединен одновременно с выходом схемы И 17 и другим входом выходной схемы ИЛИ 11. Выходы инвертора 6 и пороговой схемы 5 через схему ИЛИ 7 подключены к одному входу схемы 13 запрета , другой вход которой подключен к выходу тактового генератора 12, а выход св зан с однимн входами схем И 16 и 17. Ири этом другой вход схемы И 16 подключен к одному выходу триггера 18, а другой вход схемы И 17 - к другому выходу триггера.
Двоичный и многоуровневый сигналы показаны на фиг. 2,0 и б, соответственно.
Устройство работает следующи.м образом.
С выхода стробиру1он.1,его блока 4 нриемника двухпол рные импульсы разных уровней (см. фиг. 2,в) ностуиают на пороговую схещ 5.
Оба положительных уровн  соответствуют передаче «1. Иосле инвертора 6 отрицательные импульсы поступают на выходную схему ИЛИ 10 (см. фиг. 2,г). Наличие инвертора 6 позвол ет оперировать в приемнике с импульсами одной (отрипательпой) пол рности, что упрощает схему.
Оба отрицательных уровн  соответствуют передаче «О, поэтому с выхода пороговой схемы 5 отрицательные и.мнульсы поступают непосредственно на выходную схему ИЛИ 11 (см. фиг. 2,(3).
Нулевой уровень в принимае.мом сигнале соответствует передаче «1 или «О в зависимости от того, какой символ передавалс  перед этим. Ноэтому дл  правильного декодировани  нулевого уровн  требуетс  устройство запоминани  знака нредыдущего имнульса, в качестве которого и иснользуетс  триггер 18 с раздельным запуском, управл емый через схемы ИЛИ 8 и 9.
При отсутствии импульсов па двух выходах пороговой схемы 5, что бывает при приеме нулевого уровн , на схему 13 запрета не подаетс  запрегцаюгций импульс и па схемы И 16 и 17 иостунает импульс от тактового генератора 12 (см. фиг. 2,1).
Триггер 18 помнит знак предыдущего импульса , что про вл етс  В виде отрицательиого потенциала, который подаетс  на- одну из схем И 16 или 17 и способствует прохождению импульса от генератора 12 на выход нриемника. Если нулевому уровню предщеетвовал отрицательный, то работает схема И 16,
импульс от генератора 12 поступает на выходную схему ИЛИ 10 и приемник фиксирует ирием «1 (см. фиг. 2, ж, з). Этот же имиульс подаетс  через схему ИЛИ 8 и лииию 14 задержки на триггер 18 дл  изменени  его состо ни , что эквивалентно заноминанию положительного знака. При этом к работе подготавливаетс  схема И 17.
Аналогично декодируетс  нулевой уровень при передаче «О (см. фиг. 2,и, к).
Таким образом, ири любом сочетании «1 и «О на передаче приемник безошибочно декодирует принимаемый многоуровневый сигнал, преобразу  его енова в двоичную форму (см. фиг. 2, л, м).

Claims (1)

  1. Формула изобретени 
    Устройство дл  передачи данных, содержащее последовательно еоединенные источник двоичных сигналов, формирующий фильтр, канал св зи, стробирующий блок с генератором тактовых импульсов и пороговую схем, один выход которой через иивертор нодключен к одному из входов первой выходной схе .мы ИЛИ, а другой выход подключен неносредственно к одному из входов второй выходной схемы ИЛИ, о т л и ч а ю щ е е с   тем. что, с целью уменьшени  межсимвольных искажений и упрощени  схемы устройства, на прие.мном конце введен узел запоминани  знака импульсов, имеющий триггер, одип вход которого соедипен через линию задержки с выходом схемы «ИЛИ, один вход которой св зан с выходом инвертора, а другой вход соединен е выходом первой схемы И и другим входом первой выходной схемы ИЛИ, при этом другой вход триггера соединеи через линию задержки с выходом схемы ИЛИ, один вход которой подключен к выходу пороговой схемы, а другой вход соединен одновременно с выходом второй схемы И и другим входом второй выходной схемы ИЛИ, причем выходы инвертора и пороговой схемы через схе.му ИЛИ подключены к одному входу схемы запрета , другой вход которой подключен к выходу тактового генератора, а выход св зан с одними входами схем И, ири этом другой вход первой схемы И подключеп к одному выходу триггера, а другой вход второй схемы И - к другому выходу триггера.
    г
    r-1 ,.;
    100 101
    110111I I , I I l.i
    I I
    ЛЛ
SU1896772A 1973-03-23 1973-03-23 Устройство передачи данных SU510794A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1896772A SU510794A1 (ru) 1973-03-23 1973-03-23 Устройство передачи данных

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1896772A SU510794A1 (ru) 1973-03-23 1973-03-23 Устройство передачи данных

Publications (1)

Publication Number Publication Date
SU510794A1 true SU510794A1 (ru) 1976-04-15

Family

ID=20546397

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1896772A SU510794A1 (ru) 1973-03-23 1973-03-23 Устройство передачи данных

Country Status (1)

Country Link
SU (1) SU510794A1 (ru)

Similar Documents

Publication Publication Date Title
US3986053A (en) Regenerator for pulse code modulation systems
SU510794A1 (ru) Устройство передачи данных
SU558658A3 (ru) Устройство дл передачи цифровой информации
US3609662A (en) Serial pulse digital transmission system
SU1062757A1 (ru) Устройство дл передачи и контрол сигналов
SU385401A1 (ru) Приемное стартстопное устройство
SU853819A1 (ru) Устройство дл приема многопозиционныхСлОжНыХ СигНАлОВ
SU690646A1 (ru) Устройство дл передачи и приема дискретной информации
SU1439611A1 (ru) Устройство дл сопр жени ЭВМ с абонентом по телеграфному каналу св зи
SU1176360A1 (ru) Устройство дл передачи и приема информации
SU1021010A1 (ru) Устройство дл передачи цифровой информации
SU580656A1 (ru) Устройство дл блокировани выхода телеграфного приемника при наличии помех в канале св зи
SU1762307A1 (ru) Устройство дл передачи информации
SU1336072A1 (ru) Устройство дл передачи дискретной информации
SU944143A2 (ru) Устройство дл передачи телеграмм
SU462290A1 (ru) Импульсна система передачи синхронных двоичных сигналов
GB1131150A (en) Communication system
SU467466A1 (ru) Шифратор команд
SU843285A1 (ru) Устройство дл передачи и приемацифРОВОй иНфОРМАции
SU1660193A1 (ru) Устройство блочной синхронизации
SU491220A1 (ru) Устройство дл выделени рекуррентного синхросигнала
SU437203A1 (ru) Формирователь импульсов
SU1180873A1 (ru) Устройство дл сопр жени диспле с ЭВМ
SU1381566A2 (ru) Устройство дл приема и обработки шумоподобных сигналов
SU627504A1 (ru) Устройство дл приема информации