SU385401A1 - Приемное стартстопное устройство - Google Patents

Приемное стартстопное устройство

Info

Publication number
SU385401A1
SU385401A1 SU1657435A SU1657435A SU385401A1 SU 385401 A1 SU385401 A1 SU 385401A1 SU 1657435 A SU1657435 A SU 1657435A SU 1657435 A SU1657435 A SU 1657435A SU 385401 A1 SU385401 A1 SU 385401A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
unit
control unit
circuit
outputs
Prior art date
Application number
SU1657435A
Other languages
English (en)
Inventor
А. И. Захаров А. С. Замрий
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1657435A priority Critical patent/SU385401A1/ru
Application granted granted Critical
Publication of SU385401A1 publication Critical patent/SU385401A1/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Description

1
Изобретение относитс  к технике св зи. Устройство может быть использовано в телеграфной аппаратуре и аппаратуре передачи данных.
Известны приемные стартстопные устройства , содержащие входной блок, блок выделени  перепадов амплитуды импульсов и блок управлени  с генератором тактовых импульсов , причем выходы блока управлени  подключены к пусковому входу и ко входу установлени  исходного состо ни  стартстопного распределител , выходы которого соответственно через схемы «И с общим входом подключены к наборному блоку. Выход последнего через декодирующий блок подключен к блоку печати. Кроме того, один из выходов стартстопного распределител  подключен ко второму входу блока управлени .
Цель изобретени  - повысить помехозащищенность и эффективность использовани  каналов св зи. Достигаетс  она тем, что в предлагаемое устройство введены два регистра сдвига, выходы соответствующих разр дов каждого из которых через последовательно соединенные схему «ИЛИ, дополнительную схему «И и общую схему «ИЛИ подключены к общему входу схем «И, причем ко входу установлени  исходного состо ни  каждого регистра сдвига и ко второму входу соответствующей дополнительной схемы «И подключен один из дополнительных выходов блока управлени , а к управл ющим входам регистров сдвига через третью дополнительную схему «И подключены входной блок и генератор тактовых импульсов блока управлени .
На фиг. 1 приведена функциональна  схема предполагаемого устройства; на фиг. 2 - временные диаграммы, по сн ющие его работу .
Устройство содержит входной блок 1, блок 2 выделени  перепадов амплитуды импульсов, блок управлени  3 с генератором тактовых импульсов 4, регистры сдвига 5 и 6, стартстопный распределитель 7, дополнительные схемы «И 8-10, схемы «ИЛИ 11-13, схемы «И 14-18, наборный блок 19, декодирующий блок 20 и блок печати 21.
Входной блок / через блок выделени  перепадов 2 соединен со входом блока управлени  3. Один из выходов блока /, кроме того , соединен со входом дополнительной схемы «И 8, через которую последовательность тактовых импульсов генератора 4 поступает на управл ющие входы регистров сдвига 5 и 6.
Блок управлени  3 соединен соответственно с пусковым входом и со входом установлени  исходного состо ни  стартстопного распределител  7, а также со входом установлени  исходного состо ни  и регистра 5 или 6, причем вход установлени  исходного состо ни  каждого из регистров 5 и & соединен с одним из входов дополнительной схемы «И 9 или 10, ко вторым входам которых соответственно через схему «ИЛИ // или 12 подключены разр ды (с k/2 до последнего) регистра сдВИга 5 или 6. 13ыходы дополнительных схем «И 9 и 10 через схему «ИЛИ 13 поданы на общий вход схем «И 14-18, через которые, в свою очередь, разр ды стартстоиного распределител  7 соединены с наборным блоком 19, причем выход п того разр да стартстопного распределител  дополнительно соединен со вторым входом блока управлени  5. Наборный блок 19 через декодирующий блок 20 подключен к блоку печати 21.
После усилени  и ограничени  входным блоком / сигналов из канала св зи (фиг. 2, а) выдел ет перепады амплитуды импульсов (фиг. 2, б).
Перед началом очередного пикла приема все разр ды стартстопного распределител  7 и регистров 5 и 5 наход тс  в исходном состо нии («нуль).
Если из канала св зи поступает перепад, сигнал с блока выделени  перепадов 2 (фиг. 2, б) запускает регистр сдвига 5 и блок управлени  3.
Если за врем  (0,5-1/й) о по вл етс  второй перепад, соответствующий ложному запуску , он приводит в исходное состо ние блок управлени  5 и регистр сдвига 5.
Если за это врем  перепад не по вл етс , с блока управлени  5 запускаетс  на один цикл стартстопный распределитель 7 (фиг. 2, б). Каждый сигнал с блока управлени  продвигает единицу по стартстопному распределителю (фиг. 2, г-и). Кроме того, блок управлени  управл ет регистром сдвига 5 и дополнительной схемой «И 9 (фиг. 2, к), а также регистром сдвига 6 и дополнительной схемой «И 10 (фиг. 2, л), причем сигналы, поступающие на входы установлени  исходного состо ни  регистров сдвига 5 и 5, приход т через 2 0 и сдвинуты относительно друг друга на о. Регистрами сдвига 5 т 6 управл ют сигналы с выхода схемы «И 8 (фиг. 2, м, н), поступающие с частотой при по влении одной из пол рностей сигнала с выхода блока 1 (положительной или отрицательной ).
Таким образом, через врем  2 to каждый регистр опрашиваетс  и одновременно приводитс  в исходное состо ние. Если за это врем  не было перепадов, единица проходит все разр ды регистров 5 к 6 или остаетс  в первом разр де. В этом случае к приходу сигнала с блока управлени  3 на выходе дополнительной схемы «И 9 (или 10) сигнал не по вл етс , т. е. регистрируетс  «нуль. Если же за врем  2 /о был перепад, единица продвигаетс  по регистрам 5 и 5 в k-й разр д, и с приходом сигнала с блока управлени  3 на выходе дополнительной схемы «И 9 (или 10)
по вл етс  сигнал, т. е. регистрирз етс  «единица (фиг. 2, п, о).
Зарегистрированные сигналы через схему «ИЛИ 13 и схемы «И 14-18 в соответствии с выходными сигналами (фиг. 2, г-и) стартстопного распределител  7 поступают на соответствующие элементы пам ти наборного блока 19, и после приема всех п ти импульсов (фиг. 2, р) происходит декодирование и печатаетс  знак.
Сигнал с п того стартстопного распределител  поступает на вход управлени  3 и в момент , соответствующий середине п того информационного импульса, устанавливает все элементы в исходное состо ние.
Итак, предлагаемое приемное стартстопное устройство обеспечивает запуск приемного устройства дл  приема одной кодовой комбинации перепадом, защиту от ложного запуска при длительности помех менее 0,5 о и регистрацию символов, передаваемых перепадами или его отсутствием. При этом правильна  регистраци  символов происходит в том случае, если краевые искажени  или длительность дроблений, по вл ющихс  за счет помех в канале, не превышает 0,5 о. при условии , что первый перепад принимаетс  без смещени . Таким образом, помехоустойчивость предлагаемого устройства существенно выще помехоустойчивости известных.
Предмет изобретени 
Приемное стартстопное устройство, содержащее последовательно соединенные входной блок, блок выделени  перепадов амплитуды импульсов и блок управлени  с генератором тактовых импульсов, причем выходы блока управлени  подключены к пусковому входу и ко входу установлени  исходного состо ни  стартстопного распределител , выходы которого соответственно через схемы «И с общим входом подключены к наборному блоку, выход последнего через декодирующий блок подключен к блоку печати, кроме того, один из выходов стартстопного распределител  подключен ко второму входу блока управлени , отличающеес  тем, что, с целью повышени  помехоустойчивости и эффективности использовани  каналов св зи, введены два регистра сдвига, выходы соответствующих разр дов каждого из которых через последовательно соединенные схему «ИЛИ, дополнительную схему «И и общую схему «ИЛИ подключены к общему входу схем «И, причем ко входу установлени  исходного состо ни  каждого регистра сдвига и ко второму входу соответствующей дополнительной схемы «И подключен один из дополнительных выходов блока управлени , а к управл ющим входам регистров сдвига через третью дополнительную схему «И подключены входной блок и генератор тактовых импульсов блока управлени .
l.
E
Т
Вход
SU1657435A 1971-05-19 1971-05-19 Приемное стартстопное устройство SU385401A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1657435A SU385401A1 (ru) 1971-05-19 1971-05-19 Приемное стартстопное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1657435A SU385401A1 (ru) 1971-05-19 1971-05-19 Приемное стартстопное устройство

Publications (1)

Publication Number Publication Date
SU385401A1 true SU385401A1 (ru) 1973-05-29

Family

ID=20475463

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1657435A SU385401A1 (ru) 1971-05-19 1971-05-19 Приемное стартстопное устройство

Country Status (1)

Country Link
SU (1) SU385401A1 (ru)

Similar Documents

Publication Publication Date Title
GB1163981A (en) Improvements in or relating to Time Division Communication Systems
SU385401A1 (ru) Приемное стартстопное устройство
SU558658A3 (ru) Устройство дл передачи цифровой информации
US3396382A (en) Teletype converter system
SU642854A1 (ru) Устройство приема дискретной информации
SU510794A1 (ru) Устройство передачи данных
SU1176360A1 (ru) Устройство дл передачи и приема информации
SU1135013A1 (ru) Стартстопный передатчик
SU427466A1 (ru) Декодирующий накопитель
SU604181A1 (ru) Устройство дл одновременной передачи аналогового сигнала методом дельтамодул ции и двоичного сигнала низкоскоростной дискретной информации
SU465748A1 (ru) Способ фазировани при передаче информации циклическим кодом
SU319100A1 (ru) Устройство для приема дискретной информации
SU428568A1 (ru) Устройство для приема дискретной информации
SU1176454A1 (ru) Кодирующее устройство
SU563731A1 (ru) Многоканальное устройство дл передачи и приема двоичной информации
SU1297244A1 (ru) Устройство синхронизации
SU544161A1 (ru) Устройство фазировани аппаратуры передачи информации циклическим кодом
GB1131150A (en) Communication system
SU455503A1 (ru) Устройство цикловой синхронизации
SU590860A1 (ru) Устройство синхронизации псевдошумовых сигналов
SU523532A1 (ru) Устройство дл формировани кода морзе
SU467466A1 (ru) Шифратор команд
SU1555864A1 (ru) Устройство дл приема кодированных сигналов
SU1481899A1 (ru) Кодирующее устройство
SU1140145A1 (ru) Устройство дл приема информации