SU1062757A1 - Устройство дл передачи и контрол сигналов - Google Patents
Устройство дл передачи и контрол сигналов Download PDFInfo
- Publication number
- SU1062757A1 SU1062757A1 SU823477902A SU3477902A SU1062757A1 SU 1062757 A1 SU1062757 A1 SU 1062757A1 SU 823477902 A SU823477902 A SU 823477902A SU 3477902 A SU3477902 A SU 3477902A SU 1062757 A1 SU1062757 A1 SU 1062757A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- inverting amplifier
- inverter
- elements
- Prior art date
Links
Abstract
УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ ; И КОНТРОЛЯ СИГНАЛОВ, содержащее на передаю1дей стороне первый инвертирующий усилитель, выход которого подключен к первому каналу св зи на приемной стороне, статический- триггер , выход которого подключен к первому выходу устройства, о т л и (чающеес «тем, что, с целью по;вышени точйости контрол , в него вве-, дены на передающей стороне элементы И, второй инвертирующий усилитель, инвертор , вход которого объединен с первым входом первого элемента И. и подключен к первому входу устройства , выход инвертора подключен к i первому входу второго элемента И, выход которого подключен через второй инвертирующий усилитель к второму каналу св зи, второй вход первого и второго элементов И подключены к второму входу устройства, выход первого элемента И подключен к входу первого инвертирующего усилител , на приемной стороне введены элементы 2И-НЕ, инверторы, формирователь импульсов и неинвертирующие усилители, входы которых .соответственно подключены к первому и второму каналам св зи, выход первого неинвертирующего усилител подключен непосредственно к первому входу первого элемента 2И-НЕ и через первый инвертор - к первому входу второго элемента 2И-НЕ, выход второго (Л неинвертирующего усилител подключен непосредственно к второму входу второго элемента 2И-НЕ и через второй инвертор - к второму входу первого элемента 2И-НЕ, выходы первого и второго элементов 2И-НЕ подключены соответственно к первым и вторым входам формировател импульсов и статического триггера, выход формировател подключен к второму выходу устройства.
Description
Изобретение .относитс к технике св зи, в частности к организации передачи информации между устройством управлени и исполнительным .органом.
Известны устройс.тва передачи информации , содержащие в приемной части оптрон, инвертирующий усилитель , симметрирующие НС-цепи и расширитель импульсов, при этом светодиод оптрона соединен через резисторы с проводами линии св зи, а через конденсаторы - с общей шиной, выводы фотодиода оптрона подключены к входу инвертирующего усилител , выход которого соединен с первым входом расширител импульсов, второ вход и выход расширител импульсов соединены соответственно с источником разрешающих импульсов и выходом устройства 1 .
Однако в данном устройстве исключена возможность передачи последовательной информации, что приводит к увеличению объема оборудовани дл организации передачи параллельной информации, низкое быстродействие .
Известна лини св зи цифровой аппаратуры, содержаща передающее устройство, в состав которого вход инвертирующий и неинвертирующий усилители, и приемное устройство, в состав которого входит инвертирующий усилитель и схема совпадени , при этом выход инвертирующего усилител передающего устройства св зан одной линией с входом инвертирующего усилител йриемного устройства, а выход неинвертирующего усилител передающего устройства св зан другой линией с одним из входов схемы совпадени приемного устройства, другой вход которого св зан с выходом инвертирующего усилител приемного устройства, кроме того в приемное устройство дополнительно введены второй инвертирующий усилитель втора схема совпадени и статический триггер, имеющий раздельные входы установки О и 1, причем вход установки 1 триггера подключен к выходу основной схемы совпадени приемного устройства, а вход установки О - к выходу дополнителной схемы совпадени приемного устройства , один из входов дополнительной схемы совпадени приемного устройства св зан с выходом инвертирующего усилител передающего устройства , а другой вход - с выходом дополнительного инвертирующего усилител приемного устройства, вход дополнительного инвертирующего усилител приемного устройства св зан с выходом неинвертирующего усилител передающего устройства .
Недостатком известной линии св зи вл етс ограниченные функциональные возможности, исключающие возможность определить, передаетс ли информаци в данный момент времени или нет, так как лини св зи имеет два устойчивых состо ни : уровень
на одной линии и урологической
вень логического О на другой и наоборот, что соответствует наличию
информации и ее отсутствию.
Цель изобретени - повышение точности контрол передаваемой информации .
Поставленна цель достигаетс
тем, что в устройство, содержащее на передающей стороне первый инвертирующий усилитель, выход которого подключен к первому каналу св зи, на приемной стороне статический триггер , выход которого подключен к
первому выходу устройства, введены на передающей стороне элементы И, второй инвертирующий усилитель, инвертор , вход которого объединен с
первым входом первого элемента И и подключен к первому входу устройства , выход инвертора подключен к первому входу второго элемента И, выход которого подключен через второй инвертирующий усилитель к второму каналу св зи, второй вход первого и второго элемента И подключены к второму входу устройства, выход первого элемента И подключен к .входу первого инвертирующего уси5 лител , на приемной стороне введены элементы 2И-НЕ, инверторы, формирователь импульсов и неинвертирующие усилители, входы которых соответственно подключены к первому и вто0 рому каналу св зи, выход первого
неинвертирующего усилител подключен непосредственно к первому входу первого элемента 2И-НЕ и через первый инвертор - к первому входу второго
элемента 2И-НЕ, выход второго неинвертирукадего усилител подключен непосредственно к второму входу второго элемента 2И-НЕ и через второй инвертор к второму входу первого элемента 2И-НЕ, выходы первого и второго элементов 2И-НЕ подключены соответственно к первым и вторым входам формировател импульсов и статического триггера, выход формировател подключен к второму выходу
5 устройства.
На чертеже приведен,а функциональна схема предлагаемого устройства дл передачи и контрол сигналов. Устройство содержит на передаю0 щей стороне 1 инвертирующие усилй- тели 2 и 3, элементы И 4 и 5, инвертор 6, каналы 7 и 8 св зи на приемной стороне 9, неинвертирующие усилители 10 и 11, инверторы 12 и 13,
5 элементы 2И-НЕ 14 и 15, статический триггер 16 и формирователь 17 импульсов . Усилители, служгицие дл усилени передаваемых и принимаемых сигналов могут быть построены на транзистоpax , логических элементах, резисторах , конденсаторах и диодах. Формирователь 17 импульсов служит дл формировани тактовых импульсов из поступающего парафазного кода и построен, например, на логических элементах, резисторах, конде саторах. Длительность формируемых импульсов должна быть больше длител ности информации, но меньше периода их следовани . Устройство работает следующий . образом. При отсутствии информации на пер вом входе устройства уровень логического О, .на втором входе, соеди ненном с объединенными входами двух элементов И 4,5 - уровень логического О, на входах усилителей 2 и 3 - уровень логического О, с вы дов усилителей 2 и 3 уровень логической 1 поступает соответственно на каналы 7 и 8. Таким образом, достигаетс третье устойчивое состо ние - при отсутствии информации на двух каналах 7 и 8 уровень логической 1. При наличии информации на первом входе передающего устройства на вто ром вырабатываетс тактовый импульс уровнем логической 1, соответству ющий одному биту передаваемой информации , при этом тактовый импульс вл етс тактирующим дл информации и количество тактовых импульсов соответствует количеству битов информации . При наличии на первом входе устройства бита информации уровн логического О, с выхода с инвертора б на один вход элемента И 4 поступает уровень логической 1, на один вход элемента И 5 поступает уровень логического О, на другие входы элементов И 4 и 5 по второму входу поступает импульс уровнем логической 1, при этом с выхода элемента И 4 на вход усилител 2 поступает импульс уровнем логической 1, с выхода элемента И 5 на вход усилител 3 поступает уровень логического О, с выхода усилител 2 по каналу 7 на вход неинвертирую щего усилител 10 поступает импульс уровнем логического О, а с выхода усилител 3 по каналу 8 на вход неинвертирующего усилител 11 посту пает уровень логической 1. С выхо да неинвертирующего усилител 10 , импульс уровнем логического О по ,Ступает на вход инвертора 12 и на один вход элемента 2И-НЕ 14,,с выхо да неинвертирующего усилител 11 уровень логической 1 поступает на вход инвертора 13 и на один вход элемента 2И-НЕ 15, при этом с выхода инвертора 12 импульс уровнем логической 1 поступает на другой вход элемента 2И-НЕ 15, а с выхода инвертора 13 уровень логического О поступает на другой вход элемента 2И-НЕ 14, с выхода элемента 2И-НЕ 14, уровень логической 1 поступает на один вход формировател 17 и на вход установки 1 статического триггера 16, на второй вход формировател 17 и на вход установки нул статического триггера 16 с выхода элемента 2И-НЕ 15 поступает импульс уровнем логического О, в результате чего статический триггер 16 находитс в состо нии О и с его выхода снимаетс уровень логического О, на выходе формирЪвател 17 имеем тактовый импульс. Во врем действи помех каналы 7 и 8 имеют одинаковые логические уровни г либо О, либо 1, на оба входа статического триггера 16 поступают уровни логической 1, состо ние его не измен етс , т.е. на выходе поддерживаетс уровень лоРабота формировател гического 17 при наличии помех также не нарушаетс . При наличии на первом входе устройства бита информации уровнем логической 1, с выхода инвертора 6 на один вход элемента И 4 поступает уровень логического О, на один вход элемента И 5 поступает уровень . логической на другие входы элементов И 4 и 5 по второму входу поступает импульс уровнем логической 1, при этом с выхода элемента И 4 на вход усилител 2 поступает уровень логического О, с выхода элемента И 5 на вход усилител 3 поступает импульс уровнем логической 1, с выхода усилител 2 по каналу 7 на вход неинвертирующего усилител 10 поступает уровень логической 1, а с выхода усилител 3 по каналу 8 на вход неинвертирующего усилител 11 поступает импульс уровнем логического О. С выхода неинвертирующего усилител 10 уровень логической 1 поступает на вход инвертора 12 и на один вход элемента 2И-НЕ 14, с выхода неинвертирующего усилител 11 импульс уровнем логического О поступает на вход инвертора 13 и на один вход элемента 2И-НЕ 15, при этом с выхода инвертора 12 уровень логического О поступает на другой вход элемента 2И-НЕ 15, а с выхода инвертора 13 импульс уровнем огической 1 поступает на другой
ТЯод элемента 2И-НЕ 14, с выхода элемента 2И-НБ 14 импульс уровнем логического О поступает на первый вход установки 1 статического триггера 16 и на первый вход формировател 17, на второй вход формиро вател 17 и на вход установки нул статического триггера 16 с выхода элемента 2И-НБ 15 поступает импульс уровнем логической 1, в результате чего статический триггер 16 находитс в состо нии 1 и с его выхода снимаетс уровень логической 1. Во врем действи помех каналы 7 и 8 имеют уровень логического О либо 1.
Следовательно, как и в предыдущем случае, на оба входа статического
триггера 16 поступают уровни логической 1 и состо ние его не измен етс , т.е. на выходе поддерживаетс уровень логической 1, а на .выходе формировател 17 имеем,тактовый импульс.
Таким образом, на выходе статического триггера 16 получена пере- данна в последовательном койе информаци , а на выходе формировател 17 получены тактовые импульсы, которые могут использоватьс дл обра ботки принимаемой информации.
По сравнению с известным предлагаемое устройство, благодар введению формировател 17, элементов И 4 и 5 и инвертора б обеспечивает точность контрол информации.
Claims (1)
154) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ И КОНТРОЛЯ СИГНАЛОВ, содержащее на передающей стороне первый инвертирующий усилитель, выход которого ключей к первому каналу связи приемной стороне, статический· гер, выход которого подключен первому выходу устройства, о (ч а ю щ е е с я «тем, что, с целью по• вышенйя точйости контроля, в него вве-, дены на передающей стороне элементы И, второй инвертирующий усилитель, инвертор, вход которого объединен с первым входом первого элемента И. и подключен к первому входу устройства, выход инвертора подключен к j первому входу второго элемента И, полна тригк т л и- выход которого подключен через второй инвертирующий усилитель к второму каналу связи, второй вход первого и второго элементов И подключены к второму входу устройства, выход первого элемента И подключен к входу первого инвертирующего усилителя, на приемной стороне введены элементы 2И-НЕ, инверторы, формирователь импульсов и неинвертирующие усилители, входы которых соответственно подключены к первому и второму каналам связи, выход первого неинвертирующего усилителя подключен непосредственно к первому входу первого элемента 2И-НЕ и через' первый инвертор -' к первому входу второго элемента 2И-НЕ, выход второго неинвертирующего усилителя подключен непосредственно к второму входу второго элемента 2И-НЕ и через второй инвертор - к второму входу первого элемента 2И-НЕ, выходы первого и второго элементов 2И-НЕ подключены соответственно к первым и вторым входам формирователя импульсов и статического триггера, выход формирователя подключен к второму выходу устройства.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823477902A SU1062757A1 (ru) | 1982-08-05 | 1982-08-05 | Устройство дл передачи и контрол сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823477902A SU1062757A1 (ru) | 1982-08-05 | 1982-08-05 | Устройство дл передачи и контрол сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1062757A1 true SU1062757A1 (ru) | 1983-12-23 |
Family
ID=21024842
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823477902A SU1062757A1 (ru) | 1982-08-05 | 1982-08-05 | Устройство дл передачи и контрол сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1062757A1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2524206C2 (ru) * | 2010-01-29 | 2014-07-27 | Гира Гирзипен Гмбх Унд Ко. Кг | Передающий каскад в шинном узле шинной сети для выработки соответствующего передаваемому сигналу битового сигнала и способ выработки битового сигнала из передаваемого сигнала |
-
1982
- 1982-08-05 SU SU823477902A patent/SU1062757A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Авторское свидетельство СССР № 768016, кл. Н 04 Q 3/48, 1979. 2. Авторское свидетельство СССР I 499683, кл. Н 04 L 1/06, 1973 (прототип). * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2524206C2 (ru) * | 2010-01-29 | 2014-07-27 | Гира Гирзипен Гмбх Унд Ко. Кг | Передающий каскад в шинном узле шинной сети для выработки соответствующего передаваемому сигналу битового сигнала и способ выработки битового сигнала из передаваемого сигнала |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR940002717A (ko) | 직렬 인터페이스 모듈 및 방법 | |
US5132987A (en) | Bidirectional communication line buffer apparatus | |
SU1062757A1 (ru) | Устройство дл передачи и контрол сигналов | |
US4509164A (en) | Microprocessor based digital to digital converting dataset | |
US4333176A (en) | Data extraction means for use in a data transmission system | |
US4229623A (en) | Receiving means for use in a high speed, low noise digital data communication system | |
SU690646A1 (ru) | Устройство дл передачи и приема дискретной информации | |
SU1275417A1 (ru) | Устройство сопр жени с магистралью последовательного интерфейса | |
SU1325545A1 (ru) | Устройство дл приема и передачи информации | |
SU1372347A1 (ru) | Устройство дл приема и передачи информации | |
SU663123A1 (ru) | Приемник дискретной информации | |
SU1439611A1 (ru) | Устройство дл сопр жени ЭВМ с абонентом по телеграфному каналу св зи | |
SU1005285A2 (ru) | Устройство дл умножени частоты следовани периодических импульсов | |
SU1065866A1 (ru) | Устройство дл передачи и приема цифровой информации | |
SU1425821A1 (ru) | Устройство дл передачи сигналов | |
SU843268A1 (ru) | Приемопередатчик двоичных сигналов | |
SU1442997A1 (ru) | Устройство дл сопр жени ЭВМ с абонентом по последовательному каналу св зи | |
SU1001074A1 (ru) | Устройство сопр жени | |
SU1062884A1 (ru) | Устройство дл передачи и приема цифровой информации | |
SU510794A1 (ru) | Устройство передачи данных | |
SU944143A2 (ru) | Устройство дл передачи телеграмм | |
SU1591194A1 (ru) | Устройство для передачи и приема .данных | |
SU843285A1 (ru) | Устройство дл передачи и приемацифРОВОй иНфОРМАции | |
SU1690205A1 (ru) | Оптоволоконна система передачи информации | |
SU1424132A2 (ru) | Устройство дл передачи и приема псевдослучайных сигналов |