SU510710A1 - Tunable pulse phase multistable logic unit - Google Patents

Tunable pulse phase multistable logic unit

Info

Publication number
SU510710A1
SU510710A1 SU2037120A SU2037120A SU510710A1 SU 510710 A1 SU510710 A1 SU 510710A1 SU 2037120 A SU2037120 A SU 2037120A SU 2037120 A SU2037120 A SU 2037120A SU 510710 A1 SU510710 A1 SU 510710A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
logic unit
outputs
elements
pulse phase
Prior art date
Application number
SU2037120A
Other languages
Russian (ru)
Inventor
Виктор Прокофьевич Волкогон
Виктор Иванович Корнейчук
Владимир Петрович Тарасенко
Александр Кириллович Тесленко
Original Assignee
Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции filed Critical Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции
Priority to SU2037120A priority Critical patent/SU510710A1/en
Application granted granted Critical
Publication of SU510710A1 publication Critical patent/SU510710A1/en

Links

Landscapes

  • Pulse Circuits (AREA)
  • Manipulation Of Pulses (AREA)

Description

блока этот код через элементы «И первой группы 4 записываетс  в суммирующий счетчик 1.block this code through the elements of the "And the first group of 4 is recorded in the summing counter 1.

Далее логический блок работает как фазоимпульсный элемент на р состо ний.Further, the logic unit operates as a phase-pulse element in p states.

Claims (1)

Формула изобретени Invention Formula Перестраиваемый фазоимпульсный миогоустойчивый логический блок, содержащий регистр , груипы элементов «И, суммирующий счетчик, входы которого соединены соответственно с выходами элементов «И первой группы , первые входы которых соединены с выходом суммирующего счетчика и выходом логического блока, отличающийс  тем, что, с целью упрощени  блока, он содержит вычитающий счетчик, первый вход которого соединен с щиной тактовых импульсов, второй вход - с щиной синхронизации, а выходы соединены соответственно с первыми входами второй группы элементов «И, вторые входы которых подключены к щине настройки, а выходы соединены со входами регистра, выходы которого соединены со вторыми входами элементов «И первой группы.A tunable phase-impulse myostable logic block containing a register, AND elements, a summing counter, the inputs of which are connected respectively to the outputs of the AND elements of the first group, the first inputs of which are connected to the output of the summing counter and the output of the logic unit, in order to simplify block, it contains a subtracting counter, the first input of which is connected to a clock pulse width, the second input is connected to a synchronization clock, and the outputs are connected respectively to the first inputs of the second group s elements "And, the second inputs of which are connected to schine settings and the outputs are connected to inputs of the register, the outputs of which are connected to second inputs of elements" and the first group.
SU2037120A 1974-06-18 1974-06-18 Tunable pulse phase multistable logic unit SU510710A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2037120A SU510710A1 (en) 1974-06-18 1974-06-18 Tunable pulse phase multistable logic unit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2037120A SU510710A1 (en) 1974-06-18 1974-06-18 Tunable pulse phase multistable logic unit

Publications (1)

Publication Number Publication Date
SU510710A1 true SU510710A1 (en) 1976-04-15

Family

ID=20588743

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2037120A SU510710A1 (en) 1974-06-18 1974-06-18 Tunable pulse phase multistable logic unit

Country Status (1)

Country Link
SU (1) SU510710A1 (en)

Similar Documents

Publication Publication Date Title
SU510710A1 (en) Tunable pulse phase multistable logic unit
SU488344A1 (en) Reversible distributor
SU621103A1 (en) Counter
SU484626A1 (en) Fluctuation oscillator
SU512580A1 (en) Pulse counter
SU483712A1 (en) Permanent transformer type memory
SU435518A1 (en) A DEVICE FOR CONVERSING AN UNLIMITED SIN-BITTING BINARY CODE TO BINARY V BITTING / C-CALCULATIVE DIFFERENCE CODE
SU523412A1 (en) Correlation counter
SU458096A1 (en) Code converter
SU457996A1 (en) Four Quadrant Divider
SU450155A1 (en) Digital generator
SU411653A1 (en)
SU508924A1 (en) Converter code-time interval
SU851422A1 (en) Device for forming harmonic voltage
SU752786A1 (en) Code to time interval converter
SU847517A1 (en) Repetition rate scaler with 8:1 countdown
SU514289A1 (en) Graphic display device
SU464965A1 (en) The device controls the clock pulses
SU435530A1 (en) POSSIBLE-PERFORMANCE DEVICE
SU483792A1 (en) Pulse distributor
SU506036A1 (en) Angle Code Transducer
SU617846A1 (en) Divider of frequency by six
SU710042A1 (en) Coincidence-type adder
SU552701A1 (en) Ring counter
SU387354A1 (en) MULTI-CHANNEL IMPULSE DISTRIBUTOR