SU458096A1 - Code converter - Google Patents

Code converter

Info

Publication number
SU458096A1
SU458096A1 SU1951056A SU1951056A SU458096A1 SU 458096 A1 SU458096 A1 SU 458096A1 SU 1951056 A SU1951056 A SU 1951056A SU 1951056 A SU1951056 A SU 1951056A SU 458096 A1 SU458096 A1 SU 458096A1
Authority
SU
USSR - Soviet Union
Prior art keywords
signal
input
output
value
code
Prior art date
Application number
SU1951056A
Other languages
Russian (ru)
Inventor
Ромил Алексеевич Ивашев
Original Assignee
Предприятие П/Я Г-4377
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4377 filed Critical Предприятие П/Я Г-4377
Priority to SU1951056A priority Critical patent/SU458096A1/en
Application granted granted Critical
Publication of SU458096A1 publication Critical patent/SU458096A1/en

Links

Landscapes

  • Dc Digital Transmission (AREA)

Description

л етс  сигнал «I, а на инверсном - 5 - сигнал.«О длительностью, равной длительности тактового импульса /о- Поскольку при этом на одном из входов //С-триггера 4 (вход Iz) сигнал имеет значение «О, а на входе К - значение «I, то по заднему фронту тактового импульса, поступающего на синхронизирующий вход Т триггера 4, последний устанавливаетс  в состо ние, соответствующее сигналу «О на выходе Q. Если значение преобразуемого кода не изменитс , то триггер 4 в процессе преобразовани  не изменит своего состо ни . Допустим теперь, что на вход преобразовател  поступает код числа . При по влении импульса переноса сигнал на обоих входах //С-триггера 4 имеет значение «1, а на входе К - значение «О и триггер 4 устанавливаетс  в состо ние, соответствующее сигналу «1 на выходе Q. Когда в процессе счета через интервал времени tx -- в счетчике «1 устанавливаетс  код числа NX, схема сравнени  кодов 3 срабатывает. При этом по заднему фронту тактового импульса триггер 4 устанавливаетс  в состо ние, соответствующее сигналу «О на выходе Q, поскольку на обоих входах //С-триггера 4 при по влении тактового импульса сигнал имеет значение «О, а на входе К - значение «1. В момент по влени  следующего импульса переноса триггер 4 оп ть устанавливаетс  в состо ние, соответствующее сигналу «1 на выходе Q, а через интервал времени, равный -г- , если значение преобразуемого кода не изменилось, снова возвращаетс  в исходное состо ние. Таким образом, на выходе Q триггера 4, т. е. на аналоговом выходе преобразовател , образуетс  периодическа  последовательность импульсов с фиксированным перио™ ЛГ дом следовани , равным и длительностью , пропорциональной числу преобразуемого кода tx -- .Кроме того, выходна  величина преобразовател  может быть охарактеризована коэффициентом заполнени  (величина , обратна  скважности) Т,- N Преобразователь выполн ет функцию известного , но отличаетс  большей экономичностью . Последнее обусловлено тем, что схема сравнени  кодов 3 выполн ет лишь функцию вы влени  равенства кодов и поэтому требует меньшего количества элементов, чем второй счетчик и вентили дл  периодической записи кода известного преобразовател . Предмет изобретени  Преобразователь код-напр жение, содержащий генератор тактовых импульсов, выход которого подключен к входу счетчика и синхронизирующему входу //С-триггера, один из /-входов которого соединен с импульсным выходом переноса счетчика, отличающийс  тем, что, с целью упрощени  преобразовател , в нем выходы счетчика подключены к схеме равнени  кодов, пр мой и инверсный выхоы которой подключены соответственно к Квходу и другому /-входу //«С-триггера.The signal “I, and on the inverse signal - 5 - signal.” “O duration, equal to the duration of the clock pulse / o-” Since in this case one of the inputs // C-flip-flop 4 (input Iz) the signal has the value “O, and the input K is the value "I, then by the falling edge of the clock pulse arriving at the clock input T of the trigger 4, the latter is set to the state corresponding to the signal" O at the output Q. If the value of the converted code does not change, then the trigger 4 is not will change its state. Let us now assume that the code of a number arrives at the input of the converter. When a transfer pulse appears, the signal at both inputs // C-flip-flop 4 has the value "1, and at the K input, the value" O and the flip-flop 4 is set to the state corresponding to the signal "1 at the output Q." time tx - in the counter "1 the code of the number NX is set, the comparison circuit of codes 3 is triggered. At the same time, on the trailing edge of the clock pulse, trigger 4 is set to the state corresponding to the signal "O at output Q, since at both inputs // C-flip-flop 4, when the clock pulse appears, the signal has the value" O, and at input K - the value " one. At the moment of the next transfer pulse occurrence, the trigger 4 is again set to the state corresponding to the signal 1 at the output Q, and after a time interval equal to g, if the value of the converted code has not changed, it returns to the initial state again. Thus, at the output Q of the flip-flop 4, i.e., at the analog output of the converter, a periodic sequence of pulses is formed with a fixed LH period, equal to and duration, proportional to the number of the code being converted tx -. In addition, the output value of the converter can be characterized by a filling ratio (magnitude, inverse of the duty ratio) T, - N The converter performs the function of the known, but is more economical. The latter is due to the fact that the comparison circuit of codes 3 performs only the function of detecting equality of codes and therefore requires fewer elements than the second counter and gates for periodically recording the code of a known converter. The invention code-voltage converter comprising a clock pulse generator, the output of which is connected to the counter input and the clock input // C-flip-flop, one of which / -inputs are connected to the pulse transfer output of the counter, in order to simplify the converter , in it the outputs of the counter are connected to the code equalization circuit, the direct and inverse outputs of which are connected respectively to the input and the other / input // C-flip-flop.

ВыходOutput

II

QQ

S SS s

SU1951056A 1973-07-13 1973-07-13 Code converter SU458096A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1951056A SU458096A1 (en) 1973-07-13 1973-07-13 Code converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1951056A SU458096A1 (en) 1973-07-13 1973-07-13 Code converter

Publications (1)

Publication Number Publication Date
SU458096A1 true SU458096A1 (en) 1975-01-25

Family

ID=20562086

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1951056A SU458096A1 (en) 1973-07-13 1973-07-13 Code converter

Country Status (1)

Country Link
SU (1) SU458096A1 (en)

Similar Documents

Publication Publication Date Title
SU458096A1 (en) Code converter
SU549803A2 (en) The converter of the binary decimal code "12222" in the unitary code
SU790349A1 (en) Frequency divider with odd division coefficient
SU375797A1 (en) MULTI INPUT COUNTER OF PULSES
SU508924A1 (en) Converter code-time interval
SU391587A1 (en) INTERVAL TIME CONVERTER TO DIGITAL CODE
SU902249A1 (en) Time interval-to-digital code converter
SU628630A1 (en) Phase starting recurrent signal analyzer
SU864546A1 (en) Adaptive register
SU546884A1 (en) Dividing device
SU502502A1 (en) Pulse distributor
SU437061A1 (en) Markov Chain Generator
SU373885A1 (en) COUNTER OF PULSES ON POTENTIAL ELEMENTS
SU1193818A1 (en) Number-to-time interval converter
SU503359A1 (en) Time Interval to Digital Code
SU771861A1 (en) Pulse delay device
SU517999A1 (en) Voltage Converter to Bit Code Coding
RU1783614C (en) Code converter
SU514285A1 (en) Digital function converter
SU496570A1 (en) Integrator
SU504291A1 (en) Digital phase comparator
SU661748A1 (en) Intermediate storage of equalising type
SU445144A1 (en) Binary to time converter
SU1464160A1 (en) Device for monitoring and restoring clocking pulses
SU1287281A1 (en) Frequency divider with fractional countdown