SU552701A1 - Ring counter - Google Patents
Ring counterInfo
- Publication number
- SU552701A1 SU552701A1 SU2075342A SU2075342A SU552701A1 SU 552701 A1 SU552701 A1 SU 552701A1 SU 2075342 A SU2075342 A SU 2075342A SU 2075342 A SU2075342 A SU 2075342A SU 552701 A1 SU552701 A1 SU 552701A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- ring counter
- trigger
- time
- input
- counter
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
tu (фиг. 2). Следующий отрицательный фронт тактового импульса в момент времени t воздействует только на нервый триггер, так как у пего /-вход соединен с корпусной шиной, в то врем как на остальных /-входах присутствует потенциал (состо ние единицы). После опрокидывани первого триггера в момент времени 4 переключитс второй триггер под действием тактового импульса, так как на его /-входе присутствует в это врем нулевое состо ние (потенциал корпуса). Аналогично в момент времени /з переключитс третий триггер и т. д.tu (Fig. 2). The next negative edge of the clock pulse at time t affects only the nerve trigger, since its / -input is connected to the body bus, while the other / -inputs have a potential (state of unity). After overturning the first trigger at time 4, the second trigger switches under the action of a clock pulse, since at this time the zero state (the potential of the body) is present at its / input. Similarly, at the time point / s, the third trigger is switched, and so on.
Таким образом, может быть получен набор импульсных сигналов с заданными скважностью , длительностью импульса и периодом следовани в зависимости от входной частоты и количества используемых триггеров и синхронизированных по фазе между собой по входной частоте.Thus, a set of pulse signals can be obtained with a given duty cycle, pulse duration, and follow-up period, depending on the input frequency and the number of triggers used and synchronized in phase with each other in the input frequency.
Длительность импульса может быть получена в пределах от un,)x до ах Ь (п-1)-/вх в зависимости от используемого выхода и количества триггеров (п). Период The pulse duration can be obtained in the range from un,) x to ax b (n-1) - / ix, depending on the output used and the number of triggers (n). Period
следовани равен , скважность $ -,is equal to, the duty cycle $ -,
где / - номер используемого выхода. Кроме того, данный счетчик может быть использован в качестве распределител цикла специального назначени .where / is the number of the output used. In addition, this counter can be used as a special purpose dispenser cycle.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2075342A SU552701A1 (en) | 1974-11-13 | 1974-11-13 | Ring counter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2075342A SU552701A1 (en) | 1974-11-13 | 1974-11-13 | Ring counter |
Publications (1)
Publication Number | Publication Date |
---|---|
SU552701A1 true SU552701A1 (en) | 1977-03-30 |
Family
ID=20600806
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2075342A SU552701A1 (en) | 1974-11-13 | 1974-11-13 | Ring counter |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU552701A1 (en) |
-
1974
- 1974-11-13 SU SU2075342A patent/SU552701A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FR2330214A1 (en) | ANALOGUE TO DIGITAL CONVERTER USING A COMMON MODE REJECTION CIRCUIT | |
SU552701A1 (en) | Ring counter | |
GB1462617A (en) | Analogue to digital converters | |
FR2331204A1 (en) | Pulse frequency multiplier for controlling supply circuit - has clock signals counted between input pulses and held in buffer memory | |
SU646434A1 (en) | Arrangement for discrete shifting of pulse phases | |
SU815923A1 (en) | Frequency divider | |
SU552702A1 (en) | Frequency divider | |
JPS532060A (en) | High harmonic generator | |
SU509990A1 (en) | Voltage converter in time interval | |
SU541279A1 (en) | Pulse shaper | |
SU843208A1 (en) | Device for delaying pulses | |
JPS5430770A (en) | D-a converter | |
SU414734A1 (en) | FOLLOWING ANALOG-DIGITAL CONVERTER | |
JPS5679524A (en) | Conversion circuit for duty cycle | |
JPS5648718A (en) | Analog-digital converter | |
SU542337A1 (en) | Discrete Random Timer | |
SU721914A1 (en) | Code-to-voltage converter | |
SU617846A1 (en) | Divider of frequency by six | |
SU499653A1 (en) | Pulse Generator | |
SU1262687A1 (en) | Generator of frequency-modulated signals | |
SU761921A1 (en) | Extremum detector | |
SU530463A1 (en) | Variable frequency converter | |
SU372675A1 (en) | PULSE GENERATOR | |
SU1226394A1 (en) | Time interval-to-digital code converter | |
JPS5291352A (en) | 2-phase clock circuit |