SU815923A1 - Frequency divider - Google Patents
Frequency divider Download PDFInfo
- Publication number
- SU815923A1 SU815923A1 SU792774612A SU2774612A SU815923A1 SU 815923 A1 SU815923 A1 SU 815923A1 SU 792774612 A SU792774612 A SU 792774612A SU 2774612 A SU2774612 A SU 2774612A SU 815923 A1 SU815923 A1 SU 815923A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- trigger
- input
- zero
- frequency divider
- Prior art date
Links
Landscapes
- Investigating Or Analyzing Materials Using Thermal Means (AREA)
Description
(54) ДЕЛИТЕЛЬ ЧАСТОТЫ(54) FREQUENCY DIVER
четвертого элемента И-НЕ, выход которого подсоединен к нулевому входу второго триггера .the fourth element IS-NOT, the output of which is connected to the zero input of the second trigger.
На чертеже представлена электрическа схема предлагаемого делител частоты.The drawing shows the electrical circuit of the proposed frequency divider.
Генератор импульсов 1 подсоединен к распределителю 2 импульсов, выходы которого подключены к первым входам элементов И-НЕ 3 - 6, выход элемента И-НЕ 3 подсоединен к единичному входу первого триггера 7, выход элемента И-НЕ 4 - к нулевому входу триггера 7, выход элемента ИНЕ 5 - к единичному входу триггера 8, выход элемента И-НЕ 6 - к нулевому входу триггера 8, нулевой выход триггера 7 - к первому входу элемента И-НЕ 5, единичный выход триггера 7 - к первому входу элемента И-НЕ 6 и к элементу 9 сравнени , нулевой выход триггера 8 - к первому входу элемента И-НЕ 3, единичный выход триггера 8 - к первому входу элемента И-НЕ и к элементу 9,сравнени .Pulse generator 1 is connected to a pulse distributor 2, the outputs of which are connected to the first inputs of the elements AND-NOT 3-6, the output of the element AND-NOT 3 is connected to the single input of the first trigger 7, the output of the element AND-NOT 4 - to the zero input of the trigger 7, INE 5 element output - to the single input of the trigger 8, AND-NOT 6 element output to the zero input of the trigger 8, zero trigger 7 output to the first input of the AND-NE element 5, single output of the trigger 7 to the first input of the NAND element 6 and to the comparison element 9, the zero output of the trigger 8 - to the first input of the NAND element 3, a single trigger output 8 to the first input of the element NAND and to element 9, a comparison.
Устройство работает следующим образом.The device works as follows.
Если сигналы на выходах триггеров 7 и 8 наход тс в нулевом состо нии, то нулевые выходы триггеров 7 и 8 открывают элементы И-НЕ 3, 5. При поступлении первого такта с распределител импульсов 2 вырабатываетс сигнал отрицательной пол рности который переводит триггер 7 из нулевого в единичное состо ние. Этот сигнал открывает элемент 6 при по влении четвертого такта с распределител 2 импульт сов, а на выходе элемента И-НЕ б вырабатываетс сигнал отрицательной пол рности , который переводит триггер 8 из нулевого в единичное состо ние. Сигнал с единичного выхода триггера 8 открывает элемент И-НЕ 4 и при по влении третьего такта с распределител 2 импульсов на выходе элемента И-НЕ 4 вырабатываетс импульс отрицательной пол рности, которьш переводит триггер 7 из единичного в нулевое состо ние. Он открывает элемент И-НЕ 5 и при по влении второго такта с распределител 2 импульсов на выходе элемента ИНЕ 5 вырабатывает отрицательный импульс, который, переводит триггер 8 из единичногоIf the signals at the outputs of the flip-flops 7 and 8 are in the zero state, then the zero outputs of the flip-flops 7 and 8 open the IS-NE 3, 5 elements. When the first cycle arrives from the pulse distributor 2, a negative polarity signal 7 is generated. in a single state. This signal opens element 6 when the fourth clock cycle is received from the distributor 2 impulses, and the output of the NAND element produces a negative polarity signal, which transfers trigger 8 from the zero state to one. The signal from the unit output of the trigger 8 opens the element AND-HE 4 and when the third stroke is received from the distributor 2 pulses, the pulse of the negative polarity is generated at the output of the element AND-HE 4, which transfers the trigger 7 from the unit state to the zero state. It opens the element AND-HE 5 and when a second clock is generated from the distributor 2 pulses, the output of the element EE 5 produces a negative pulse, which translates the trigger 8 from a single
в нулевое состо ние, и весь цикл повторитс снова.to the zero state, and the whole cycle is repeated again.
Таким образом, на выходах триггеров 7 и 8 вырабатываетс утроенна и сдвинута на 1/4 периода выходна частота. Элемент 9 сравнени умножает эту частоту на два и вырабатывает частоту входного сигнала, поделенную на 1,5.Thus, at the outputs of the triggers 7 and 8, the output frequency is tripled and shifted by 1/4 of the period. Comparison element 9 multiplies this frequency by two and produces an input signal frequency divided by 1.5.
Таким образом, техническа эффективность предлагаемого устройства выражаетс в том, что оно дает возможность расширени функциональных возможностей, так как скважность выходных импульсов равна двум.Thus, the technical efficiency of the proposed device is expressed in that it enables the expansion of functionality, since the duty cycle of the output pulses is equal to two.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792774612A SU815923A1 (en) | 1979-06-04 | 1979-06-04 | Frequency divider |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792774612A SU815923A1 (en) | 1979-06-04 | 1979-06-04 | Frequency divider |
Publications (1)
Publication Number | Publication Date |
---|---|
SU815923A1 true SU815923A1 (en) | 1981-03-23 |
Family
ID=20831333
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792774612A SU815923A1 (en) | 1979-06-04 | 1979-06-04 | Frequency divider |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU815923A1 (en) |
-
1979
- 1979-06-04 SU SU792774612A patent/SU815923A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU815923A1 (en) | Frequency divider | |
SU497718A1 (en) | Device for generating pseudo-random signals of complex structure | |
SU843208A1 (en) | Device for delaying pulses | |
SU658772A1 (en) | Phase-manipulated signal shaping arrangement | |
SU1394416A1 (en) | Pulse driver | |
SU785979A1 (en) | Pulse selector by repetition period | |
SU474908A1 (en) | Auto generator | |
SU951673A1 (en) | Pulse train to single pulse converter | |
SU853786A1 (en) | Control voltage shaping device | |
SU1559397A1 (en) | Controllable shaper ofd pulses | |
SU424311A1 (en) | DEVICE SYNCHRONIZATION | |
SU718842A2 (en) | Multichannel information input arrangement | |
SU705645A1 (en) | Variable pulse length oscillator | |
SU708527A1 (en) | Binary sequence-to-duobinary sequence converter | |
SU677079A1 (en) | Time interval shaping arrangement | |
SU489227A1 (en) | Variable division counting device | |
SU417914A1 (en) | ||
SU552701A1 (en) | Ring counter | |
SU646434A1 (en) | Arrangement for discrete shifting of pulse phases | |
SU568192A1 (en) | Shaper of random synchronous telegraph signal | |
SU481133A1 (en) | Current to pulse frequency converter | |
SU504298A1 (en) | Pulse shaper | |
SU796769A1 (en) | Device for multiplying phase shift between two periodic signals | |
SU466500A1 (en) | Random number generator | |
SU1307551A2 (en) | Binary sequence-to-dual binary sequence converter |