Claims (1)
Формула изобретенияClaim
Комбинационный сумматор, содержащий элементы И, ИЛИ и НЕ, причем входы первого, второго и третьего элементов И попарно соединены с входами. сумматора, а выходы подключены к входам первого элемента ИЛИ, выходы которого подключены к выходу переноса сумматора, входы второго элемента ИЛИ и четвертого элемента И подключены к входам сумматора, выход второго элемента ИЛИ подключен к входу первого-элемента НЕ, выход первого элемента ИЛИ соединен с первым входом пятого элемента И, выход которого подключен к первому входу третьего элемента ИЛИ, выход которого подключен к выходу суммы сумматора, отличающийся тем, что, с целью упрощения сумматора, выходы четвертого элемента И и первого элемента нЕ подключены к входам ’четвертого элемента ИЛИ, выход которого подключен к второму входу пятого элемента И и первому входу пятого элемента ИЛИ, второй вход которого подключен к выходу первого элемента ИЛИ, а выход через второй элемент нЕ подключен к второму входу -третьего элемента ИЛИ .A combinational adder containing the elements AND, OR and NOT, and the inputs of the first, second and third elements AND are paired with inputs. the adder, and the outputs are connected to the inputs of the first OR element, the outputs of which are connected to the adder transfer output, the inputs of the second OR element and the fourth AND element are connected to the adder inputs, the output of the second OR element is connected to the input of the first-element NOT, the output of the first OR element is connected to the first input of the fifth AND element, the output of which is connected to the first input of the third OR element, the output of which is connected to the output of the totalizer, characterized in that, in order to simplify the adder, the outputs of the fourth AND element and the first The elements are NOT connected to the inputs of the fourth OR element, the output of which is connected to the second input of the fifth AND element and the first input of the fifth OR element, the second input of which is connected to the output of the first OR element, and the output through the second element is NOT connected to the second input of the third OR element .