SU1184069A1 - Phase discriminator - Google Patents

Phase discriminator Download PDF

Info

Publication number
SU1184069A1
SU1184069A1 SU803227473A SU3227473A SU1184069A1 SU 1184069 A1 SU1184069 A1 SU 1184069A1 SU 803227473 A SU803227473 A SU 803227473A SU 3227473 A SU3227473 A SU 3227473A SU 1184069 A1 SU1184069 A1 SU 1184069A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
inputs
outputs
phase detector
Prior art date
Application number
SU803227473A
Other languages
Russian (ru)
Inventor
Михаил Дмитриевич Азбель
Александр Дмитриевич Красильников
Original Assignee
Государственный проектно-конструкторский и научно-исследовательский институт по автоматизации угольной промышленности "Гипроуглеавтоматизация"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Государственный проектно-конструкторский и научно-исследовательский институт по автоматизации угольной промышленности "Гипроуглеавтоматизация" filed Critical Государственный проектно-конструкторский и научно-исследовательский институт по автоматизации угольной промышленности "Гипроуглеавтоматизация"
Priority to SU803227473A priority Critical patent/SU1184069A1/en
Application granted granted Critical
Publication of SU1184069A1 publication Critical patent/SU1184069A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

ФАЗОВЫЙ ДЕТЕКТОР, содержащий D г-триггер, D- и С-входы которого  вл ютс  входами фазового детектора, последовательно соединенные элемент И и первый ключ, а также второй ключ,- причем первый вход . элемента И соединен с D -входом . D -триггера, а управл ющие входы ключей соединены С пр мым и инберс- ным выходами Л -триггера соответственно , при этом выходы ключей  вл ютс  выходами фазового детектора , отличающийс  тем, что, с целью расширени  динамического диапазона фазового рассогласо- .вани , введен элемент ИЛИ, входы которого соединены с В - и с -вхо . дами D -триггера, а выход - информационным входом второго ключи, (Л йри этом второй вход элемента Иcoe зинeн с С -входом D -триггера.A PHASE DETECTOR containing D g trigger, the D and C inputs of which are the phase detector inputs, the AND element and the first key, as well as the second key, connected in series, with the first input. element And is connected to the D input. D trigger, and the control inputs of the keys are connected to the forward and inburn outputs of the L trigger, respectively, and the outputs of the keys are the outputs of the phase detector, characterized in that an OR element whose inputs are connected to B - and C-on. Dami D-trigger, and the output - the information input of the second keys, (this is the second input of the element Ico zenen with C-input D-trigger.

Description

ff

СХ) 4iki О 9) СОCX) 4iki O 9) SB

ItIt

фиг.1figure 1

Claims (1)

ФАЗОВЫЙ ДЕТЕКТОР, содержащий 1)Чтриггер, D - и С-входы которого являются входами фазового детектора, последовательно соединен’ные элемент И и первый ключ, а также второй ключ,· причем первый вход . элемента И соединен с D -входом . Г -триггера, а управляющие входы ключей соединены с прямым и инверсным выходами D -триггера соответственно, при этом выходы ключей являются выходами фазового детектора, отличающийся тем, что, с целью расширения динамического диапазона фазового рассогласования, введен элемент ИЛИ, входы которого соединены с D - и с-вхо- ' с дами В -триггера, а выход - инфор- 8 мационным входом второго ключа, при этом второй вход элемента И. соединен с С -входом Л -триггера.A PHASE DETECTOR, comprising 1) a trigger, the D - and C-inputs of which are inputs of a phase detector, the element And and the first key are connected in series, as well as the second key, and the first input. And element is connected to the D-input. G-trigger, and the control inputs of the keys are connected to the direct and inverse outputs of the D-trigger, respectively, while the outputs of the keys are the outputs of the phase detector, characterized in that, in order to expand the dynamic range of phase mismatch, an OR element is introduced, the inputs of which are connected to D - and-vho- 'with rows in -triggera and output - 8 Infor- mation input of the second key, wherein the second input element is connected to I. C. a -Log -triggera. SU .,..1184069 фиг. fSU. .. 1184069 FIG. f
SU803227473A 1980-12-31 1980-12-31 Phase discriminator SU1184069A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU803227473A SU1184069A1 (en) 1980-12-31 1980-12-31 Phase discriminator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU803227473A SU1184069A1 (en) 1980-12-31 1980-12-31 Phase discriminator

Publications (1)

Publication Number Publication Date
SU1184069A1 true SU1184069A1 (en) 1985-10-07

Family

ID=20935481

Family Applications (1)

Application Number Title Priority Date Filing Date
SU803227473A SU1184069A1 (en) 1980-12-31 1980-12-31 Phase discriminator

Country Status (1)

Country Link
SU (1) SU1184069A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 849418, кл. Н 03 D 13/00, 1977. Авторское свидетельство СССР № 748852, кл. Н 03 D 13/00, 1977. *

Similar Documents

Publication Publication Date Title
JPS5633703A (en) Signal converting circuit
JPS5350953A (en) Comparison/array system for variable length information
SU1184069A1 (en) Phase discriminator
KR890006085A (en) PLL circuit
KR910006986A (en) Function selection circuit
JPS5214341A (en) Frequency divider circuit
JPS5353238A (en) Electronic computer
JPS5341958A (en) Trip sequence memory unit
JPS54128258A (en) Fm detection circuit
JPS5614727A (en) Phase comparator of digital pll circuit
SU710042A1 (en) Coincidence-type adder
Eren Toeplitz matrices and frequency domain collocation
EP0286081A3 (en) Vector processor capable of indirect addressing
GB2000651A (en) Master clock arrangement
JPS5599826A (en) Phase variable circuit
SU1012229A1 (en) Multi-channel device for data input
JPS60123931A (en) Arithmetic circuit
JPS5252349A (en) Delay unit
SU587506A1 (en) Shift register with error correction
Euler et al. Of the Division of Simple Quantities
SU773946A1 (en) Synchronizing device
SU1751744A1 (en) Homogeneous structure cell
SU580634A1 (en) Pulse frequency multiplier
JPS5352041A (en) Digital pll circuit
JPS54125078A (en) Timer