SU450161A1 - Устройство дл формировани сигналов четверичного кода - Google Patents

Устройство дл формировани сигналов четверичного кода

Info

Publication number
SU450161A1
SU450161A1 SU1795977A SU1795977A SU450161A1 SU 450161 A1 SU450161 A1 SU 450161A1 SU 1795977 A SU1795977 A SU 1795977A SU 1795977 A SU1795977 A SU 1795977A SU 450161 A1 SU450161 A1 SU 450161A1
Authority
SU
USSR - Soviet Union
Prior art keywords
circuit
group
circuits
outputs
input
Prior art date
Application number
SU1795977A
Other languages
English (en)
Inventor
Анатолий Яковлевич Агеев
Original Assignee
Рязанский Радиотехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рязанский Радиотехнический Институт filed Critical Рязанский Радиотехнический Институт
Priority to SU1795977A priority Critical patent/SU450161A1/ru
Application granted granted Critical
Publication of SU450161A1 publication Critical patent/SU450161A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

1
Изобретение относитс  к области автоматики , вычислительной техники и систем передачи данных и предназначено дл  формировани  сигналов специального четвертичного кода (Е-код).
Известно устройство дл  формировани  сигналов четвертичного кода на лини х задержки , представл ющее собой фильтр, «отклик которого на единичный импульс от генератора тактовых импульсов представл етс  в виде кодовой последовательности Е-кода. Но при больших длительност х кодовых последовательностей или при больших длительност х субимпульсов последовательиости в таком устройстве требуетс  большое количество линий задержки с большими длительност ми задержки , что приводит к необходимости использовани  специальных формируюш,их каскадов, к усложнению устройства.
Цель изобретени  состоит в упрош,ении устройства за счет исключени  линий задержки, в повышении его надежности и точности за счет возможности формировани  кодовых последовательностей любой длительности без перекодировани .
Эта цель достигаетс  тем, что выходы первой , второй и третьей схем «И четвертой группы соединены через первую схему «ИЛИ со входом первой схемы «И третьей группы, выходы первой, третьей и четвертой схем «И
первой группы соединены через вторую схему «ИЛИ со входом второй схемы «И третьей группы, входы третьей и четвертой схем «И третьей группы соединены с выходами соответственно второй и четвертой схем «И четвертой группы, выходы первой и второй схем «И третьей группы через третью схему «ИЛИ соединены со входом первой схемы «И второй группы, выходы первой и третьей схем «И третьей группы соединены через четвертую схему «ИЛИ со входом второй схемы «И второй группы, выходы второй и четвертой схем «И третьей группы соединены через п тую схему «ИЛИ со входом третьей схемы «И второй группы, выходы третьей и четвертой схем «И третьей группы соединены через шестую схему «ИЛИ со входом четвертой схемы «И второй группы, вход первой схемы «И первой группы через седьмую схему «ИЛИ соединен с выходами первой и второй схем «И второй группы, вход второй схемы «И первой группы соединен через восьмую схему «ИЛИ с выходами первой и третьей схем «И второй группы, вход третьей схемы «И первой группы соединен через дев тую схему «ИЛИ с выходами второй и четвертой схем «И второй группы, вход четвертой схемы «И первой группы соединен через дес тую схему «ИЛИ с выходами третьей и четвертой схем «И второй группы, выходы схем
ччИ первой группы соединены с выходными клеммами устройства.
В основу построени  устройства положен принцип получени  четвертичных кодов путем многократного раздвоени , при котором исходные элементы четвертичного кода а, р, -у, б при каждом раздвоении замен ютс  на два элемента по правилу:
а - ау, Р pS, -J ао, 6 - РуИзменение кодовой последовательности достигаетс  за счет изменений начального состо ни  триггеров п тиразр дного двоичного счетчика, либо за счет элементарных переключений в кодообразующей матрице, выполненной на группах схем «И и схемах «ИЛИ, что позвол ет сравнительно просто формировать большое количество различных кодовых последовательностей. Увеличение длительности кодовой последовательности и формирование кода осуществл етс  по одпому и тому же принципу и при увеличении длительности последовательности в два раза число триггеров в счетчике увеличиваетс  на один, а число схем «И и «ИЛИ - на четыре, соединени  между элементами устройства повтор ютс , что характеризует унификацию устройства.
На фиг. 1 изображена принципиальна  схема устройства.
Она содержит схему 1 расширени  импульсов , генератор 2 тактовых импульсов, входную схему «И 3, п тиразр дный двоичный счетчик на триггерах 4-8, группы схем «И 9-12, 13-16, 17-20, 21-24, схемы «ИЛИ 25-34; 35 - вход импульса запуска. Выходы схем «И 21-24, образующих первую группу,  вл ютс  выходами четвертичного кода а, у, б, (3 соответственно.
Работа устройства иллюстрируетс  временными диаграммами, изображенными на фиг. 2; номера диаграмм соответствуют номерам элементов устройства. Диаграммы, имеющие номера с индексами «1 и «2, иллюстрируют .сигналы на первом и втором выходах соответствующих триггеров.
Тактовые импульсы поступают с выхода генератора 2 на вход схемы «И 3, на другой вход которой подаютс  сигналы с выхода схемы 1 расщирени  импульсов.
Запускаетс  схема 1 импульсом запуска по входу 35. Длительность сигнала схемы 1 определ ет длительность кодовой последовательности . Импульс запуска используетс  и дл  начальной установки триггеров 4-8, что, в свою очередь, будет определ ть вид кодовой последовательности, т. е. ее структуру (кодовое слово).
Соединение выхода схемы «И 13 со входами схем «ИЛИ 27 и 28 соответствует правилу раздвоени  , выхода схемы «И 14 со входами схем «ИЛИ 27 и 29 - правилу раздвоени  , выхода схемы «И 15 со входами схем «ИЛИ 28 и 30 - правилу , выхода схемы «И 16 со входами схем «ИЛИ 29 и 30 - правилу . По аналогичным правилам соединены и выходы схем «И 17-20 со входами схем «ИЛИ 31-34.
Если длительность кодовой последовательности , где п - разр дность последовательности (равна  числу раздвоений), то дл  образовани  такой последовательности устройство должно содержать п триггеров, (п-1) схем «И и (п-1)-6 схем «ИЛИ.
Рассмотрим работу устройства дл  конкретного случа  получени  последовательности
a-f аЗ pSaS a-j-aS a-jp-j- ТЗтВ этом случае импульс запуска, совпадающий с первым тактовым импульсом, устанавливает все триггеры в одинаковое начальное состо ние.
С приходом первого импульса от генератора 2 начальное состо ние триггеров 4-8 таково, что по вл етс  импульс лищь на выходе схемы «И 21 (от), с приходом второго импульса измен етс  состо ние триггера 8 и по вл етс  импульс на выходе схемы «И 22 (7), с приходом третьего импульса триггер 8 возвращаетс  в исходное состо ние, а триггер 7 измен ет свое состо ние, импульс по вл етс  снова на выходе схемы «И 21, с приходом четвертого импульса измен ет свое состо ние триггер 8 и по вл етс  импульс на выходе схемы «И 23 (б), т. е. с приходом четырех
импульсов на выходах устройства получаем последовательность «70:6.
С приходом следующих импульсов от генератора 2 происход т изменени  состо ний остальных триггеров, и, таким образом, получаем необходимую кодовую последовательность . Получение кодовых последовательностей путем различных композиций составных элементов исходной кодовой последовательности осуществл етс  изменением начальных
состо ний триггеров. Так, если изменить начальное состо ние триггера 4, то получим последовательность , в которой перва  и втора  половины исходной последовательности помен ютс  местами, т. е.
. -ТРт «Т a-fpf -Т«8 Р а Если помен ть выходы кодовых линий местами , т. е. выход а сделать выходом j, выход Y - выходом р, выход б - выходом а, выход р - выходом б, то получим инверсию исходной последовательности, в которой пор док следовани  исходной последовательности изменен на обратный, т. е.
ЗаЗр -(pi-a . 1Рт° f pf Т Если помен ть местами выходы а. и р, Y и б, то получим последовательность, противоположную исходной, т. е.
РЗР7 рЗ З. . рЗаЗ pSpf рЗаЗ а- ртПредмет изобретени 
Устройство дл  формировани  сигналов четвертичного кода, содержащее схему расширени  импулыов и генератор тактовых импульсов , выходы которых соединены через входную схему «И со счетным входом п тиразр дного двоичного счетчика, грунпы схем «И, причем нулевой выход каждого разр да счетчика , кроме двух старших разр дов, соединен со входами первой и четвертой схем «И соответствующей группы, а единичный выход того же триггера соединен со входами второй и третьей схем «И той же группы, нулевой выход старшего разр да счетчика соединен со входами первой и второй схем «И последней , четвертой группы, с другими входами которых соединены соответственно нулевой и единичный выходы предыдущего старшего разр да счетчика, соединенные со входами соответственно третьей и четвертой схем «И той же группы, входы последних соединены с единичным выходом старшего разр да счетчика , схемы «ИЛИ, отличающеес  тем, что, с целью упрощени  устройства, повышени  его надежности и точности, выходы первой , второй и третьей схем «И четвертой группы соединены через первую схему «ИЛИ со входом первой схемы «И третьей группы, выходы первой, третьей и четвертой схем «И первой группы соединены через вторую схему «ИЛИ со входом второй схемы «И третьей группы, входы третьей и четвертой схем «И третьей группы соединены с выходами соответственно второй и четвертой схем «И четвертой группы, выходы первой и второй схем «И третьей группы через третью схему «ИЛИ соединены со входом первой схемы «И второй группы, выходы первой и третьей схем «И третьей группы соединены через четвертую схему «ИЛИ со входом второй схемы «И второй группы, выходы второй и четвертой схем «И
третьей группы соединены через п тую схему «ИЛИ со входом третьей схем-ы «И второй группы, выходы третьей и четвертой схем «И третьей группы соединены через щестую схему «ИЛИ со входом четвертой схемы «И
второй группы, вход первой схемы «И первой группы через седьмую схему «ИЛИ соединен с выходами первой и второй схем «И второй группы, вход второй схемы «И первой группы соединен через во-сьмую схему
«ИЛИ с выходами первой и третьей схем «И второй группы, вход третьей схемы «И первой группы соединен через дев тую схему «ИЛИ с выходами второй и четвертой схем «И второй группы, вход четвертой схемы
«И первой группы соединен через дес тую схему «ИЛИ с выходами третьей и четвертой схем «И второй группы, выходы схем «И первой группы соединены с выходными клеммами устройства.
uz 2
SU1795977A 1972-06-13 1972-06-13 Устройство дл формировани сигналов четверичного кода SU450161A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1795977A SU450161A1 (ru) 1972-06-13 1972-06-13 Устройство дл формировани сигналов четверичного кода

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1795977A SU450161A1 (ru) 1972-06-13 1972-06-13 Устройство дл формировани сигналов четверичного кода

Publications (1)

Publication Number Publication Date
SU450161A1 true SU450161A1 (ru) 1974-11-15

Family

ID=20517642

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1795977A SU450161A1 (ru) 1972-06-13 1972-06-13 Устройство дл формировани сигналов четверичного кода

Country Status (1)

Country Link
SU (1) SU450161A1 (ru)

Similar Documents

Publication Publication Date Title
SU450161A1 (ru) Устройство дл формировани сигналов четверичного кода
US3393298A (en) Double-rank binary counter
US3519941A (en) Threshold gate counters
SU884151A1 (ru) Счетчик импульсов
SU799148A1 (ru) Счетчик с последовательным переносом
SU1397933A1 (ru) Устройство дл перебора перестановок
SU746901A1 (ru) Селектор импульсов
SU1465885A1 (ru) Генератор псевдослучайных последовательностей
SU853635A1 (ru) Устройство дл формировани импуль-COB СиНХРОНизАции пРи СчиТыВАНиииНфОРМАции
SU838701A1 (ru) Устройство дл формировани кратчай-шЕгО пуТи B цифРОВОй СЕТи СВ зи
SU717756A1 (ru) Устройство дл определени экстремального числа
SU1488825A1 (ru) Изобретение относится к автоматике и вычислительной технике и может быть использовано
SU423176A1 (ru) Устройство для сдвига информации
SU374586A1 (ru) Генератор рекуррентной последовательности с самоконтролем
SU1150731A1 (ru) Импульсный генератор
SU762195A1 (ru) Устройство для деления частоты следования импульсов
SU1647910A1 (ru) Шифратор позиционного кода
SU951280A1 (ru) Цифровой генератор
SU686029A1 (ru) Устройство дл определени разности двух чисел
SU842775A1 (ru) Устройство дл сопр жени
SU395989A1 (ru) Накапливающий двоичный счетчик
SU553588A1 (ru) Цифровой измеритель центра пр моугольных видеоимпульсов
SU731592A1 (ru) Распределитель импульсов
SU1117648A1 (ru) Веро тностный /1, @ /-полюсник
SU383042A1 (ru) Формирователь кодовых комбинаций