SU411453A1 - - Google Patents

Info

Publication number
SU411453A1
SU411453A1 SU1689160A SU1689160A SU411453A1 SU 411453 A1 SU411453 A1 SU 411453A1 SU 1689160 A SU1689160 A SU 1689160A SU 1689160 A SU1689160 A SU 1689160A SU 411453 A1 SU411453 A1 SU 411453A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulses
counter
sequence
input
output
Prior art date
Application number
SU1689160A
Other languages
Russian (ru)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1689160A priority Critical patent/SU411453A1/ru
Application granted granted Critical
Publication of SU411453A1 publication Critical patent/SU411453A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

1one

Предложенное устройство относитс  к области автоматики и вычислительной техники и может быть использовано при реализации технических средств цифровой автоматики и дискретных вычислительных устройств.The proposed device relates to the field of automation and computer technology and can be used in the implementation of technical means of digital automation and discrete computing devices.

Известны устройства дл  определени  отношени  двух чисел, содержащие суммирующий счетчик, логические схемы «И, «ИЛИ.Devices are known for determining the ratio of two numbers containing a summing counter, AND, OR.

На вход счетчика поступают импульсные сигналы исследуемой последовательности и подсчитываетс  их число за определенный интервал времени. Количество триггеров счетчика определ етс  в соответствии с величиной значени  порога, рассчитанного дл  среднего числа импульсов второй последовательности в течение указанного интервала времени, т. е. дл  вполне определенной плотности импульсов . В начале каждого интервала времени счетчик устанавливаетс  в исходное состо ние. Импульс переноса с выхода триггера старщего разр да счетчика  вл етс  признаком превыщени  величины порога отнощени  числа импульсов двух последовательностей.Pulse signals of the studied sequence are received at the counter input and their number is counted over a certain time interval. The number of counter triggers is determined according to the threshold value calculated for the average number of pulses of the second sequence during a specified time interval, i.e. for a well-defined pulse density. At the beginning of each time interval, the counter is reset. A transfer pulse from the high-end trigger output of a counter is a sign that the threshold ratio of the number of pulses of two sequences is exceeded.

Указанное устройство имеет недостаток, заключающийс  в том, что величина порога может быть рассчитана только дл  вполне определенной плотности импульсов, и поэтому правильность фиксации превыщени  порога отношением чисел импульсов двух последовательностей зависит от плотности импульсов на рассматриваемых временных интервалах. Например , если плотности импульсов обеих последотельностей увеличатс , то на выходе устройства может по витьс  сигнал превышени  порогового значени , хот  в действительности такое превыщение может и не иметь места, с другой стороны, если плотности импульсов обеих последовательностей уменьшатс , то на выходе устройства может не по витьс  сигпал превышени  порогового значени , хот  в действительности такое превышение будет иметь место.This device has the disadvantage that the threshold value can be calculated only for a well-defined pulse density, and therefore the correctness of the fixation of exceeding the threshold by the ratio of the numbers of pulses of the two sequences depends on the density of the pulses at the considered time intervals. For example, if the pulse densities of both sequences increase, then the output of the device may appear above the threshold value, although in reality such an overshoot may not occur, on the other hand, if the density of the pulses of both sequences decreases, then the output of the device may not that the threshold is exceeded, although in reality such an excess will occur.

С целью расширени  функциональных возможностей в устройство введен вычитающий счетчик, вход которого св зан с выходом схемы «И, одним из входов подключенной к щине второй последовательности импульсов, а выход сигнала переполнени  - со входом управлени  реверсивного счетчика, информационный вход которого подключен к шине первой последовательности импульсов, другой вход схемы «И соединен с выходом схемы «ИЛИ, входы которой св заны с выходами разр дов обоих счетчиков.To expand the functionality, a subtractive counter is entered into the device, the input of which is connected to the output of the And circuit, one of the inputs of the second pulse train connected to the bus, and the output of the overflow signal to the control input of the reversible counter, the information input of which is connected to the bus of the first sequence pulses, another input of the circuit “AND” is connected to the output of the circuit “OR, whose inputs are connected with the outputs of the bits of both counters.

На чертеже представлена блок-схема предлагаемого устройства.The drawing shows a block diagram of the proposed device.

Устройство содержит п-разр дный реверсивный счетчик 1, S-разр дный вычитающий счетчик 2. Вход сложени  реверсивного счетчика 1 соединен с входной клеммой 3 устройства, наThe device contains an n-bit reversible counter 1, an S-bit subtractive counter 2. The input of the addition of the reversing counter 1 is connected to the input terminal 3 of the device, on

которую поступают импульсы рервои последовательности . Вход цепи вычитани  реверсивного счетчика 1 соединен с выходом импульса переполнени  вычитающего счетчика 2.which the pulses of the sequence arrive. The input of the subtraction circuit of the reversible counter 1 is connected to the output of the overflow pulse of the subtractive counter 2.

Выходы всех разр дов счетчиков подключены к соответствующим входам логической схемы «ИЛИ 4. Выход схемы «ИЛИ 4 подключен к одному из входов схемы «И 5, второй вход которой соедииен со второй входной клеммой 6 устройства дл  -приема импульсов второй последовательпости.The outputs of all the bits of the counters are connected to the corresponding inputs of the OR 4 logic circuit. The output of the OR 4 circuit is connected to one of the inputs of the circuit AND 5, the second input of which is connected to the second input terminal 6 of the device for receiving second-sequence pulses.

Выход схемы «И 5 подключен ко входу вычитающего счетчика 2. Выход импульса переноса по цепи сложени  триггера старшего разр да реверсивного счетчика 1 подключен к выходной клемме 7 устройства.The output of the circuit "AND 5" is connected to the input of the subtracting counter 2. The output of the transfer pulse along the addition circuit of the high-order trigger trigger of the reversing counter 1 is connected to the output terminal 7 of the device.

Устройство работает следующим образом.The device works as follows.

Совокупность состо ний триггеров обоих счетчиков устройства можно рассматривать как код некоторого положительного числа, старшим разр дам которого соответствуют состо ни  триггеров реверсивного счетчика 1, а младшим разр дам - состо ни  триггеров вычитающего счетчика 2. При этом нулевому числу соответствует исходное состо ние счетчиков 1, 2. Так как вычитающий счетчик 2 имеет коэффициент пересчета 2 и выход импульса переполнени  его соединен с входом цепи вычитани  реверсивного счетчика 1, то можно считать, что вес младшего разр да реверсивного счетчика равен 2. При включении устройства его исходное состо ние сохран етс  до поступлени  на клемму 3 импульсов первой последовательности, независимо от поступлени  на клемму 6 импульсов второй последовательности , так как на выходе логической схемы «ИЛИ 4 отсутствует сигнал, разрещающий прохождение импульсов второй последовательности через схему «И 5 на вход вычитающего счетчика 2. При поступлении каждого импульса первой последовательности от входной клеммы 3 на вход цепи сложени  реверсивного счетчика 1 происходит увеличение числа на 2 единиц. В результате этого триггеры счетчиков 1, 2 принимают состо ни , отличные от исходного, и на выходе логической схемы «ИЛИ 4 образуетс  сигнал, разрешающий прохождение импульсов второй последовательности от клеммы 6 через схему «И 5 на вход вычитающего счетчика 2.The set of states of triggers of both counters of a device can be considered as a code of some positive number, the most significant bits of which correspond to the state of triggers of the reversible counter 1, and the younger ones - the state of triggers of the subtracting counter 2. At the same time, the initial state of the counters 1 corresponds to zero, 2. Since the subtractive counter 2 has a conversion factor of 2 and the output of the overflow pulse is connected to the input of the subtraction circuit of the reversible counter 1, we can assume that the weight of the low-order bit is The passive counter is equal to 2. When the device is turned on, its initial state is maintained until the first sequence of pulses of the first sequence arrives at terminal 3, regardless of whether the second sequence of pulses of the second sequence arrives at the output of the logic circuit OR 4 there is no signal permitting the passage of the pulses of the second sequence through the circuit "AND 5 to the input of the subtracting counter 2. When each pulse of the first sequence arrives from the input terminal 3 to the input of the addition circuit of the reversible counter 1, an increase occurs Number of units by 2 units. As a result, the triggers of the counters 1, 2 receive states different from the initial one, and the output of the logic circuit OR 4 produces a signal permitting the passage of the pulses of the second sequence from terminal 6 through the circuit AND 5 to the input of the subtracting counter 2.

При поступлении каждого импульса второй последовательности число, записанное иа счетчиках 1, 2, уменьшаетс  на единицу. При этом, благодар  включению схемы «ИЛИ 4 и схемы «И 5, уменьшение содержимого триггеров при поступлении импульсов второй последовательности .может происходить до тех пор, пока все триггеры не примут исходного состо ни . Таким образом, каждый импульс первой последовательности суммируетс  с весом 2, а каждый импульс второй последовательности вычитаетс  с весом счетчика при условии, что содержимое счетчиков отлично от нулевого.When each pulse of the second sequence arrives, the number recorded in counters 1, 2 decreases by one. At the same time, due to the inclusion of the circuit "OR 4 and the circuit" AND 5, a decrease in the content of the triggers upon receipt of pulses of the second sequence can occur until all the triggers accept the initial state. Thus, each pulse of the first sequence is summed with a weight of 2, and each pulse of the second sequence is subtracted with the weight of the counter, provided that the contents of the counters are different from zero.

При достаточно большой величине отношени  числа импульсов, первой последовательности к числу импульсов второй последовательности происходит переполнение реверсивного счетчика 1 по цепи сложени  и сигнал переполнени  поступает на выходную клемму 7.With a sufficiently large ratio of the number of pulses, the first sequence to the number of pulses of the second sequence, an overflow of the reversible counter 1 occurs along the addition circuit and the overflow signal arrives at the output terminal 7.

AliOMeHTbi поступлени  на клемму 2 устройства импульсов первой последовательностиAliOMeHTbi arriving at terminal 2 of the first sequence pulse device

хаотически чередуютс  с моментами поступлени  импульсов второй последовательности на клемму 6.chaotically alternate with the moments of arrival of the pulses of the second sequence to terminal 6.

Если отношение числа импульсов двух последовательностей больше, чем 1/К, то на выходе устройства вырабатываетс  импульс; если это отношение меньше, чем 1/К, то на выходе устройства импульс не вырабатываетс , т. е. пороговое значение дл  отношени  чисел импульсов двух последовательностейIf the ratio of the number of pulses of two sequences is greater than 1 / K, then a pulse is produced at the device output; if this ratio is less than 1 / K, then the output of the device does not produce a pulse, i.e. a threshold value for the ratio of the numbers of pulses of two sequences

равно 1/К. Пороговое значение в предлагаемом устройстве устанавливаетс  путем выбора коэффициента пересчета К 2 вычитающего счетчика 2. Число п триггеров реверсивного счетчика 1equals 1 / K. The threshold value in the proposed device is set by selecting the conversion factor K 2 of the subtractive counter 2. The number n of triggers of the reversible counter 1

определ етс  примен емым критерием обнаружени  превышени  отношением чисел импульсов двух последовательностей величины порога, а именно: если в первой последовательности импульсов допускаетс  поступление / импульсов подр д (без поступлени  за это врем  импульсов второй последовательности ), то необходимо, чтобы .is determined by the applicable detection criterion of the ratio of the number of pulses of two sequences of the threshold value, namely: if the first sequence of pulses allows admission / pulses of the order (without the impulses of the second sequence during this time), then it is necessary that.

Изменение состо ний триггеров устройства может происходить только в моменты поступлени  импульсов на входные клессы 3, 6 устройства , и наличие выходного сигнала на клемме 7 зависит только от соотнощени  чисел импульсов первой и второй последовательностей , а не от того, как 1плотно эти импульсы расположены во времени, и никак не св зано с наличием внещних времен.ных меток, определ ющих временные интервалы наблюдени .A change in the state of device triggers can occur only at the moments when pulses arrive at the input bridges 3, 6 of the device, and the presence of the output signal at terminal 7 depends only on the ratio of the numbers of pulses of the first and second sequences, and not how tightly these pulses are in time , and is in no way connected with the presence of external time marks, defining time intervals of observation.

Предмет изобретени Subject invention

Устройство дл  определени  отношени  двух чисел, содержащее реверсивный счетчик, логические схемы «И, «ИЛИ, отличающеес  тем, что, с целью расширени  функциональных возможностей, в него введен вычитающий счетчик , вход которого св зан с выходом схемы «И, одним из входов соединенной со входной шиной второй последовательности импульсов, а выход переполнени  - со входом управлени  реверсивного счетчика, информационный вход которого подключен к шине первой входной последовательибсти импульсов, другой вход схемы «И соединен с выходом схемы «ИЛИ, входы которой соединены с выходами разр дов обоих счетчиков.A device for determining the ratio of two numbers, containing a reversible counter, logic schemes "AND," OR, characterized in that, in order to expand its functionality, a subtractive counter is entered into it, the input of which is connected to the output of the scheme "AND, one of the inputs connected with the input bus of the second pulse train, and the overflow output with the control input of the reversible counter, whose information input is connected to the bus of the first input pulse sequence, another input of the " circuit is connected to the output of the circuit OR, whose inputs are connected to outputs of both counters bits.

SU1689160A 1971-08-09 1971-08-09 SU411453A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1689160A SU411453A1 (en) 1971-08-09 1971-08-09

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1689160A SU411453A1 (en) 1971-08-09 1971-08-09

Publications (1)

Publication Number Publication Date
SU411453A1 true SU411453A1 (en) 1974-01-15

Family

ID=20485392

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1689160A SU411453A1 (en) 1971-08-09 1971-08-09

Country Status (1)

Country Link
SU (1) SU411453A1 (en)

Similar Documents

Publication Publication Date Title
SU411453A1 (en)
US4149258A (en) Digital filter system having filters synchronized by the same clock signal
RU176659U1 (en) ANALOG-DIGITAL CONVERTER
SU955031A1 (en) Maximum number determination device
SU440795A1 (en) Reversible binary counter
SU444180A1 (en) Device for comparing binary numbers
SU450166A1 (en) Calculator of the difference of two numbers
SU879585A1 (en) Device for calculating difference of two numbers
SU767753A1 (en) Number comparator
SU1084749A1 (en) Device for tolerance checking of pulse sequences
SU993245A1 (en) Series binary code-to-unit counting code converter
SU560222A1 (en) Device for converting binary code to gray code and vice versa
SU822376A1 (en) Reversing counting device
SU900438A2 (en) Follow-up analogue-digital converter
SU1300466A1 (en) Device for extracting square root
SU1160561A1 (en) Ternary forward-backward counter
SU1266008A1 (en) Converter of binary code to binary-coded decimal code of angular units
SU942001A1 (en) Device for sorting numbers
SU1610598A1 (en) Counting device
SU1075260A1 (en) Device for making summation of m n-bit numbers arriving in sequential order
SU945999A1 (en) Reversible pulse counter
SU684539A1 (en) Arrangement for taking logarithms of numbers
SU1208607A1 (en) Binary code converter
SU913394A1 (en) Statistic analyzer
SU1247773A1 (en) Device for measuring frequency