SU403105A1 - Устройство цикловой синхронизации - Google Patents

Устройство цикловой синхронизации

Info

Publication number
SU403105A1
SU403105A1 SU1607473A SU1607473A SU403105A1 SU 403105 A1 SU403105 A1 SU 403105A1 SU 1607473 A SU1607473 A SU 1607473A SU 1607473 A SU1607473 A SU 1607473A SU 403105 A1 SU403105 A1 SU 403105A1
Authority
SU
USSR - Soviet Union
Prior art keywords
node
synchronization
message
code
combinations
Prior art date
Application number
SU1607473A
Other languages
English (en)
Inventor
П. Минькин Г.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1607473A priority Critical patent/SU403105A1/ru
Application granted granted Critical
Publication of SU403105A1 publication Critical patent/SU403105A1/ru

Links

Description

1
Изобретение отиоситс  к области иеред ачи дискретной информации и может быть использовано в аппаратуре передачи дискретных сообщений, работающей короткими сеансами.
Известно устройство цикловой синхронизации и формировани  адресов при передаче коротких сообщений блочными избыточными кодами в симплексных радиосет х, содержащее на передаче последовательно соединенные узел набора адресов и узел формировани  посылки синхронизации, а также узел сложени  по модулю два и кодопреобразователь избыточного кода, а на приеме - последовательно соединенные накопитель комбинаций избыточного кода, узел обнаружени  оилибок и анализатор обобщенной посылки синхронизации.
С целью уменьшени  избыточности в пере .даваемых сообщени х и повыщени  помехоустойчивости их приема в предлагаемом устройстве на передаче сигнальные выходы узла набора адресов соединены непосредственно с управл ющими входами узла формировани  посылки синхронизации, выход узла формировани  посылки синхронизации соединен с одним из входов узла сложени  по модулю два, другой вход которого включен в канал формировани  проверочных символов кодопреобразовател  избыточного кода, а на приеме анализатор обобщенной посылки синхронизации подключен к выходу узла обнаружени  ощибок.
На фиг. 1 приведена блок-схема предлагаемого устройства; на фиг. 2 - временна  диаграмма работы его приемной части.
Предлагаемое устройство содержит узел 1 набора адресов, узел 2 формировани  посылки синхронизации, узел 3 сложени  по модулю два, кодопреобразователь 4 избыточного
кода, накопитель 5 комбинаций избыточного кода, электронный ключ 6, узел 7 обнаружени  ощибок, анализатор 8 обобщений посылки синхронизации и клапаны 9 и 10.
Предлагаемое устройство работает следующим образом.
Каждый избранный абонентом адрес реализуетс  в узле I набора адресов в виде одиночного сигнала на соответствующем выходе этого узла (число сигнальных выходов равно
числу корреспондентов сети). Выходы узла 1 соединены с соответствующими входами узла 2 формировани  посылки синхронизации, который представл ет собой обычный регистр сдвига. По сигналам с узла 1 производитс 
занись в узел 2 посылки синхронизации в соответствии с адресом выбранного корреспондента . Обобщенна  посылка синхронизацн ноступает с выхода узла 2 на один из входов узла 3 сложени  по модулю два, включенного
в канал формировани  проверочных символов
избыточного кода кодопреобразовател  4. На другой вход узла 3 поступают проверочные символы кодовых комбинаций с кодопреобразовател  4. Выход узла 3 подключен к каналу св зи.
Таким образом, обобщеппа  посылка синхронизации будучи сложенной с проверочными символами кодовых комбинаций информации , поступает в канал св зи.
На приеме кодовые комбинации заполн ют накопитель 5, объем которого рассчитан на накопление 5-комбинаиий (5 равно числу первых «-элементных комбинаций сообщени , с избыточными символами которых передаютс  элементы обобщенной посылки синхронизации ).
Запись информации в накопитель 5 осуществл етс  со скоростью, равной скорости телеграфировани  в канале св зи F (фиг. 2, а).
В начале сообщени  продвижение записанной в накопитель 5 информации производитс  со скоростью, равной произведению SnF (фиг. 2, б). При этом выход накопител  5 через электронный ключ 6 подключен к его входу и параллельно к узлу 7 обнаружени  ошибок (узлу декодировани ), который так же работает со скоростью SnF. Работа накопител  5 на скорости SnF позвол ет в каждый такт частоты телеграфировани  декодировать S-комбинаций избыточного кода и получать в одном из тактов частоты телеграфировани , совпадающим по времени с границами кодовых комбинаций, соответственно -синдромов, образующих обобщенную посылку синхронизации . Предусмотренна  в накопителе 5 обратна  св зь через электронный ключ 6 обеспечивает сохранение того же пор дка расположени  элементов информации, в каком они поступали на его вход из канала св зи. Обратна  св зь накопител  5 в начале сообщени  посто нно подключена ко входу (электронный ключ 6 замкнут) и разрываетс  лишь на врем  записи в него очередного двоичного элемента информации, прин того из канала св зи. Выход узла 7 обнаружени  ошибок подключен к анализатору 8 обобщенной посылки синхронизации, который также работает со скоростью SnF и непрерывно анализирует последовательность синдромов на соответствие ее структуры закону образовани  обобщенной посылки синхронизации.
Синдромы с узла обнаружени  .ошибок в виде сигналов «есть ошибка (фиг. 2, ж), «нет ошибки поступают с частотой следовани  комбинаций кода (с цикловой частотой Fin) на управление клапаном 9 (фиг. 2, б). После обнаружени  анализатором 8 в последовательности синдромов структуры обобщенной посылки синхронизации им вырабатываетс  сигнал цикловой синхронизации, открывающий клапан 10, разреща  тем самым поступлепие прин той информации абоненту, и определ ющий начало сообщени  и границы кодовых комбинаций (фиг. 2, г). Одновременно по этому сигналу производитс  переключение скорости работы накопител  5, узла 7 обнаружени  ошибок, электронного ключа 6, анализатора 8 с SnF на F (фиг. 2, д и размыкаетс  обратна  св зь накопител  5 (размыкаетс  электронный ключ 6).
Так как результатом декодировани  первых 5-комбинаций, записанных в накопителе 5,  вл етс  не нулевой синдром, а некотора  группа символов, принадлежаща  обобщенной посылке синхронизации, то клапан 9 закрываетс  сигналом «есть ошибка с узла 7 обнаружени  ошибок, и выдача первых 5-комбинаций абоненту запрещена. В то же врем  выделение сигнала цикловой синхронизации
свидетельствует о том, что комбинации, записанные в накопителе 5, прин ты без ощибок, следовательно, должны быть переданы абоненту . Дл  этого сигнал цикловой синхронизации поступает на клапан 9, открыва  его, и
нейтрализует вли ние сигнала «есть ошибка в течение времени поступлени  первых S-комбипаций с накопител  5 (фиг. 2, е). В дальнейшем процесс декодировани  комбинаций нротекает обычным пор дком, а управление
клапаном 9 осуществл етс  сигналами с узла обпаружепи  ошибок. По окончании приема всего сообщени  клапан 10 закрываетс , замыкаетс  обратна  св зь накопител , и все узлы приемной части устройства вновь переключаютс  в режим работы со скоростью SnF, который сохран етс  до выделени  очередной посылки синхронизации. Признаком окончани  , сообщени   вл етс  выделение абонентом комбинации «конец сообщени .
Если комбинаци  «конец сообщени  по каким-либо причинам не выдел етс , то схема автоматически нереходит в указанный режим по истечении времени, равного максимально возможной продолжительности сообщени ,
передаваемого в данной радиосети.
Предмет изобретени 
Устройство цикловой синхронизации и формировани  адресов при передаче коротких сообщений блочными избыточны.ми кодами в симплексных радиосет х, содержащее на передаче последовательно соединенные узел набора адресов и узел формировани  посылки синхронизации, а также узел сложени  по модулю два и кодопреобразователь избыточного кода, а на приеме последовательно соединенные накопитель комбинаций избыточного кода, узел обнаружени  ошибок и анализатор обобщенной посылки синхронизации, отличающеес  тем, что, с целью уменьшени  избыточности в передаваемых сообщени х и повышени  помехоустойчивости их приема, на передаче сигнальные выходы узла набора адресов соединены непосредственно с управл ющими входами узла формировани  посылки синхронизации, выход узла формировани  посылки синхронизации соединен с одним из входов узла сложени  по модулю два, другой
вход которого включен в канал формировани  проверочных символов кодопреобразовател  избыточного кода, а на приеме анализатор обобщеппой посылки синхронизации подключеп к выходу узла обнаружени  ошибок.
нанап иншдрпаиионнык . cufimnoDI
(Риг 1.
ПРИЕП
-ени66
5 нонбилсщий.
Х5nF
F П
Сообщение
Понеи сообщени 
Сноросгпб paSombiyinDSS,B,lB Сигнал цинлобой синхронизации.
Си-гнап есть оишБка
Риг.2.
SU1607473A 1970-12-18 1970-12-18 Устройство цикловой синхронизации SU403105A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1607473A SU403105A1 (ru) 1970-12-18 1970-12-18 Устройство цикловой синхронизации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1607473A SU403105A1 (ru) 1970-12-18 1970-12-18 Устройство цикловой синхронизации

Publications (1)

Publication Number Publication Date
SU403105A1 true SU403105A1 (ru) 1973-10-19

Family

ID=20462841

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1607473A SU403105A1 (ru) 1970-12-18 1970-12-18 Устройство цикловой синхронизации

Country Status (1)

Country Link
SU (1) SU403105A1 (ru)

Similar Documents

Publication Publication Date Title
US3409875A (en) Transmission system for transmitting pulses
US4761778A (en) Coder-packetizer for random accessing in digital communication with multiple accessing
SU403105A1 (ru) Устройство цикловой синхронизации
US3412380A (en) Two-character, single error-correcting system compatible with telegraph transmission
US3862369A (en) Method of and apparatus for transferring asynchronous information in a synchronous serial time multiplex
SU1327296A1 (ru) Сверточный кодек с алгоритмом порогового декодировани
US3601539A (en) Phase synchronism system for a one-way telegraph connection
JPH0219667B2 (ru)
US2939109A (en) Signaling system
RU2002374C1 (ru) Устройство дл передачи и приема двоичной информации
SU1497755A1 (ru) Адаптивна система передачи дискретных сообщений
RU2019044C1 (ru) Устройство для передачи и приема дискретной информации с селективным запросом ошибок
SU427466A1 (ru) Декодирующий накопитель
SU341172A1 (ru)
SU1073789A1 (ru) Устройство дл приема и адаптивного мажоритарного декодировани дублированных сигналов
SU1159166A1 (ru) Устройство дл кодировани и декодировани дискретной информации
SU849521A1 (ru) Устройство дл цикловой синхронизации
SU478447A1 (ru) Устройство дл повышени достоверности передачи дискретной информации
SU578648A1 (ru) Устройство передачи информации
SU1019654A1 (ru) Устройство приемо-передачи двоичной информации
SU498751A1 (ru) Устройство цикловой синхронизации дл групповых кодов
SU1541651A1 (ru) Устройство дл передачи и приема информации
SU788423A1 (ru) Стартстопное приемное устройство
RU1785083C (ru) Декодирующее устройство
SU1727201A2 (ru) Помехоустойчивый кодек дл передачи дискретных сообщений